<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

電子發燒友網>模擬技術>接口/時鐘/PLL>

接口/時鐘/PLL

電子發燒友網接口/時鐘/PLL欄目提供pll鎖相環,鎖相環,鎖相環電路,鎖相環原理,數字鎖相環等接口/時鐘/PLL設計所需的所有最新行業新聞、產品信息及技術熱點方案及介紹。
展商資訊|大普通信—打造國產高性能時鐘芯片全鏈條

展商資訊|大普通信—打造國產高性能時鐘芯片全鏈條

?作為展示全球電子信息產業最新產品和技術的國家級平臺,中國電子信息博覽會將于2022年5月17日至19日在深圳會展中心舉辦第十屆中國電子信息博覽會(CITE?2022)。 屆時,大普通信(展位號...

2022-04-08 標簽:電子信息博覽會芯片通信設備 10361

千字干貨,信號反射與反彈圖

千字干貨,信號反射與反彈圖

對于傳輸線而言,當信號從左向右傳播時,如果走線突然加粗,那么對應的單位長度電感和電位長度電容就會發生變化,使得阻抗突變,Z1≠Z2,阻抗突變會引起信號反射。...

2022-02-16 標簽:信號完整性電容電感阻抗 3906

三個經典的運放電路

三個經典的運放電路

對于運算放大器而言,分析的思路大同小異,都是以“虛短虛斷”為基本原則,這里結合虛短虛斷原則,介紹下反相放大電路、同相放大電路和跟隨器的計算過程,理解這三個過程以后,就可以...

2022-02-16 標簽:模擬電路模擬電路模擬電路電路圖運放運放電路運算放大器 9311

LDO輸出為什么并聯接地電阻?

LDO輸出為什么并聯接地電阻?

LDO輸出接了一個負載,負載有低功耗和普通模式兩種工作模式,低功耗模式時正常,普通模式時工作也正常,但是從低功耗切換到普通模式時,卻發生了異常,測量得到LDO的輸出電壓波形大約如...

2022-02-09 標簽:ldo并聯接地電阻電源電阻 5006

CC2640藍牙干擾運放的案例分享

CC2640藍牙干擾運放的案例分享

原文來自公眾號:工程師看海 最近一段時間被拉去支援哥們的一個微弱信號采集項目,解決關于藍牙干擾模擬信號采集的問題,硬件工程師也要有一定的軟件背景,看海采坑小課堂今天和大家...

2022-01-24 標簽:CC2640emc模擬藍牙運放 10791

提供顯著跳頻(FH)優勢的下一代軟件定義無線電收發器

提供顯著跳頻(FH)優勢的下一代軟件定義無線電收發器

本文深入探討了跳頻(FH)的概念,以及如何通過靈活設計 ADRV9002?SDR 收發器的鎖相環(PLL)架構來實現四大跳頻特性。這些特性可為用戶提供強大的跳頻功能,讓他們能夠處理單通道和雙通道操作模...

2021-12-08 標簽:pllSDR收發器無線電鎖相環 5626

看,這就是調制解調原理分析!附仿真文件

看,這就是調制解調原理分析!附仿真文件

原文來自公眾號:工程師看海 調制與解調是通訊中非常常見的技術,其實在微弱信號采集中也會用到此技術,那么調制與解調究竟是怎么一回事呢?關注公眾號:工程師看海,讓我帶你慢慢研...

2021-12-01 標簽:matlab仿真信號處理數據處理調制解調 6796

SiTime高性能MEMS時鐘方案在5G中的應用

一、什么是5G 5G是第五代移動通信技術(5th-Generation)的簡稱,是新一代的蜂窩移動通信技術,也是繼4G、3G、2G系統之后的延伸,5G的性能目標是高數據速率、減少延遲、節少能源、降低成本、提...

2021-10-27 標簽:5Gmems時鐘有源晶振電子元器件 765

大咖談國產模擬IC創新:從EDA、信號鏈,到大功率功放、CPU大電流電源芯片…

大咖談國產模擬IC創新:從EDA、信號鏈,到大功率功放、CPU大電流電源芯片…

“浣沙淘金,模擬論芯”,2021年9月28日,由全球知名電子科技媒體電子發燒友主辦的 2021第三屆中國模擬半導體大會在中國深圳成功舉辦,在本次大會上,來自華大九天、芯??萍?、昱盛電子、...

2021-10-08 標簽:cpuedaIC信號鏈功放 9963

為什么低通濾波器也能變成積分器?

為什么低通濾波器也能變成積分器?

原文來自公眾號:工程師看海 在數據采集領域,RC低通濾波器是最常見的一種信號調理電路,用于抑制高頻干擾或噪聲,下圖是無源RC低通濾波器的最簡單示意圖。 僅僅一個電阻和電容就可以實...

2021-09-22 標簽:低通濾波器濾波器電容電路積分器 7076

【紫光同創國產FPGA教程】【第二十二章】RTC時間實驗

【紫光同創國產FPGA教程】【第二十二章】RTC時間實驗

RTC(Real-Time Clock)實時時鐘為系統提供一個可靠的時間,并且在斷電的情況下,RTC實時時鐘也可以通過電池供電,一直運行下去。RTC通過類SPI總線向FPGA傳送8位數據(BCD碼)。數據包括秒,分,小...

2021-03-10 標簽:DS1302fpgaRTC時鐘紫光同創 15271

【紫光同創國產FPGA教程】【第四章】PDS下PLL實驗

【紫光同創國產FPGA教程】【第四章】PDS下PLL實驗

很多初學者看到板上只有一個50Mhz時鐘輸入的時候都產生疑惑,時鐘怎么才50Mhz?如果要工作在100Mhz、150Mhz怎么辦?在很多FPGA芯片內部都集成了PLL,其他廠商可能不叫PLL,但是也有類似的功能模...

2021-02-04 標簽:fpgaPDSpll時鐘紫光同創 6521

時鐘信號測試有回溝怎么辦?測試點位置與芯片DIE分析

信號回溝,即波形邊緣的非單調性,是時鐘的大忌,尤其是出現在信號的門限電平范圍內時,由于容易導致誤觸發,更是兇險無比。所以當客戶測試發現時鐘信號回溝,抱著一心改板的沉痛心情...

2020-11-26 標簽:仿真信號時鐘時鐘信號頻率 6744

ADMV8416/ADMV8432與PLL/VCO IC配合實現PLL/VCO技術的提升

多年來,微波頻率生成使工程師面臨嚴峻的挑戰,不僅需要對模擬、數字、射頻(RF)和微波電子有深入的了解,尤其是鎖相環(PLL)和壓控振蕩器(VCO)集成電路組件方面,還需要具備可調濾波、寬帶...

2020-10-14 標簽:adipllVCO濾波器鎖相環 4140

實時時鐘芯片M41T62主要特性介紹

實時時鐘芯片M41T62主要特性介紹

意法半導體推出的M41T62尺寸僅為3.2 x 1.5mm;而且具備低功耗實時時鐘與晶振二合一芯片。 M41T62特別適用于電池供電的便攜式產品設計。1.3V至4.4V的低工作電壓讓這款時鐘芯片可直接由鋰電池供電...

2020-08-28 標簽:M41T62ST意法半導體時鐘芯片 1983

PCIe Gen3/Gen4接收端鏈路均衡測試(上篇:理論篇)

PCIe Gen3/Gen4接收端鏈路均衡測試(上篇:理論篇)

在PCIe 3.0和4.0中的鏈路均衡技術相較于先前代要復雜得多,這樣一種動態均衡技術可以分為兩個方面進行討論。...

2020-04-07 標簽:Gen4PCIePCIe Gen3 9451

Spartan-3的FPGA與DDR2 SDRAM的接口實現

Spartan-3的FPGA與DDR2 SDRAM的接口實現

DDR2 設備概述:DDR2 SDRAM接口是源同步、支持雙速率傳輸。比如DDR SDRAM ,使用SSTL 1.8V/IO電氣標準,該電氣標準具有較低的功耗。與TSOP比起來,DDR2 SDRAM的FBGA封裝尺寸小得多。...

2019-06-22 標簽:DDRfpga接口 1723

IDT榮膺名企浪潮公司2018年度最佳支持獎

IDT憑借穩定持續的服務與支持,以及時鐘和PCIe Gen3重定時器開發的領先技術斬獲獎項。...

2018-08-31 標簽:IDTPCIe定時器浪潮 5436

嵌入式學習之GPIO接口詳解

嵌入式學習之GPIO接口詳解

本文開始介紹了GPIO的概念好優點,其次闡述了GPIO硬件以及何為上拉電阻和下拉電阻,最后闡述了GPIO端口配置方法。...

2018-04-26 標簽:GPIOgpio接口 5593

ds12887工作原理及應用設計

ds12887工作原理及應用設計

本文主要介紹了ds12887工作原理及應用設計。DS12887是采用CMOS技術制成,把時鐘芯片所需的晶振和外部鋰電池相關電路集于芯片內部,同時它與目前 IBM AT計算機常用的時鐘芯片MC146818B和DS1287管腳...

2018-03-16 標簽:DS12887時鐘 16181

高速串行總線的信號完整性驗證

高速串行總線的信號完整性驗證

隨著第三代I/O技術的出現,人們開始步入高速傳輸的時代。在使用PCI Express、SATA等高速串行總線時,如何保持信號的完整性是一個挑戰。本文結合實例,介紹信號完整性驗證的基礎知識和方法。...

2018-02-26 標簽:串行總線信號完整性 2132

絕對干貨!PLL芯片接口常見的11個問題以及應對方法

絕對干貨!PLL芯片接口常見的11個問題以及應對方法

鎖相環(PLL)是一種反饋系統,其中電壓控制振蕩器(VCO)和相位比較器相互連接,使得振蕩器可以相對于參考信號維持恒定的相位角度。在使用PLL的過程中您都遇到過哪些問題呢?咱們工程師...

2018-03-09 標簽: 12733

選擇PLL頻率合成器時,你必須考慮的鍵性能參數解說

選擇PLL頻率合成器時,你必須考慮的鍵性能參數解說

利用頻率合成器,你可以產生單一參考頻率的各種不同倍數的輸出頻率。其主要應用是為RF信號 的上變頻和下變頻產生本振(LO)信號。 頻率合成器在鎖相環(PLL)中工作,其中鑒頻鑒相器(...

2018-03-09 標簽: 1406

解決串行接口中的信號完整性問題

解決串行接口中的信號完整性問題

一直以來,信號完整性都是模擬工程師考慮的問題,但是隨著串行數據鏈接的傳輸速率向GHz級發展,數字硬件設計人員現在也必須關注這個重要的問題。...

2018-02-10 標簽:信號完整性接口 1563

信號完整性的價值:存儲器接口設計

信號完整性的價值:存儲器接口設計

存儲器和其它組件之間的問題通常存在于這些器件之間的接口上,這些系統級的問題有時候是難以覺察的。本文詳述了一種能夠很容易地識別和解決這些出現在存儲器接口上問題的測試工具,從...

2018-02-08 標簽:信號完整性存儲器 1225

關于實時時鐘模塊DS1302的介紹

關于實時時鐘模塊DS1302的介紹

DS1302實時時鐘芯片廣泛應用于電話、傳真、便攜式儀器等產品領域,它可以對年、月、日、周、時、分、秒進行計時,且具有閏年補償等多種功能。...

2018-01-30 標簽:DS1302時鐘芯片 18142

實時時鐘DS3231讀取信息出錯的分析

實時時鐘DS3231讀取信息出錯的分析

在單片機系統設計中 ,對系統的抗干擾設計、信號完整性設計、時序設計大都能引起關注;但對由于備用電池與系統電源上電或電源切換導致個別芯片的時序不穩定 ,引起不能正常工作或啟動的...

2018-01-29 標簽:DS3231 6623

ds3231時鐘模塊測試程序

ds3231時鐘模塊測試程序

DS3231運行于12小時或者24小時模式,小時寄存器的第六位定義為12小時或者24小時的選擇位,該位為高時,選擇12小時模式,在12小時模式下,第五為為AM/PM指示位,邏輯高時為PM。...

2018-01-29 標簽:DS3231 13412

DS3231高精度時鐘模塊程序

DS3231是低成本,高精度I2C實時時鐘(RTC),具有集成的溫補晶體振蕩器(TCXO)和1個32.768kHz的晶體。該晶體包含電池輸入端,斷開主電源仍可保持精確計時。集成晶體振蕩器可提高器件的長期精...

2018-01-29 標簽:DS3231 26707

基于DS1307的可調實時時鐘系統設計

基于DS1307的可調實時時鐘系統設計

DS1307是一款具有I2C總線接口的實時時鐘芯片,要驅動具有I2C總線接口的DS1307芯片,一種辦法是選擇一款帶有I2C總線接口的高檔單片機,然而,在很多小型儀器儀表中以及在單片機的教學環境中,...

2018-01-26 標簽:DS1307實時時鐘 9831

編輯推薦廠商產品技術軟件/工具OS/語言教程專題

亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>