<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

電子發燒友網>可編程邏輯>FPGA/ASIC技術>

FPGA/ASIC技術

電子發燒友本欄目為FPGA/ASIC技術專欄,內容有fpga培圳資料、FPGA開發板、FPGA CPLD知識以及FPGA/ASIC技術的其它應用等;是您學習FPGA/ASIC技術的好欄目。
摩爾精英封測協同解決方案 力推SiP/FCBGA封裝

摩爾精英封測協同解決方案 力推SiP/FCBGA封裝

市場對更高性能、更小尺寸、更低能耗的需求從不止步,然而,隨著摩爾定律放緩和先進工藝成本攀升,僅靠制程迭代帶來的性能增益有限,需要系統級的優化。...

2023-08-10 標簽:PCB設計TCLDPUsip封裝FPGA開發板 837

在不同應用場景下DPU不同的性能要求闡述

在不同應用場景下DPU不同的性能要求闡述

DPU本質上是通過DPU卡上資源,解耦計算、控制、存儲,利用CPU、GPU、FPGA加速器等異構處理單元,通過以智能卡為接口的網絡實現高效的數據分發和調度。市面上流行的DPU產品基本上都實現了3類...

2023-08-09 標簽:處理器FPGA加速器DPU虛擬機 1740

數字收發組件的關鍵技術 RF-FPGA芯片在窄帶系統設計中的優勢

數字收發組件的關鍵技術 RF-FPGA芯片在窄帶系統設計中的優勢

對于通信、雷達等無線電行業相關的朋友,我相信大家對于窄帶系統的設計,必然是輕車熟路,如數家珍。尤其是圍繞FPGA+AD/DA的數字收發的架構設計,那估計更是心中有筆,信手拈來了。 傳統...

2023-08-09 標簽:FPGA接口adcRFadcADCFPGARF接口窄帶系統 1696

什么是被動后向散射?“無電池”物聯網即將到來!

什么是被動后向散射?“無電池”物聯網即將到來!

當談到物聯網設計時,最重要的一個方面是電池壽命。較長的電池壽命意味著更長的正常運行時間、更少的維護需求,以及物聯網設備更大的可持續性。...

2023-08-09 標簽:電源管理調制器ASIC技術MCU芯片ASIC技術MCU芯片RFID閱讀器電源管理調制器 547

如何提升跑Calibre效率呢?

如何提升跑Calibre效率呢?

Siemens的Calibre是業內權威的版圖驗證軟件,被各大Foundry廠廣泛認可。用戶可以直接在Virtuoso界面集成Calibre接口,調用版圖驗證結果數據,使用起來極為方便。...

2023-08-09 標簽:芯片設計DRCFPGA開發板DRCFPGA開發板LVSTPU芯片設計 946

求一種超低成本FPGA JTAG方案

求一種超低成本FPGA JTAG方案

首先按照GitHub 說明在虛擬機上安裝依賴項,然后創建一個新的存儲庫目錄并克隆了 pico-SDK 和 XVC-Pico 項目。...

2023-08-09 標簽:Linux系統JTAG虛擬機FPGA開發板FPGA開發板JTAGLinux系統rpi虛擬機 287

Vivado的Implementation階段約束報警告?

前言:本文章為FPGA問答系列,我們會定期整理FPGA交流群(包括其他FPGA博主的群)里面 有價值 的問題,并匯總成文章,如果問題多的話就每周整理一期,如果問題少就每兩周整理一期,一方面...

2023-08-08 標簽:FPGA帶寬Vivado 819

怎么去設計一種基于FPGA的多通道頻率檢測儀?

怎么去設計一種基于FPGA的多通道頻率檢測儀?

在數字接收機的各種參數中,頻率是重要的參數之一,它能反映接收機的功能和用途、以及頻譜寬度等重要指標。...

2023-08-07 標簽:FPGA設計數字濾波器DFT算法FPGA設計多相濾波器數字濾波器頻率檢測器 544

基于ASIC芯片的硬件神經元會如何改變人工智能發展

基于ASIC芯片的硬件神經元會如何改變人工智能發展

隨著科學技術和生物學的不斷融合,基于ASIC的神經網絡硬件正在成為解鎖下一級人工智能的開創性工具。...

2023-08-04 標簽:傳感器FPGA人工智能ASIC芯片自動駕駛汽車 850

FPGA零基礎學習之TLC5620驅動教程

FPGA零基礎學習之TLC5620驅動教程

在FPGA處理完數字信號之后,我們有些情況下是需要將數字信號轉變為模擬信號再輸出的。比如音頻信號在濾波后,需要轉換為聲音信號進行輸出。...

2023-08-04 標簽:示波器FPGA設計鎖存器數模轉換器FPGA設計TLC5620數模轉換器示波器鎖存器 690

FPGA如何擁抱AI大時代呢?

FPGA如何擁抱AI大時代呢?

高算力需求催生了AI芯片興起,“無芯片,不AI”,以AI芯片為載體實現的算力成為人工智能發展水平的重要衡量標準。...

2023-08-04 標簽:FPGA加法器圖像處理器人工智能AI芯片 416

薄膜PMUT研究進展綜述

薄膜PMUT研究進展綜述

據麥姆斯咨詢報道,近日,新加坡國立大學(National University of Singapore)和新加坡科技研究局(A*STAR)微電子研究所的研究人員組成的團隊在Microsystems & Nanoengineering期刊上發表了題為“Thin-...

2023-08-03 標簽:ASIC技術換能器TOF驅動電壓ASIC技術TOF聲波傳感器換能器驅動電壓 969

時鐘偏移對時序收斂有什么影響呢?

時鐘偏移對時序收斂有什么影響呢?

FPGA設計中的絕大部分電路為同步時序電路,其基本模型為“寄存器+組合邏輯+寄存器”。同步意味著時序路徑上的所有寄存器在時鐘信號的驅動下步調一致地運作。...

2023-08-03 標簽:FPGAFPGA設計寄存器時鐘同步電路時鐘偏移 984

Vivado仿真器和代碼覆蓋率簡析

Vivado仿真器和代碼覆蓋率簡析

編寫 HDL 通常是 FPGA 開發中耗時最少的部分,最具挑戰性和最耗時的部分可能是驗證。根據最終應用程序,驗證可能非常簡單,也可能非常復雜,簡單的話只需對大多數功能進行檢查或執行完全...

2023-08-03 標簽:仿真器RTLVivadoFPGA開發板HDL語言 1336

FPGA設計攔路虎之亞穩態度決定一切

FPGA設計攔路虎之亞穩態度決定一切

亞穩態這種現象是不可避免的,哪怕是在同步電路中也有概率出現,所以作為設計人員,我們能做的是減少亞穩態發生的概率。...

2023-08-03 標簽:FPGAFPGA設計觸發器同步電路FPGAFPGA設計MTBF亞穩態同步電路觸發器 262

MicroBlaze串口設計

MicroBlaze串口設計

本系統中,Basys3的MicroBlaze模塊調用基于AXI協議的UART IP核,通過AXI總線實現MicroBlaze-UART之間的通信,完成串口打印。...

2023-08-02 標簽:FPGA設計連接器RTLVivadoFPGA設計RTLuart通信Vivado連接器 783

在大算力芯片領域“彎道超車”的機會

在大算力芯片領域“彎道超車”的機會

關于“彎道超車”,行業內很多人士對此嗤之以鼻,他們認為:做事情要腳踏實地,持之以恒,才有可能超越。...

2023-08-02 標簽:處理器電動車FPGA設計加速器DSA 861

什么是三態電路?在FPGA上如何使用三態電路作為IO呢?

什么是三態電路?在FPGA上如何使用三態電路作為IO呢?

一般來說,我們認為CMOS數字電路的輸出的穩定狀態只有2種,就是邏輯0和邏輯1,從模擬信號量來說,就是0V和VDD。...

2023-08-01 標簽:FPGA反相器仿真器NMOS管CMOS數字電路FPGANMOS管三態電路仿真器反相器 2673

fpga時序分析案例 調試FPGA經驗總結

fpga時序分析案例 調試FPGA經驗總結

今天跟大家分享的內容很重要,也是調試FPGA經驗的總結。隨著FPGA對時序和性能的要求越來越高,高頻率、大位寬的設計越來越多。在調試這些FPGA樣機時,需要從寫代碼時就要小心謹慎,否則寫...

2023-08-01 標簽:FPGA時鐘時序代碼Vivado 1138

MEMS傳感器的主要構造?MEMS芯片與集成電路芯片有什么區別?

MEMS傳感器的主要構造?MEMS芯片與集成電路芯片有什么區別?

MEMS的全稱是Micro-Electro-MechanicalSystem,中文名稱是微機電系統,是將微電子電路技術與微機械系統融合到一起的一種工業技術,它的操作范圍在微米尺度內。...

2023-07-31 標簽:變換器MEMS傳感器加速度計ASIC芯片ASIC芯片MEMS傳感器mems芯片加速度計變換器 2463

一種基于FPGA實現的800G信號處理平臺設計
光子集成電路(PIC)加速未來光子芯片的開發周期

光子集成電路(PIC)加速未來光子芯片的開發周期

液晶技術和MEMS技術使可重新編程光子集成電路(PIC)成為可能,這些PIC能夠支持多種功能,并顯著加速未來光子芯片的開發周期。...

2023-07-31 標簽:驅動器光信號MEMS技術FPGA芯片FPGA芯片MEMS技術光信號光子芯片驅動器 3970

怎么去設計一種基于FPGA的擴頻模塊呢?

怎么去設計一種基于FPGA的擴頻模塊呢?

擴頻系統最早可以追溯到20世紀20年代左右,擴頻通信就有了初步的應用。但是一直到20世紀年代中期,擴頻系統才真正應用和發展起來。...

2023-07-31 標簽:FPGAFPGA設計接收機存儲FIFO存儲頻譜儀FIFO存儲FPGAFPGA設計存儲擴頻模塊接收機頻譜儀 495

FPGA圖像處理-Sobel邊緣檢測原理

FPGA圖像處理-Sobel邊緣檢測原理

因為在做3*3卷積的時候,圖像大小會變小,具體計算公式如下...

2023-07-30 標簽:FPGA仿真器圖像處理器pythonHDL語言 574

如何將程序寫到flash中?

如何將程序寫到flash中?

在做在線遠程升級的時候,一般需要兩步:1、將數據寫到外掛的flash中。2重新啟動FPGA配置。...

2023-07-30 標簽:FPGA寄存器FlaShARM處理器 1293

FPGA時序Bug分析

Bug的現象是這樣的,假設我們跑一次test,結果正確為T,結果不正確為F。...

2023-07-30 標簽:FPGAFPGA設計TCP通信FPGAfpga時序FPGA設計TCP通信 350

FPGA時序分析-建立時間和保持時間裕量都是inf怎么解決呢?

FPGA時序分析-建立時間和保持時間裕量都是inf怎么解決呢?

今天有個小伙伴遇到一個問題,就是在vivado里面綜合后看到的建立時間和保持時間裕量都是inf,我們來看看怎么解決這個問題。...

2023-07-30 標簽:FPGAFPGA設計寄存器時序分析CLKVivado 792

如何實現基于FPGA Vivado的74系列IP封裝呢?

如何實現基于FPGA Vivado的74系列IP封裝呢?

雙擊桌面圖標打開Vivado 2017.2,或者選擇開始>所有程序>Xilinx Design Tools> Vivado 2017.2>Vivado 2017.2;...

2023-07-30 標簽:FPGAFPGA設計TCLRTLFPGAFPGA設計IP封裝NAND閃存RTLTCL 461

Meta:正在多款自研芯片上使用RISC-V

Meta:正在多款自研芯片上使用RISC-V

在DAC 2023上,Meta 的 ASIC 工程經理 Himanshu Sanghavi 談到了 Meta 正在使用 RISC-V 開展的各種項目。...

2023-07-27 標簽:處理器ASIC設計機器學習硬件加速器RISC-V 607

復位信號是什么意思?復位信號的作用?詳解Xilinx FPGA復位信號那些事

復位信號是什么意思?復位信號的作用?詳解Xilinx FPGA復位信號那些事

復位信號幾乎是除了時鐘信號外最常用的信號了,幾乎所有數字系統在上電的時候都會進行復位,這樣才能保持設計者確定該系統的系統模式的狀態,以便于更好的進行電子設計,并且在任意時...

2023-07-27 標簽:FPGA驅動器反相器Xilinx時鐘RTL觸發器FPGA芯片復位信號 5452

編輯推薦廠商產品技術軟件/工具OS/語言教程專題

亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>