<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

一種連接數據轉換器和邏輯器件的高速串行接口—JESD204介紹

FPGA設計論壇 ? 來源:FPGA設計論壇 ? 2024-04-19 16:20 ? 次閱讀

JESD204是一種連接數據轉換器(ADCDAC)和邏輯器件的高速串行接口,該標準的 B 修訂版支持高達 12.5 Gbps串行數據速率(目前C修訂版已經發布,即JESD204C),并可確保 JESD204 鏈路具有可重復的確定性延遲。隨著高速ADC跨入GSPS范圍,與FPGA(定制ASIC)進行數據傳輸的首選接口協議是JESD204B。

JESD204B的物理層是基于SerDes的,所以JESD204B理所當然的繼承了SerDes的優點,即:

·更小的封裝尺寸與更低的封裝成本

·簡化的PCB 布局與布線

·高靈活布局

·擴展能力強:該接口能夠自適應不同數據轉換器分辨率

·隨著通信速率逐漸提高,特別是板內各個器件進行高速數據交換,從并口,串行LVDS逐漸演化到SERDES的接口。與串行LVDS最大的一個區別就是,SERDES并不需要單獨的時鐘線,而是在數據中把時鐘打在一起,在接收端通過CDR技術恢復時鐘,再利用恢復時鐘對于數據進行重采樣,再把串行數據轉換成并行數據。對于SERDES物理層就需要有8B/10B 或者更高效率的63/64B的編碼用于傳輸時鐘的用途。當然這種編碼特降低了傳輸的數據的效率。

·同時 SERDES由于速度高,所以在鏈路上需要發射端的加重,和接收端的均衡,以保證信號傳輸的完整性。在實際測試中,可以使用示波器的眼圖的方式,對于信號的完整性進行測量。目前在元器件內,也有類似眼圖觀測工具來判定鏈路參數。

·由于SERDES 的速率高,給SERDES提供參考時鐘也需要具有絕對低的JITTER, JITTER比較大參考時鐘會進一步惡化眼圖,降低通信速率和誤碼率。

·JESD204 是近些年用于高速轉換器 ADC, DAC對 FPGA或者AISC的專用接口。它是在傳統的SERDES物理層基礎上,開發網絡層的幀結構和同步方式,從而可以實現多個LANE或者多個器件同步的數據傳輸。最早期的JESD204A的標準,不支持多片器件的同步。后面逐漸被JESD204B代替,或者JESD204 本身就是JESD204B SUBCLASS0的模式。JESD204B 接口除了SERDES數據鏈之外,還需要輔助的SYSREF信號和SYNCB信號來完成外同步,從而實現收發端的握手和多個器件的數據同步。 所以參考時鐘,SYSREF信號的同步性直接決定了整個系統同步特性。

·在JESD204B的電路設計中,經常會被問到關于器件連線等長的要求,由于JESD204B 的物理層通過一個FIFO來緩沖數據,然后利用SYSERF產生LFMC的幀同步信號,所以本身SERDES 的 DATA 線之間等長并不關鍵,主要不超FIFO長度就不會出錯。經驗值200mil的范圍沒有問題。那么最關鍵就是SYEREF和DEVICE CLOCLK。 產生LFMC的幀同步信號實際上并不是SYSREF信號邊沿本身,而是DEVCIE CLOCK 采集SYSREF從0到1變化的,DEVICE的上升沿,也就是說主要 多個器件之間,采集到的SYSREF變化的時鐘對其,及時多個sysref的邊沿沒有嚴格對其也關系不大。所以對于SYSREF要求等長也不是很嚴格,按照 100mil等長即可,另外推薦SYSREF可以調節,可以靈活調節滿足DEVICE CLOCK的建立和保持時間。DEVICE CLOCK 對于多片同步至關重要,這個等長之間關聯到系統同步的精度。而對于一個芯片的DATA, SYSREF和 CLOCK 三種信號之間并不需要等長關系的限制。

·隨著器件采樣率變高,JESD204B的標準只能支持16Gps的水平,如果需要支持到JESD204C的標準,才能支持25Gps的水平。一是帶JESD204C的FPGA價格昂貴,而且在IP授權等方面,JESD204C也更加嚴格。JESD204B 很多 轉換器廠商都提供開源的IP核給到用戶,目前使用已經非常的普遍。



審核編輯:劉清

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 示波器
    +關注

    關注

    111

    文章

    5705

    瀏覽量

    181909
  • 信號完整性
    +關注

    關注

    65

    文章

    1338

    瀏覽量

    94933
  • 數據轉換器
    +關注

    關注

    1

    文章

    337

    瀏覽量

    27802
  • PCB布局
    +關注

    關注

    9

    文章

    174

    瀏覽量

    27749
  • SERDES接口
    +關注

    關注

    0

    文章

    28

    瀏覽量

    2871

原文標題:jesd204b接口介紹

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    在Xilinx FPGA上快速實現JESD204B

    Haijiao Fan簡介JESD204一種連接數據轉換器(ADC和DAC)和邏輯器件
    發表于 10-16 06:02

    淺析高速轉換器轉FPGA串行接口

    步調整和演進,滿足新設計的需要。 為什么需要高速轉換器轉FPGA串行接口 JESD204數據
    發表于 12-25 09:27

    JESD204接口簡介

    。雖然最初的JESD204標準和修訂后的JESD204A標準在性能上都比老的接口標準要高,它們依然缺少個關鍵因素:鏈路上串行數據的確定延遲
    發表于 05-29 05:00

    串行LVDS和JESD204B的對比

    因素。JESD204B串行接口規范專為解決這關鍵數據鏈路的問題而建立。圖1表示使用JESD204
    發表于 05-29 05:00

    JESD204標準解析

    一種新的轉換器接口的使用率正在穩步上升,并且有望成為未來轉換器的協議標準。這種新接口——JESD204
    發表于 06-17 05:00

    JESD204B串行接口時鐘的優勢

    的時鐘規范,以及利用TI 公司的芯片實現其時序要求。1. JESD204B 介紹1.1 JESD204B 規范及其優勢 JESD204 是基于SerDes 的
    發表于 06-19 05:00

    FPGA高速數據采集設計之JESD204B接口應用場景

    JESD204B上進行數據串行化的延遲。二,JESD204B協議相關介紹1、什么是JESD204
    發表于 12-03 17:32

    寬帶數據轉換器應用的JESD204B與串行LVDS接口考量

    higher speed.  JESD204數據轉換器串行接口標準由JEDEC固態技術協會JC-16
    發表于 11-03 07:00

    在Xilinx FPGA上快速實現 JESD204B

    簡介 JESD204一種連接數據轉換器(ADC和DAC)和邏輯器件
    發表于 04-12 10:22 ?1.5w次閱讀
    在Xilinx FPGA上快速實現 <b class='flag-5'>JESD204</b>B

    如何在Xilinx FPGA上快速實現JESD204B?操作步驟詳細說明

    JESD204一種連接數據轉換器(ADC和DAC)和邏輯器件
    發表于 11-17 14:44 ?6641次閱讀

    采用JESD204標準的高速串行接口的應用

    本次研討會視頻將從原始版本到現在的“B”版本簡要介紹JESD204標準。此外,還將介紹JESD204高速
    的頭像 發表于 07-05 06:19 ?2746次閱讀

    什么是JESD204B標準為什么需要關注JESD204B接口

    真正的串行接口(稱作JESD204)。JESD204 接口被定義為一種單通道、
    發表于 05-13 09:16 ?1.3w次閱讀
    什么是<b class='flag-5'>JESD204</b>B標準為什么需要關注<b class='flag-5'>JESD204</b>B<b class='flag-5'>接口</b>

    JESD204——它是什么?

    2006年4月,JESD204最初版本發布。該版本描述了轉換器和接收器(通常是FPGA或ASIC)之間數Gb的串行數據鏈路。在 JESD204的最初版本中,
    的頭像 發表于 01-04 16:27 ?2653次閱讀
    <b class='flag-5'>JESD204</b>——它是什么?

    在賽靈思FPGA上快速實現JESD204B

    JESD204是一款高速串行接口,用于將數據轉換器(ADC和DAC)
    的頭像 發表于 01-09 16:41 ?3251次閱讀
    在賽靈思FPGA上快速實現<b class='flag-5'>JESD204</b>B

    虹科干貨 | 使用JESD204串行接口高速橋接模擬和數字世界

    High-speedserialinterfaceJESD204接口JESD204標準專用于通過串行接口傳輸
    的頭像 發表于 05-24 16:42 ?742次閱讀
    虹科干貨 | 使用<b class='flag-5'>JESD204</b><b class='flag-5'>串行</b><b class='flag-5'>接口</b><b class='flag-5'>高速</b>橋接模擬和數字世界
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>