<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

JESD204——它是什么?

analog_devices ? 來源:亞德諾半導體 ? 作者:亞德諾半導體 ? 2021-01-04 16:27 ? 次閱讀

一種新的轉換器接口的使用率正在穩步上升,并且有望成為未來轉換器的協議標準。這種新接口JESD204誕生于幾年前,其作為轉換器接口經過幾次版本更新后越來越受矚目,效率也更高。

隨著轉換器分辨率和速度的提高,對于效率更高的接口的需求也隨之增長。JESD204接口可提供這種高效率,較之其前代互補金屬氧化物半導體(CMOS)和低壓差分信號(LVDS)產品在速度、尺寸和成本方面更有優勢。采用JESD204的設計擁有更快的接口帶來的好處,能與轉換器更快的采樣速率同步。此外,引腳數的減少導致封裝尺寸更小,走線布線數更少,從而極大地簡化了電路板設計,降低了整體系統成本。該標準可以方便地調整,從而滿足未來需求,這從它已經歷的兩個版本的變化中即可看出。自從2006年發布以來,JESD204標準經過兩次更新,目前版本為B。由于該標準已為更多的轉換器供應商、用戶以及FPGA制造商所采納,它被細分并增加了新特性,提高了效率和實施的便利性。此標準既適用于模數轉換器(ADC)也適用于數模轉換器(DAC),初步打算作為FPGA的通用接口(也可能用于ASIC)。

JESD204——它是什么?

2006年4月,JESD204最初版本發布。該版本描述了轉換器和接收器(通常是FPGA或ASIC)之間數Gb的串行數據鏈路。在 JESD204的最初版本中,串行數據鏈路被定義為一個或多個轉換器和接收器之間的單串行通道。圖1給出了圖形說明。圖中的通道代表 M 轉換器和接收器之間的物理接口,該接口由采用電流模式邏輯(CML)驅動器和接收器的差分對組成。所示鏈路是轉換器和接收器之間的串行數據鏈路。幀時鐘同時路由至轉換器和接收器,并為器件間的JESD204鏈路提供時鐘。

76e3ecf0-2dfd-11eb-a64d-12bb97331649.jpg

圖1. JESD204最初標準。

通道數據速率定義為312.5 Mbps與3.125 Gbps之間,源阻抗與負載阻抗定義為100 Ω ±20%。差分電平定義為標稱800 mV峰峰 值、共模電平范圍從0.72 V至1.23 V。該鏈路利用8b/10b編碼,采用嵌入式時鐘,這樣便無需路由額外的時鐘線路,也無需考慮相關的高數據速率下傳輸的數據與額外的時鐘信號對齊的復雜性。當JESD204標準開始越來越受歡迎時,人們開始意識到該標準需要修訂以支持多個轉換器下的多路、對齊的串行通道,以滿足轉換器日益增長的速度和分辨率。

這種認識促成了JESD204第一個修訂版的發布,即JESD204A。此修訂版增加了支持多個轉換器下的多路對齊串行通道的能力。該版本所支持的通道數據速率依然為312.5 Mbps至3.125 Gbps,另外還保留了幀時鐘和電氣接口規范。增加了對多路對齊串行通道的支持,可讓高采樣速率和高分辨率的轉換器達到3.125 Gbps的最高支持數據速率。圖2以圖形表示JESD204A版本中增加的功能,即支持多通道。

76faf684-2dfd-11eb-a64d-12bb97331649.jpg

圖2. 第一版——JESD204A。

雖然最初的JESD204標準和修訂后的JESD204A標準在性能上都比老的接口標準要高,它們依然缺少一個關鍵因素。這一缺少的因素就是鏈路上串行數據的確定延遲。對于轉換器,當接收到信號時,若要正確重建模擬域采樣信號,則關鍵是了解采樣信號和其數字表示之間的時序關系(雖然這種情況是針對ADC而言,但DAC的情況類似)。該時序關系受轉換器的延遲影響,對于ADC,它定義為輸入信號采樣邊沿的時刻直至轉換器輸出數字這段時間內的時鐘周期數。類似地,對于DAC,延遲定義為數字信號輸入DAC的時刻直至模擬輸出開始轉變這段時間內的 時鐘周期數。JESD204及JESD204A標準中沒有定義可確定性設置轉換器延遲和串行數字輸入/輸出的功能。另外,轉換器的速度和分辨率也不斷提升。這些因素導致了該標準的第二個版本——JESD204B。

2011年7月,第二版本標準發布,稱為JESD204B,即當前版本。修訂后的標準中,其中一個重要方面就是加入了實現確定延遲的條款。此外,支持的數據速率也提升到12.5 Gbps,并劃分器件的不同速度等級。此修訂版標準使用器件時鐘作為主要時鐘源,而不是像之前版本那樣以幀時鐘作為主時鐘源。圖3表示JESD204B版本中的新增功能。

771d6430-2dfd-11eb-a64d-12bb97331649.jpg

圖3. 第二個(當前)修訂版——JESD204B。

在之前的JESD204標準的兩個版本中,沒有確保通過接口的確定延遲相關的條款。JESD204B修訂版糾正了這個問題。通過提供一種機制,確保兩個上電周期之間以及鏈路重新同步期間,延遲是可重現和確定性的。其工作機制之一是:在定義明確的時刻使用SYNC~輸入信號,同時初始化所有通道中轉換器最初的通道對齊序列。另一種機制是使用SYSREF信號——一種JESD204B定義的新信號。SYSREF信號作為主時序參考,通過每個發射器和接收器的器件時鐘以及本地多幀時鐘對齊所有內部分頻器。這有助于確保通過系統的確定延遲。JESD204B規范定義了三種器件子類:子類0——不支持確定性延遲;子類1——使用SYSREF的確定性延遲;子類2——使用SYNC~的確定性延遲。子類0可與JESD204A鏈路做簡單對比。子類1最初針對工作在500MSPS或以上的轉換器,而子類2最初針對工作在500MSPS以下的轉換器。

除了確定延遲,JESD204B支持的通道數據速率上升到12.5 Gbps,并將器件劃分為三個不同的速度等級:所有三個速度等級的源阻抗和負載阻抗相同,均定義為100 Ω ±20%。第一速度等級與JESD204和JESD204A標準定義的通道數據速率相同,即通道數據電氣接口最高為3.125 Gbps。JESD204B的第二速度等級定義了通道數據速率最高為6.375 Gbps的電氣接口。該速度等級將第一速度等級的最低差分電平從500 mV峰峰值降為400 mV峰峰值。JESD204B的第三速度等級定義了通道數據速率最高為12.5 Gbps 的電氣接口。該速度等級電氣接口要求的最低差分電平降低至360 mV峰峰值。隨著不同速度等級的通道數據速率的上升,通過降低所需驅動器的壓擺率,使得所需最低差分電平也隨之降低,以便物理實施更為簡便。

為提供更多的靈活性,JESD204B版本采用器件時鐘而非幀時鐘。在之前的JESD204和JESD204A版本中,幀時鐘是JESD204系統的絕對時間參照。幀時鐘和轉換器采樣時鐘通常是相同的。這樣就沒有足夠的靈活性,而且要將此同樣的信號路由給多個器件,并考慮不同路由路徑之間的偏斜時,就會無謂增加系統設計的復雜性。JESD204B中,采用器件時鐘作為JESD204系統每個元件的時間參照。每個轉換器和接收器都獲得時鐘發生器電路產生的器件時鐘,該發生器電路負責從同一個源產生所有器件時鐘。這使得系統設計更加靈活,但是需要為給定器件指定幀時鐘和器件時鐘之間的關系。

JESD204——為什么我們要重視它?

就像幾年前LVDS開始取代CMOS成為轉換器數字接口技術的首選,JESD204有望在未來數年內以類似的方式發展。雖然CMOS技術目前還在使用中,但已基本被LVDS所取代。轉換器的速度和分辨率以及對更低功耗的要求最終使得CMOS和LVDS將不再適合轉換器。隨著CMOS輸出的數據速率提高,瞬態電流也會增大,導致更高的功耗。雖然LVDS的電流和功耗依然相對較為平坦,但接口可支持的最高速度受到了限制。

這是由于驅動器架構以及眾多數據線路都必須全部與某個數據時鐘同步所導致的。圖4顯示一個雙通道14位ADC的CMOS、LVDS和CML輸出的不同功耗要求。

775437b2-2dfd-11eb-a64d-12bb97331649.jpg

圖4. CMOS、LVDS和CML驅動器功耗比較。

在大約150 MSP至200 MSPS和14位分辨率時,就功耗而言,CML輸出驅動器的效率開始占優。CML的優點是:因為數據的串行化,所以對于給定的分辨率,它需要的輸出對數少于LVDS和CMOS驅動器。JESD204B接口規范所說明的CML驅動器還有一個額外的優勢,因為當采樣速率提高并提升輸出線路速率時,該規范要求降低峰峰值電壓水平。

同樣,針對給定的轉換器分辨率和采樣率,所需的引腳數目也大為減少。表1顯示采用200 MSPS轉換器的三種不同接口各自的引腳數目,轉換器具有各種通道數和位分辨率。在CMOS和LVDS輸出中,假定時鐘對于各個通道數據同步,使用CML輸出時,JESD204B數據傳輸的最大數據速率為4.0 Gbps。從該表中可以發現,使用CML驅動器的JESD204B優勢十分明顯,引腳數大為減少。

77766c88-2dfd-11eb-a64d-12bb97331649.png

表1. 引腳數比較——200 MSPS ADC

業內領先的數據轉換器供應商ADI預見到了推動轉換器數字接口向JESD204(由JEDEC定義)發展的趨勢。ADI自從初版JESD204規范發布之時起即參與標準的定義。迄今為止,ADI公司已發布多款輸出兼容JESD204和JESD204A的轉換器,目前正在開發輸出兼容JESD204B的產品。AD9639是一款四通道、12位、170 MSPS/210 MSPS ADC,集成JESD204接口。AD9644和AD9641是14位、80 MSPS/ 155 MSPS、雙通道/單通道ADC,集成JESD204A接口。DAC這方面,最近發布的AD9128是一款雙通道、16位、1.25 GSPS DAC,集成JESD204A接口。

隨著轉換器速度和分辨率的提高,對于效率更高的數字接口的需求也隨之增長。隨著JESD204串行數據接口的發明,業界開始意識到了這點。接口規范依然在不斷發展中,以提供更優秀、更快速的方法將數據在轉換器和FPGA(或ASIC)之間傳輸。接口經過兩個版本的改進和實施,以適應對更高速度和分辨率轉換器不斷增長的需求。展望轉換器數字接口的發展趨勢,顯然JESD204有望成為數字接口至轉換器的業界標準。每個修訂版都滿足了對于改進其實施的要求,并允許標準演進以適應轉換器技術的改變及由此帶來的新需求。隨著系統設計越來越復雜,以及對轉換器性能要求的提高,JESD204標準應該可以進一步調整和演進,滿足新設計的需要。

責任編輯:lq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1608

    文章

    21358

    瀏覽量

    594354
  • 轉換器
    +關注

    關注

    27

    文章

    8270

    瀏覽量

    142760
  • 接收器
    +關注

    關注

    14

    文章

    2222

    瀏覽量

    70892

原文標題:小科普丨什么是JESD204標準,為什么我們要重視它?

文章出處:【微信號:analog_devices,微信公眾號:analog_devices】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    一種連接數據轉換器和邏輯器件的高速串行接口—JESD204介紹

    JESD204是一種連接數據轉換器(ADC和DAC)和邏輯器件的高速串行接口,該標準的 B 修訂版支持高達 12.5 Gbps串行數據速率(目前C修訂版已經發布,即JESD204C),并可確保 JESD204 鏈路具有可重復的確
    的頭像 發表于 04-19 16:20 ?559次閱讀

    抓住JESD204B接口功能的關鍵問題

    JESD204B是最近批準的JEDEC標準,用于轉換器與數字處理器件之間的串行數據接口。它是第三代標準,解決了先前版本的一些缺陷。該接口的優勢包括:數據接口路由所需電路板空間更少,建立與保持時序要求
    的頭像 發表于 03-26 08:22 ?405次閱讀
    抓住<b class='flag-5'>JESD204</b>B接口功能的關鍵問題

    JESD204B的常見疑問解答

    JESD204發布版中。 問:我為轉換器分配的JESD204B通道在系統板上無法順利路由至FPGA。交叉對太多,非常容易受串擾影響。能否重新映射JESD204B的通道分配,改善布局? 答:雖然轉換器
    發表于 01-03 06:35

    AD9683的引腳如何與zynq 7015芯片中的JESD204 ip核端口對應相連?

    目前,我在設計中想使用ZYNQ 7015系列的FPGA,利用JESD204 IP核接收A/D轉換器AD9683轉換完成后的數據。但是JESD204 IP核的端口很多,我不知道應該如何將AD9683
    發表于 12-15 07:14

    ad9680 JESD204B接口rx_sync信號同步和失鎖周期性出現怎么解決?

    使用AD9680時遇到一個問題,AD9680采樣率為1Gsps,JESD204B IP核的GTX參考時鐘為250MHz,參數L=4,F=2,K=32,線速率為10Gbps,使用的為SYSREF
    發表于 12-12 08:03

    使用JESD204B連接AD9164時,CGS過程無法完成是什么原因導致?

    我使用的是KC705板卡,調用了里面JESD204B的IP核,使用模式為interpolation值為4,4條鏈路,DAC頻率為2.5GHZ,通道速度為6.25GHZ,出現的問題是: 幀同步過程
    發表于 12-12 07:28

    使用AD9163的時候遇到JESD204B的SYNC信號周期性拉低如何解決?

    我在使用AD9163的時候遇到JESD204B的SYNC信號周期性拉低。通過讀寄存器值如圖,發現REG470和REG471都為0xFF,而REG472始終為0.不知有誰知道是什么原因?該如何解
    發表于 12-04 07:30

    AD9164 JESD204B接口的傳輸層是如何對I/Q數據進行映射的?

    AD9164 JESD204B接口的傳輸層是如何對I/Q數據進行映射的
    發表于 12-04 07:27

    調試AD9136遇到的問題求解

    大佬好,小弟最近在調試AD9136芯片,遇到一個問題,如下: 1.我使用的是9136模式11,單鏈路模式,使用一個JESD204+一個JESD204 PHY,我將JESD204的tx_charisk
    發表于 12-04 07:14

    AD9680和AD9690支持的jesd204最小通道線率是多少?

    在AD9680和AD9690數據手冊上,寫著它們[size=200%]支持的最小通道線率是3125Mbps,但是在JESD204B標準手冊寫著最小通道線率是312.5Mbps。 我疑惑這是數據手冊的錯誤,還是AD9680和AD9690這兩款芯片支持的最低通道線率確實時3125Mbps
    發表于 12-01 07:57

    JESD204B規范的傳輸層介紹

    電子發燒友網站提供《JESD204B規范的傳輸層介紹.pdf》資料免費下載
    發表于 11-28 10:43 ?0次下載
    <b class='flag-5'>JESD204</b>B規范的傳輸層介紹

    LogiCORE IP JESD204內核概述

    LogiCORE IP JESD204內核實現了一個JESD204B接口,使用GTX、GTH、GTP或GTY(僅限UltraScale和UltraScale+)收發器在1至8個通道上支持1至12.5
    的頭像 發表于 10-16 10:57 ?481次閱讀
    LogiCORE IP <b class='flag-5'>JESD204</b>內核概述

    一種基于JESD204B的射頻信號高速采集系統

    電子發燒友網站提供《一種基于JESD204B的射頻信號高速采集系統.pdf》資料免費下載
    發表于 09-14 11:14 ?1次下載
    一種基于<b class='flag-5'>JESD204</b>B的射頻信號高速采集系統

    支持jesd204b協議高速DAC芯片AD9144-FMC-EBZ

    AD9144是一款支持jesd204b協議高速DAC芯片。AD9144-FMC-EBZ是基于AD9144的評估板(Evaluation Board),它是主要由AD9144,AD9516,與PIC16F單片機組成的系統。
    的頭像 發表于 09-13 09:20 ?1124次閱讀
    支持<b class='flag-5'>jesd204</b>b協議高速DAC芯片AD9144-FMC-EBZ

    JESD204B鏈路中斷時的基本調試技巧

    本文旨在提供發生 JESD204B 鏈路中斷情況下的調試技巧簡介
    的頭像 發表于 07-10 16:32 ?1128次閱讀
    <b class='flag-5'>JESD204</b>B鏈路中斷時的基本調試技巧
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>