<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

虹科干貨 | 使用JESD204串行接口高速橋接模擬和數字世界

虹科智能自動化 ? 2022-05-24 16:42 ? 次閱讀

High-speed serial interface

JESD204

JESD204標準專用于通過串行接口傳輸轉換器樣本。2006年,JESD204標準支持單通道上的多個數據轉換器。以下修訂版本:A、B、C相繼增加了支持多通道、確定性延遲、錯誤檢測和糾正等功能,并不斷提高通道速率。JESD204的應用十分廣泛,包括電信(無線、波束賦形、5G),航空航天(衛星通信、成像)和其他使用告訴ADCDAC的行業。

1

JESD204的發展歷史

2006年,轉換器分辨率和速度的提高推動了對用于處理轉換器數據的高效串行接口的需求。JESD204A增加了對多通道和鏈路的使用以實現通道/器件同步。JESD204B允許單獨的時鐘驅動系統設備并引入確定性延遲。在8b10b編碼下,建議的最大速度增加到12.5Gbps。JESD204C將通道速率提高到32Gbps,并改為使用CRC和FEC的64b66b編碼。新的JESD204D目前正在開發中,該版本將使用帶有RS-FEC的PAM 4將通道速率提高到116G。

e0ba55d8-da9f-11ec-b80f-dac502259ad0.png

2

轉換器面向數據的框架

01 JESD輸入參數數據

?M - 每個鏈接的轉換器

? S - 每個轉換器的樣本

? N - 每個樣本的位數(分辨率)

? CS - 每個樣本的控制位

? N' - 樣本容器 N' >= N+CS

02 JESD成幀參數

? L - 每個鏈路的通道

? F - 每通道幀中的8位字節

? K - MultiFrame (204B) 中的幀

? E - 擴展多塊中的多塊 (204C)

? HD - 高密度(允許樣品拆分)

? CF - 控制幀(幀末尾的 CS)

e0ead212-da9f-11ec-b80f-dac502259ad0.png

轉換器樣本連續組合成一個幀,然后跨通道拆分

e1466e9c-da9f-11ec-b80f-dac502259ad0.png

3

確定性延遲

JESD204B中引入的確定性延遲允許系統在整個復位、上電周期以及重新初始化事件中保持恒定的系統延遲。在大多數情況下,這是通過提供一個系統參考信號 (SYSREF) 來實現的,該信號在發送器和接收器之間建立一個公共時序參考,并允許系統補償任何延遲可變性或不確定性。

e179db88-da9f-11ec-b80f-dac502259ad0.png

4

主要陷阱和隱患

圍繞JESD204標準進行系統設計的主要陷阱和隱患將涉及子類1中的系統時鐘,其中確定性延遲是通過使用SYSREF實現的,SYSREF的生成和在不同系統條件下的利用也很關鍵。選擇正確的幀格式和SYSREF類型來匹配系統時鐘的穩定性和鏈路延遲十分具有挑戰性。

規范對處理CRC和FEC的比特順序并不總是很清楚,技術圖紙與真值表不匹配,這種差異會導致不同的實現方式,造成不兼容問題。虹科合作伙伴Comcores已經采取了措施來防止這些陷阱和隱患,如位的交換。如果需要這方面的技術支持,歡迎聯系虹科技工程師。

為什么選擇

虹科JESD204 IP?

/ Comcores

虹科Comcores JESD204 IP已在所有主要代工廠和低至5nm的工藝中進行了多次流片。此外,該JESD IP已通過與所有主要數據轉換器和SerDes/PHY的互操作性測試,從而實現了高度兼容的設計。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 轉換器
    +關注

    關注

    27

    文章

    8275

    瀏覽量

    143123
  • 模擬
    +關注

    關注

    7

    文章

    1414

    瀏覽量

    83697
收藏 人收藏

    評論

    相關推薦

    一種連接數據轉換器和邏輯器件的高速串行接口JESD204介紹

    JESD204是一種連接數據轉換器(ADC和DAC)和邏輯器件的高速串行接口,該標準的 B 修訂版支持高達 12.5 Gbps串行數據速率(
    的頭像 發表于 04-19 16:20 ?596次閱讀

    抓住JESD204B接口功能的關鍵問題

    JESD204B是最近批準的JEDEC標準,用于轉換器與數字處理器件之間的串行數據接口。它是第三代標準,解決了先前版本的一些缺陷。該接口的優
    的頭像 發表于 03-26 08:22 ?420次閱讀
    抓住<b class='flag-5'>JESD204</b>B<b class='flag-5'>接口</b>功能的關鍵問題

    ESD204B接口建立同步鏈路的三個階段

    JESD204B標準提供一種將一個或多個數據轉換器與數字信號處理器件接口的方法(通常是ADC或DAC與FPGA接口),相比于通常的并行數據傳輸,這是一種更
    發表于 03-20 11:33 ?277次閱讀
    <b class='flag-5'>ESD204</b>B<b class='flag-5'>接口</b>建立同步鏈路的三個階段

    JESD204B的常見疑問解答

    問:什么是8b/10b編碼,為什么JESD204B接口需使用這種編碼? 答:無法確保差分通道上的直流平衡信號不受隨機非編碼串行數據干擾,因為很有可能會傳輸大量相反的1或0數據。通過串行
    發表于 01-03 06:35

    AD9683的引腳如何與zynq 7015芯片中的JESD204 ip核端口對應相連?

    目前,我在設計中想使用ZYNQ 7015系列的FPGA,利用JESD204 IP核接收A/D轉換器AD9683轉換完成后的數據。但是JESD204 IP核的端口很多,我不知道應該如何將AD9683
    發表于 12-15 07:14

    ad9680 JESD204B接口rx_sync信號同步和失鎖周期性出現怎么解決?

    使用AD9680時遇到一個問題,AD9680采樣率為1Gsps,JESD204B IP核的GTX參考時鐘為250MHz,參數L=4,F=2,K=32,線速率為10Gbps,使用的為SYSREF
    發表于 12-12 08:03

    AD9164 JESD204B接口的傳輸層是如何對I/Q數據進行映射的?

    AD9164 JESD204B接口的傳輸層是如何對I/Q數據進行映射的
    發表于 12-04 07:27

    調試AD9136遇到的問題求解

    大佬好,小弟最近在調試AD9136芯片,遇到一個問題,如下: 1.我使用的是9136模式11,單鏈路模式,使用一個JESD204+一個JESD204 PHY,我將JESD204的tx_charisk
    發表于 12-04 07:14

    AD9680和AD9690支持的jesd204最小通道線率是多少?

    在AD9680和AD9690數據手冊上,寫著它們[size=200%]支持的最小通道線率是3125Mbps,但是在JESD204B標準手冊寫著最小通道線率是312.5Mbps。 我疑惑這是數據手冊的錯誤,還是AD9680和AD9690這兩款芯片支持的最低通道線率確實時3125Mbps
    發表于 12-01 07:57

    JESD204B鏈路傳輸的影響因素

    作者:Ian Beavers,ADI公司應用工程師 JESD204B串行數據鏈路接口針對支持更高速轉換器不斷增長的帶寬需求而開發。作為第三代標準,它提供更高的通道速率最大值(每通道高達
    發表于 11-28 14:24 ?0次下載
    <b class='flag-5'>JESD204</b>B鏈路傳輸的影響因素

    JESD204B規范的傳輸層介紹

    電子發燒友網站提供《JESD204B規范的傳輸層介紹.pdf》資料免費下載
    發表于 11-28 10:43 ?0次下載
    <b class='flag-5'>JESD204</b>B規范的傳輸層介紹

    LogiCORE IP JESD204內核概述

    LogiCORE IP JESD204內核實現了一個JESD204B接口,使用GTX、GTH、GTP或GTY(僅限UltraScale和UltraScale+)收發器在1至8個通道上支持1至12.5
    的頭像 發表于 10-16 10:57 ?490次閱讀
    LogiCORE IP <b class='flag-5'>JESD204</b>內核概述

    一種基于JESD204B的射頻信號高速采集系統

    電子發燒友網站提供《一種基于JESD204B的射頻信號高速采集系統.pdf》資料免費下載
    發表于 09-14 11:14 ?1次下載
    一種基于<b class='flag-5'>JESD204</b>B的射頻信號<b class='flag-5'>高速</b>采集系統

    支持jesd204b協議高速DAC芯片AD9144-FMC-EBZ

    AD9144是一款支持jesd204b協議高速DAC芯片。AD9144-FMC-EBZ是基于AD9144的評估板(Evaluation Board),它是主要由AD9144,AD9516,與PIC16F單片機組成的系統。
    的頭像 發表于 09-13 09:20 ?1140次閱讀
    支持<b class='flag-5'>jesd204</b>b協議<b class='flag-5'>高速</b>DAC芯片AD9144-FMC-EBZ

    JESD204B鏈路中斷時的基本調試技巧

    本文旨在提供發生 JESD204B 鏈路中斷情況下的調試技巧簡介
    的頭像 發表于 07-10 16:32 ?1176次閱讀
    <b class='flag-5'>JESD204</b>B鏈路中斷時的基本調試技巧
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>