<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

產品原理圖:619-基于雙FMC接口 ZU19EG 的6U VPX采集存儲計算處理卡

hexiaoyan510 ? 來源:hexiaoyan510 ? 作者:hexiaoyan510 ? 2024-04-29 11:35 ? 次閱讀

基于雙FMC接口 ZU19EG 的6U VPX采集存儲計算處理卡
一、板卡概述
該板卡是采集、存儲、計算、管理一體的高集成度、加固型的信號處理平臺,北京太速科技本板卡基于Xilinx公司ZynqUltraScale+ MPSOC系列SOCXCZU19EG-FFVC1760架構,其中,ARM端搭載一組64-bit DDR4,總容量達4GB,可穩定運行在2400MT/s,板卡ARM對外支持1路USB3.0接口、2路千兆以太網接口、1路DP輸出接口、2路調試串口(RS232)、2路Can接口;板卡具有自控上電順序,支持多種啟動模式,如Nor Flash啟動,EMMC啟動,SD卡啟動等。PL端擴展兩路標準FMCHPC接口,支持8路GTH(GTY)接口和LA/HA/HB全定義接口;PL端支持一組64-bit DDR4,容量均為4GB,最高運行速率支持2666MT/s;PL端8個GTH擴展PCIe接口,2個QSFP28 100G光纖;6UVPX 接口支持16個GTH和32對LVDS。板卡設計滿足工業級要求,可用于高速信號的采集,存儲和計算,管理一體化設計應用。

wKgaomYvFL6ADxNVAAFcIQKfYWM816.png


圖2:ZU19EG板卡原理框圖
二、主要功能和性能
板卡功能
參數
內容
PL端
VPX
16個GTH 32對LVDS,若干IO
FMC
2路 FMC HPC,ASP-134486-01
1組路 8路GTH,LA、HA、HB定義
1組路 8路GTY,LA、HA、HB定義
光纖
2個QSFP28,每路支持100G速率
DDR4
1組 64-bit/4GB,2666MT/s
PCIe座
8個GTH,擴展PCIe子卡外設或者X86主板
PS端
DDR
1組DDR4,64-bit/4GB,2400MT/s;
QSPI Flash
QSPI x4NorFlash,每片容量512Mb
EMMC
64Gb
SD Card
提供16GB SD卡; M.2的SATA接口
存儲
SPI接口的DataFlash16Mb
CAN FD控制器
2路CAN
Display Port
支持DisplayPort 1.2a協議標準,僅支持對外輸出
USB
1路USB3.0
網絡
2路千兆以太網,RJ45接口
RS232
2路RS232調試串口
IO
一組4位用戶自定義撥碼開關,8個3.3V IO
板卡尺寸
標準6UVPX223X160mm
板卡重量
(含散熱片)
板卡供電
電壓:+12VDC±10%@5A
板卡功耗
60W
工作溫度
Industrial -40℃到+85℃
三、軟件支持:
● PS端QSPI加載測試代碼;
● PS端EMMC加載測試代碼;
● PS端SD卡加載測試代碼;
● PS端DDR4讀寫測試代碼;
● PS端千兆網口收發測試代碼;
● PS端RS232接口讀寫測試代碼;
● PS端CAN接口讀寫測試代碼;
● PS端DisplayPort接口測試代碼;
● PS端USB3.0接口讀寫測試代碼;
● PL端SPI接口的DataFlash讀寫測試代碼;
● PL端4組 M.2接口ibert模式測試代碼;
● PL端的DDR讀寫測試代碼
● PL端6U VPX 接口PCIe Gen3 x8 XDMA接口測試軟件;
● 其它GPIO信號連通性測試代碼;
四、應用領域:
●采集計算管理一體高速信號處理

審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 接口
    +關注

    關注

    33

    文章

    7643

    瀏覽量

    148520
  • 存儲
    +關注

    關注

    12

    文章

    3860

    瀏覽量

    84671
  • FMC
    FMC
    +關注

    關注

    0

    文章

    75

    瀏覽量

    19551
收藏 人收藏

    評論

    相關推薦

    ZU47DR-8通道ADC + 8通道DAC + 8x25G 6U VPX數據處理

    高性能射頻信號采集處理板卡。該板卡基于Xilinx 公司 RFSOC 系列芯片,最大提供 8 個 9.8GSPS 14 位 DAC 輸出通道與 8 個5GSPS 14 位ADC 輸入通道。板卡支持
    的頭像 發表于 04-10 09:55 ?164次閱讀
    <b class='flag-5'>ZU</b>47DR-8通道ADC + 8通道DAC + 8x25G <b class='flag-5'>6U</b> <b class='flag-5'>VPX</b>數據<b class='flag-5'>處理</b>卡

    KU115+ZU19EG+DSP6678的雙FMC 6U VPX處理

    VPX 數字處理板是一款高性能的 6U VPX 載板。主要芯片為 1 片 Xilinx 公司的 Kintex UltraScale 系列 FPGA 家族中的 XCKU115-2FLVA
    的頭像 發表于 04-08 11:11 ?115次閱讀
    KU115+<b class='flag-5'>ZU19EG</b>+DSP6678的雙<b class='flag-5'>FMC</b> <b class='flag-5'>6U</b> <b class='flag-5'>VPX</b><b class='flag-5'>處理</b>板

    VPX信號處理卡設計原理圖:18-基于雙TMS320C6678 DSP的3U VPX的信號處理平臺

    該板卡是北京太速科技自主研發的基于3U VPX架構的信號處理板,該處理板包含2片TI的TMS320C6678 DSP芯片,1片Xilinx公司的Spartan-3系列XC3S200AN配置芯片,兩片
    的頭像 發表于 02-17 17:14 ?290次閱讀
    <b class='flag-5'>VPX</b>信號<b class='flag-5'>處理</b>卡設計<b class='flag-5'>原理圖</b>:18-基于雙TMS320C6678 DSP的3U <b class='flag-5'>VPX</b>的信號<b class='flag-5'>處理</b>平臺

    AD采集卡設計原理圖:630-基于PCIe的高速模擬AD采集卡

    一、產品概述 基于PCIe的一款分布式高速數據采集系統,實現多路AD的數據采集,并通過PCIe傳輸到存儲計算服務器,實現信號的分析、
    發表于 12-11 11:36

    信號處理板卡設計資料原理圖:613-基于6UVPX C6678+XCVU9P的信號處理板卡

    一、板卡概述 板卡基于6U VPX標準結構,北京太速科技板卡包含一個C6678 DSP芯片,一個XCVU9P 高性能FPGA,路HPC FMC。二、
    發表于 10-16 11:12

    通用信號處理板設計原理圖:523-基于XCZU15EG的雙 FMC通用信號處理

    本板卡基于Xilinx Zynq Ultrascale+ MPSOC系列SOC XCZU15EG-FFVB1156架構,PS端搭載一組64-bit DDR4,容量32Gb,最高可穩定運行在2400MT/s,1路USB3.0接口、1路千兆網絡
    的頭像 發表于 08-08 16:02 ?300次閱讀
    通用信號<b class='flag-5'>處理</b>板設計<b class='flag-5'>原理圖</b>:523-基于XCZU15<b class='flag-5'>EG</b>的雙 <b class='flag-5'>FMC</b>通用信號<b class='flag-5'>處理</b>板

    加速計算卡設計原理圖:519-基于ZU19EG的4路100G光纖的PCIe 加速計算

    本板卡系我司自主設計研發,基于Xilinx公司Zynq UltraScale+ MPSOC系列SOC XCZU19EG-FFVC1760架構,支持PCIE Gen3x16模式。其中,ARM端搭載一組
    的頭像 發表于 08-04 10:33 ?323次閱讀
    加速<b class='flag-5'>計算</b>卡設計<b class='flag-5'>原理圖</b>:519-基于<b class='flag-5'>ZU19EG</b>的4路100G光纖的PCIe 加速<b class='flag-5'>計算</b>卡

    新技術VPX VME64總線介紹

    VME、 VME64 Ex、VME430、VPX標準背板,機箱。只需要簡單選擇不同的產品,你就能建立各種理想的計算機。 新推出VPX和VME430標準品也提供客戶定制要求。
    發表于 08-02 13:44

    XCZU15EG板卡設計原理圖:基于 XCZU15EG的雙 FMC通用信號處理

    本板卡基于Xilinx Zynq Ultrascale+ MPSOC系列SOC XCZU15EG-FFVB1156架構,PS端搭載一組64-bit DDR4,容量32Gb,最高可穩定運行
    的頭像 發表于 08-02 11:20 ?1448次閱讀
    XCZU15<b class='flag-5'>EG</b>板卡設計<b class='flag-5'>原理圖</b>:基于 XCZU15<b class='flag-5'>EG</b>的雙 <b class='flag-5'>FMC</b>通用信號<b class='flag-5'>處理</b>板

    光纖接入卡設計原理圖:519-基于ZU19EG的4路100G光纖的PCIe 加速計算

    本板卡系我司自主設計研發,基于Xilinx公司Zynq UltraScale+ MPSOC系列SOC XCZU19EG-FFVC1760架構,支持PCIE Gen3x16模式。其中,ARM端搭載一組
    的頭像 發表于 08-01 14:15 ?399次閱讀
    光纖接入卡設計<b class='flag-5'>原理圖</b>:519-基于<b class='flag-5'>ZU19EG</b>的4路100G光纖的PCIe 加速<b class='flag-5'>計算</b>卡

    XCVU9P板卡設計原理圖:613-基于6UVPX C6678+XCVU9P的信號處理板卡

    板卡基于6U VPX標準結構,包含一個C6678 DSP芯片,一個XCVU9P 高性能FPGA,雙路HPC FMC。
    的頭像 發表于 07-20 16:21 ?709次閱讀
    XCVU9P板卡設計<b class='flag-5'>原理圖</b>:613-基于6UVPX C6678+XCVU9P的信號<b class='flag-5'>處理</b>板卡

    高速圖像采集設計資料原理圖第613篇:基于6UVPX C6678+XCVU9P的信號處理板卡

    板卡基于6U VPX標準結構,包含一個C6678 DSP芯片,一個XCVU9P 高性能FPGA,雙路HPC FMC。
    的頭像 發表于 06-20 11:29 ?604次閱讀
    高速圖像<b class='flag-5'>采集</b>設計資料<b class='flag-5'>原理圖</b>第613篇:基于6UVPX C6678+XCVU9P的信號<b class='flag-5'>處理</b>板卡

    加速計算卡設計資料原理圖:519-基于ZU19EG的4路100G光纖的PCIe 加速計算

    本板卡系我司自主設計研發,基于Xilinx公司Zynq UltraScale+ MPSOC系列SOC XCZU19EG-FFVC1760架構,支持PCIE Gen3x16模式。其中,ARM端搭載一組64-bit DDR4,總容量達4GB
    的頭像 發表于 06-09 11:13 ?400次閱讀
    加速<b class='flag-5'>計算</b>卡設計資料<b class='flag-5'>原理圖</b>:519-基于<b class='flag-5'>ZU19EG</b>的4路100G光纖的PCIe 加速<b class='flag-5'>計算</b>卡

    UD PCIe-404全國產化信號處理 PCIe3.0×8

    與測向定位、軟件無線電處理平臺n 通信、衛星、雷達、圖像等信號處理n 數據采集存儲、波形生成與回放n 高速接口控制、脈沖
    發表于 05-21 18:27

    325T/410T PCIe2.0×8千兆網 信號處理設計

    、軟件無線電處理平臺2)通信、衛星、雷達等信號處理3)數據采集存儲、波形生成與回放4)接口控制、脈沖處理
    發表于 05-09 20:07
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>