(ZCU102E的pin兼容替代卡) 基于 XCZU15EG的雙 FMC通用信號處理板 一、板卡概述 本板卡基于Xilinx Zynq Ultrascale+ MPSOC系列SOC XCZU15EG-FFVB1156架構,北京太速科技,,PS端搭載一組64-bit DDR4,容量32Gb,最高可穩定運行在2400MT/s,1路USB3.0接口、1路千兆網絡接口、1路DP接口,2路RS232,2路Can接口。板卡具有自控上電順序,支持多種啟動模式,如Nor Flash啟動,EMMC啟動,SD卡啟動等。PL端接一組64-bit DDR4,容量32Gb,最高可穩定運行在2400MT/s;接雙FMC連接器,1組連接8個GTH,LA,HA,HB總線,1組連接8個GTH,LA總線。另有2路40G QSFP光纖接口。設計滿足工業級要求,可用于高速信號處理、車載雷達信號處理等領域。實物如圖所示: |
圖 2:ZU15EG板卡原理框圖 二、技術指標 ●PS端掛載一簇DDR4,數據位寬64-bit,容量32Gb,最高可穩定運行在2400MT/s; ●PS端掛載兩片QSPI x4 NorFlash,每片容量512Mb,用于系統配置程序存儲; ●PS端掛載掛一片EMMC,64Gb容量,可用于系統配置程序存儲; ●PS端外掛SD卡接口,最大支持搜索8192個文件數,可用于系統配置程序存儲; ●PS端外接Display Port接口,支持Display Port 1.2a協議標準,僅支持對外輸出; ●PS端外接一路千兆以太網接口,支持10/100/1000Mbps速率傳輸; ●PS端外接一路USB3.0接口,最大速率可達5Gbps; ●PL端掛載一片SPI接口的DataFlash,容量16Mb,可用于存儲系統參數信息; ●PL端通過SPI外接兩組獨立CAN FD控制器,CAN FD接口最高速率可達5Mbps; ●PL端外接2路QSFP+接口,最高支持40Gbps數據傳輸速率; ●PL端外接2組FMC總線,支持1組8個GTH,LA,HA,HB總線,另外1組8個GTH,LA總線; ●板卡外接兩路RS232接口,由PS端UART轉出,可用于系統調試及狀態信息打??; ●板卡留有多路用戶自定義測試IO管腳; ●板卡留有一組4位用戶自定義撥碼開關; ●板卡芯片全部采用工業級芯片; 三、軟件內容 ●PS端QSPI加載測試代碼; ●PS端EMMC加載測試代碼; ●PS端SD卡加載測試代碼; ●PS端Display Port接口測試代碼; ●PS端USB3.0接口測試代碼; ●PS端DDR4讀寫測試代碼; ●PS端千兆網口收發測試代碼; ●PS端UART接口讀寫測試代碼; ●PL端SPI接口的DataFlash讀寫測試代碼; ●PL端QSFP+接口ibert模式測試代碼; ●PL端CAN FD接口測試代碼; ●其它GPIO信號連通性測試代碼; 四、物理特性 ●工作溫度:商業級 0℃ ~ +55℃,工業級-40℃~+85℃ ● 工作濕度:10%~80% 五、供電要求 ●單電源供電,整板最大功耗:30W ● 電壓:+12VDC±10%@5A 六、應用領域 高速信號處理、車載雷達信號處理等。 |
審核編輯 黃宇
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
原理圖
+關注
關注
1268文章
6182瀏覽量
225725 -
板卡
+關注
關注
3文章
75瀏覽量
16452 -
FMC
+關注
關注
0文章
74瀏覽量
19548 -
信號處理板
+關注
關注
0文章
17瀏覽量
8611
發布評論請先 登錄
相關推薦
請問有XCZU9CG-FFVC900的原理圖庫嗎?
有大佬分享一下XCZU6CG-FFVC900、XCZU9CG-FFVC900、XCZU15EG-FFVC900的原理圖庫?
發表于 04-01 15:43
ZYNQ Ultrascale XCZU9EG這款芯片怎么看能支持的時鐘范圍是多少?
ZYNQ Ultrascale XCZU9EG這款芯片怎么看能支持的時鐘范圍是多少?本人已經翻過該芯片的datasheet,但是不知道具體在哪個地方來看能夠支持的時鐘范圍,希望有經驗的人指點一下,一般這種芯片應當從哪些地方來看支持的最大時鐘~感謝??!
發表于 11-01 22:45
將pkg文件與ibis文件集成到XCZU3EGS-FVA625時出現問題
我試圖在Zynq Ultrascale +(xczu3eg-sfva625)和一個LPDDR4內存之間模擬HyperLynx上的信號完整性。我從xilinx頁面下載了ibis文件,但是當我試圖模擬
發表于 05-05 09:17
XCZU4EG-L2FBVB900E系統SOC芯片
。XCZU6CG-1FFVC900E系統SOC芯片XC7Z045-3FBG676E系統SOC芯片XC7Z045-L2FBG676I系統SOC芯片XCZU4EG-2FBVB900I系統SOC芯片
發表于 04-26 15:57
XCZU7EG-1FBVB900I系統SOC芯片
了功能豐富的64位四核或雙核Arm?Cortex?-A53和基于雙核Arm Cortex-R5的處理系統(PS)和Xilinx可編程邏輯(PL)UltraScale單個設備中的體系結構。 還包括片上
發表于 04-26 16:06
XCZU19EG-L2FFVD1760E系統SOC芯片
指標均代表最壞情況。這所包含的參數是流行設計和典型應用程序所共有的。XCZU17EG-2FFVD1760I系統SOC芯片XCZU19EG-3FFVB1517E系統SOC芯片
發表于 04-26 16:10
XCZU9EG板卡設計原理圖:基于XCZU9EG-2FFVC900的緊湊型圖像處理套件
基于XCZU9EG-2FFVC900的緊湊型圖像處理套件一、板卡概述本板卡系我司自主研發,基于Xilinx Zynq Ultrascale+ MPSOC系列SOC
發表于 03-07 10:52
XCZU3EG開發筆記之gpio_emio?
米爾XCZU3EG系列開發板MYD-CZU3EG以超高性能著稱,下面用這款板子做一個演示。開發環境:vivado 2017.4,開發板型號:米爾MYD-CZU3EG, 主芯片
采集存儲計算處理卡設計原理圖:619-基于6U VPX的雙FMC ZU19EG 采集存儲計算處理卡
該板卡是采集、存儲、計算、管理一體的高集成度、加固型的信號處理平臺,本板卡基于Xilinx公司Zynq UltraScale+ MPSOC系列SOC
發表于 01-03 11:07
?487次閱讀
加速計算卡設計資料原理圖:基于ZU19EG的4路100G 網絡 DPU的PCIe 加速計算卡
本板卡系我司自主設計研發,基于Xilinx公司Zynq UltraScale+ MPSOC系列SOC XCZU19EG-FFVC1760架構,支持PCIE Gen3x16模式。
發表于 01-09 10:24
?543次閱讀
加速計算卡設計資料原理圖:519-基于ZU19EG的4路100G光纖的PCIe 加速計算卡
本板卡系我司自主設計研發,基于Xilinx公司Zynq UltraScale+ MPSOC系列SOC XCZU19EG-FFVC1760架構,支持PCIE Gen3x16模式。其中,ARM端搭載一組64-bit DDR4,總容量達4GB
通用信號處理板設計原理圖:523-基于XCZU15EG的雙 FMC通用信號處理板
本板卡基于Xilinx Zynq Ultrascale+ MPSOC系列SOC XCZU15EG-FFVB1156架構,PS端搭載一組64-bit DDR4,容量32Gb,最高可穩定運行在2400MT/s,1路USB3.0接口、1路千兆網絡接口、1路DP接口,2路RS23
雷達驗證底板設計資料原理圖:520-基于ZU15EG 適配AWR2243的雷達驗證底板
本板卡系我司自主研發,基于MPSOC系列SOC XCZU15EG-FFVB1156架構,搭載兩組64-bit DDR4,每組容量32Gb,最高可穩定運行在2400MT/s。另有1路10G SFP+光纖接口、1路40G QSFP光纖接口、1路USB3.0接口、1路千兆網絡接
XCZU15EG設計原理圖:523(ZCU102E的pin兼容替代卡) 基于 XCZU15EG的雙 FMC通用信號處理板
本板卡基于Xilinx Zynq Ultrascale+ MPSOC系列SOC XCZU15EG-FFVB1156架構,PS端搭載一組64-bit DDR4,容量32Gb,北京太速科技板卡,最高
評論