<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

AMD Versal系列CIPS IP核建立示例工程

Comtech FPGA ? 來源:FPGA FAE技術分享選集 ? 2023-12-05 13:34 ? 次閱讀

接著上一篇“AMD Versal系列CIPS IP核介紹”文章來進一步講解如何來建立CIPS IP核示例工程。

利用CIPS IP核的板卡自動化以及預置功能,生成VCK180 DDRMC基于GUI界面的調試工程。當然該工程亦可以根據AMD官網例程TCL文件來完成。

本文是基于Vivado 2022.1版本進行演示,其他版本界面可能會有細小差異。

Step1 新建工程

工程名字和路徑需要字符形式出現,同時路徑不能太長。

2991735c-9329-11ee-939d-92fbcf53809c.png

Step2 選定工程板卡

由于我們是做DEMO目的,所以板卡選擇Versal Prime系列的VMK180;當然也可以選擇其他Versal系列的開發板,或者客戶自定義。

29a9e964-9329-11ee-939d-92fbcf53809c.png

Step3 創建Block Design工程

使用Block Design流程可以很方面的增減IP,給設計帶來很高的靈活性并節約寫代碼時間。

29c45812-9329-11ee-939d-92fbcf53809c.png

Step4 加入CIPS IP核

29dd6d84-9329-11ee-939d-92fbcf53809c.png

Step5 運行Automation與預置功能

29f29380-9329-11ee-939d-92fbcf53809c.png

2a15aec4-9329-11ee-939d-92fbcf53809c.png

Step6 生成工程Diagram

Runing Automation可以自動生成CIPS的已定義的接口,同時可以跟其他IP進行互連,避免人工操作。

2a294ea2-9329-11ee-939d-92fbcf53809c.png

2a515442-9329-11ee-939d-92fbcf53809c.png

Step7 設計驗證

運行Vaildate Design功能可以檢查Block Design設計是否有誤;需要把錯誤全部消除掉才可以進入下面流程。

2a6706f2-9329-11ee-939d-92fbcf53809c.png

2a768bd6-9329-11ee-939d-92fbcf53809c.png

Step8 生成HDL Wrapper

2a8c660e-9329-11ee-939d-92fbcf53809c.png

Step9 生成Device Image

2aadbfb6-9329-11ee-939d-92fbcf53809c.png

2ac5f1b2-9329-11ee-939d-92fbcf53809c.png

2ae2736e-9329-11ee-939d-92fbcf53809c.png

Step10 成功生成Device Image

2afe5f84-9329-11ee-939d-92fbcf53809c.png

2b1f4258-9329-11ee-939d-92fbcf53809c.png

Step11 導出硬件平臺

2b4c0720-9329-11ee-939d-92fbcf53809c.png

成功生成xsa文件后,軟件工程師就可以使用xsa進行后續軟件開發工作。

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • amd
    amd
    +關注

    關注

    25

    文章

    5201

    瀏覽量

    132638
  • 調試
    +關注

    關注

    7

    文章

    527

    瀏覽量

    33625
  • IP核
    +關注

    關注

    4

    文章

    317

    瀏覽量

    49043
  • Versal
    +關注

    關注

    1

    文章

    151

    瀏覽量

    7535

原文標題:AMD Versal系列CIPS IP核建立示例工程

文章出處:【微信號:Comtech FPGA,微信公眾號:Comtech FPGA】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    AMD Versal系列CIPS IP核介紹

    AMD自適應計算加速平臺(ACAP)是一個完全軟件可編程資源集合,這些資源結合在一起構成片上系統 (SoC),包括以下主要的資源塊
    的頭像 發表于 11-27 14:12 ?491次閱讀
    <b class='flag-5'>AMD</b> <b class='flag-5'>Versal</b><b class='flag-5'>系列</b><b class='flag-5'>CIPS</b> <b class='flag-5'>IP</b>核介紹

    【ALINX 技術分享】AMD Versal AI Edge 自適應計算加速平臺之 Versal 介紹(2)

    【ALINX 技術分享】AMD Versal AI Edge 自適應計算加速平臺之 Versal 介紹,以及Versal 芯片開發流程的簡介。
    的頭像 發表于 03-07 16:03 ?317次閱讀
    【ALINX 技術分享】<b class='flag-5'>AMD</b> <b class='flag-5'>Versal</b> AI Edge 自適應計算加速平臺之 <b class='flag-5'>Versal</b> 介紹(2)

    在Vivado中構建AMD Versal可擴展嵌入式平臺示例設計流程

    為了應對無線波束形成、大規模計算和機器學習推斷等新一代應用需求的非線性增長,AMD 開發了一項全新的創新處理技術 AI 引擎,片內集成該AI Engine的FPGA系列Versal? 自適應計算加速平臺 (ACAP) 。
    的頭像 發表于 04-09 15:14 ?425次閱讀
    在Vivado中構建<b class='flag-5'>AMD</b> <b class='flag-5'>Versal</b>可擴展嵌入式平臺<b class='flag-5'>示例</b>設計流程

    如何仿真IP(建立modelsim仿真庫完整解析)

    如何仿真IP(建立modelsim仿真庫完整解析)
    發表于 08-15 13:16

    VIP系列IP使用

    大家好,有沒有誰比較熟悉ALTERA公司的VIP系列ip,我們用該系列IP中的某些模塊(主要
    發表于 04-13 14:12

    vivado帶ip工程封裝

    請教一下,vivado怎么把帶ip工程進行封裝,保證代碼不可見,可以通過端口調用。我嘗試了以下方法,ippackage,如果要在另一個程序里調用,也要提供源代碼;另一個方法是將網表文件edf文件與端口聲明結合,這種方法只能實
    發表于 07-14 09:18

    如何在我的VHDL頂級模塊中使用該IP的一些示例?

    作為我項目的一部分,我需要將ADC與7系列FPGA接口,我有一個SelectIO?接口向導的IP。但是,我的整個項目都在VHDL中,IPi得到的是Verilog。請指出我如何在我的VHDL頂級模塊中使用該
    發表于 05-21 12:31

    利用設計網關的 IP 內核在 Xilinx VCK190 評估套件上加速人工智能應用

    Versal AI 內核系列 VCK190 評估套件。(圖片來源:AMD, Inc)VCK190 評估套件的主要特性板載 Versal AI 核心
    發表于 11-25 16:29

    CIPS 3.0變更日志和移植信息解決方案

    在 Vivado 2021.1 中,Control, Interfaces and Processing System (CIPS) IP 架構已重新設計。此次升級支持將來自其它 Versal
    的頭像 發表于 08-02 08:03 ?686次閱讀
    <b class='flag-5'>CIPS</b> 3.0變更日志和移植信息解決方案

    Versal CPM AXI Bridge模式的地址轉換

    Versal 系列的 DMA axi bridge 模式可以在 PL 的 QDMA IP 或者在 CPM(The integrated block for PCIe Rev. 4.0
    的頭像 發表于 05-10 09:47 ?988次閱讀
    <b class='flag-5'>Versal</b> CPM AXI Bridge模式的地址轉換

    如何在Vivado硬件管理器內讀取各項監控值?

    在 Vivado 內,以 Versal 器件為目標創建一個示例,此示例將以 VCK190 開發板為目標創建工程。 創建塊設計,并將 CIPS
    的頭像 發表于 05-17 09:17 ?2335次閱讀
    如何在Vivado硬件管理器內讀取各項監控值?

    Versal HBM系列外部參考時鐘設計指南文章

    Versal HBM ??赏ㄟ^內部 HSM0 參考時鐘來進行時鐘設置,此參考時鐘是由 CIPS 或外部時鐘源生成的。
    的頭像 發表于 06-05 09:41 ?463次閱讀
    <b class='flag-5'>Versal</b> HBM<b class='flag-5'>系列</b>外部參考時鐘設計指南文章

    Versal System Monitor(Sysmon):過熱告警行為

    CIPS GUI 中已對 Versal System Monitor 過熱 (OT) 告警進行了說明
    的頭像 發表于 07-10 16:45 ?319次閱讀
    <b class='flag-5'>Versal</b> System Monitor(Sysmon):過熱告警行為

    AMD推出第二代Versal器件,為AI驅動型嵌入式系統提供端到端加速

    2024 年 4 月 9 日,德國紐倫堡(國際嵌入式展)——AMD(超威,納斯達克股票代碼:AMD )今日宣布擴展 AMD Versal 自適應片上系統( SoC )產品組合,推出全新
    的頭像 發表于 04-10 10:25 ?142次閱讀

    AMD發布第二代Versal自適應SoC,AI嵌入式領域再提速

    AMD表示,第二代Versal系列自適應SoC搭載全新的AI引擎,相較上一代Versal AI Edge系列,每瓦TOPS功率可實現最多3倍
    的頭像 發表于 04-11 16:07 ?281次閱讀
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>