<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

新思科技攜手臺積公司推出“從架構探索到簽核” 統一設計平臺

路科驗證 ? 來源:新思科技 ? 2024-01-12 13:40 ? 次閱讀

新思科技3DIC Compiler集成了3Dblox 2.0標準,可用于異構集成和“從架構探索到簽核”的完整解決方案。

新思科技 UCIe PHY IP在臺積公司N3E工藝上實現了首次通過硅片的成功(first-pass silicon success),可提供低延遲、低功耗和高帶寬的芯片間連接。

UCIe PHY IP與3DIC Compiler的結合將有效優化多裸晶系統設計,能夠以更低的集成風險實現更高的結果質量。

新思科技(Synopsys)兩月前宣布進一步擴大與臺積公司的合作,雙方攜手通過可支持最新3Dblox 2.0標準和臺積公司3DFabric技術的全面解決方案不斷優化多裸晶系統(Multi-Die)設計。新思科技多裸晶系統解決方案包括 “從架構探索到簽核”統一設計平臺3DIC Compiler,可提供行業領先的設計效率,來實現芯片的容量和性能要求。此外,新思科技UCIe IP也已在臺積公司領先的N3E先進工藝上取得了首次通過硅片的成功,實現了die-to-die高速無縫互連。

13b2ec30-b103-11ee-8b88-92fbcf53809c.png

▲新思科技UCIe PHY IP在臺積公司N3E工藝上首次通過硅片的成功,展示了充足的鏈路裕量

“臺積公司長期與新思科技緊密合作,為芯片開發者提供差異化的解決方案,幫助他們解決從早期架構到制造過程中面臨的高度復雜的挑戰。我們與新思科技的長期合作,讓我們的共同客戶能夠采取針對性能和功耗效率優化的解決方案,以應對高性能計算、數據中心和汽車應用領域的多裸晶系統設計要求?!?/p>

Dan Kochpatcharin

設計基礎設施管理部負責人

臺積公司

“我們與臺積公司強強聯合,為多裸晶系統提供了全面、可擴展的解決方案,實現了前所未有的芯片性能和設計效率。采用3Dblox 2.0等通用標準在統一設計平臺上進行多裸晶系統設計的架構探索、分析和簽核,并結合在臺積公司N3E工藝上已實現首次通過硅片成功的新思科技UCIe PHY IP,客戶能夠進一步加速從早期架構探索到制造的系統設計全流程?!?/p>

Sanjay Bali

EDA事業部戰略與產品管理副總裁






審核編輯:劉清

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 新思科技
    +關注

    關注

    5

    文章

    733

    瀏覽量

    50109
  • PHY
    PHY
    +關注

    關注

    2

    文章

    270

    瀏覽量

    51243
  • 電源完整性
    +關注

    關注

    8

    文章

    187

    瀏覽量

    20541

原文標題:新思科技攜手臺積公司推出“從架構探索到簽核” 統一設計平臺,簡化Multi-Die系統復雜性

文章出處:【微信號:Rocker-IC,微信公眾號:路科驗證】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    思科技面向臺積公司先進工藝加速下一代芯片創新

    ?新思科攜手臺積公司共同開發人工智能驅動的芯片設計流程以優化并提高生產力,推動光子集成電路領域的發展,并針對臺積公司的2納米工藝開發廣泛的IP組合 ? 摘要: 由Synopsys.a
    發表于 05-11 11:03 ?138次閱讀
    新<b class='flag-5'>思科</b>技面向臺積<b class='flag-5'>公司</b>先進工藝加速下一代芯片創新

    思科攜手英偉達:基于加速計算、生成式AI和Omniverse釋放下一代EDA潛能

    將雙方數十年的合作深入擴展到新思科技EDA全套技術棧 摘要: 新思科攜手英偉達,將其領先的AI驅動型電子設計自動化(EDA)全套技術棧部署于英偉達GH200 Grace Hopper超級芯片
    發表于 03-20 13:43 ?114次閱讀
    新<b class='flag-5'>思科</b>技<b class='flag-5'>攜手</b>英偉達:基于加速計算、生成式AI和Omniverse釋放下一代EDA潛能

    思科技與英特爾深化合作,以新思科技IP和經Intel 18A工藝認證的EDA流程加速先進芯片設計

    ; 新思科技廣泛的高質量 IP組合降低集成風險并加快產品上市時間,為采用Intel 18A 工藝的開發者提供了競爭優勢; 新思科技 3DIC Compiler提供了覆蓋架構探索到簽收的
    發表于 03-05 10:16 ?138次閱讀

    把CY8C4146平臺上工程移植CY8C4147平臺上,用戶程序沒運行的原因?

    客戶現在想把CY8C4146平臺上工程移植CY8C4147平臺上,在topdesign重新選擇4147,管腳也調整了下,編譯重新生成底層代碼,creator4.2IDE編譯沒報錯,
    發表于 02-21 06:04

    思科攜手合作伙伴開發針對臺積公司N4P工藝的射頻設計參考流程

    思科技(Synopsys)被評為“臺積公司開放創新平臺(OIP)年度合作伙伴”(Open Innovation Platform,OIP)并獲得數字芯片設計、模擬芯片設計、多裸晶芯片系統、射頻
    的頭像 發表于 11-14 10:31 ?445次閱讀

    思科攜手是德科技、Ansys面向臺積公司4 納米射頻FinFET工藝推出全新參考流程,助力加速射頻芯片設計

    仿真精度,并加快產品的上市時間。 加利福尼亞州桑尼維爾, 2023 年 10 月 30 日 - 新思科技(Synopsys, Inc., 納斯達克股票代碼: SNPS)近日宣布,攜手
    發表于 10-30 16:13 ?145次閱讀

    #電 #冷戰 電張忠謀回母校演講稱:應避免冷戰

    行業資訊
    深圳市浮思特科技有限公司
    發布于 :2023年10月26日 17:17:08

    思科技面向臺積公司N5A工藝技術推出領先的廣泛車規級IP組合

    思科技(Synopsys, Inc.)近日宣布,面向臺積公司N5A工藝推出業界領先的廣泛車規級接口IP和基礎IP產品組合,攜手臺積公司推動
    的頭像 發表于 10-24 17:24 ?576次閱讀

    思科攜手臺積公司加速N2工藝下的SoC創新

    思科技近日宣布,其數字和定制/模擬設計流程已通過臺積公司N2工藝技術認證,能夠幫助采用先進工藝節點的SoC實現更快、更高質量的交付。新思科技這兩類芯片設計流程的發展勢頭強勁,其中數字設計流程已實現
    的頭像 發表于 10-24 16:42 ?546次閱讀

    思科技3DIC Compiler獲得三星多裸晶芯集成工藝流程的認證

    Compiler是統一的多裸晶芯片封裝探索、協同設計和分析的平臺,已經獲得三星多裸晶芯集成工藝流程的認證。 全面和可擴展的新思科技多裸晶芯片系統能夠實現從早期設計
    的頭像 發表于 09-14 09:38 ?936次閱讀

    移動應用高級語言開發——并發探索

    ,探索共享對象的無鎖并發。此外,在OpenHarmony并發調度上,也將針對現存的系統中線程泛濫問題,時間和空間兩個維度設計相關方案進行優化和改進,并將開發統一的并行框架,在運行
    發表于 08-28 17:08

    電源架構遷移到ARM的應用說明

    本文檔的目的是強調那些參與將軟件應用程序Power架構遷移到ARM平臺的人員感興趣的領域。 本文并不試圖將種體系結構提升到另種體系結構
    發表于 08-22 06:09

    芯片也能“開天眼”?新思科攜手臺積公司實現SLM PVT監控IP流片

    的“耳目”。 新思科技一直走在芯片監控解決方案的前沿,而這些解決方案是新思科技芯片生命周期管理(SLM)系列的一部分。最近, 新思科技在臺積公司N5和N3E工藝上完成了PVT監控IP測
    的頭像 發表于 07-11 17:40 ?615次閱讀

    思科攜手力積電,以3DIC解決方案將AI推向新高

    地將多個裸片相鄰連接,而是通過硅晶圓或裸片的垂直堆疊來大幅提高性能和功耗表現,并讓尺寸變得更小。 為此,新思科技和力晶積成電子制造股份有限公司(簡稱“力積電”)攜手合作,共同推出新的晶
    的頭像 發表于 06-27 17:35 ?887次閱讀

    RISC-V、平臺和芯片該如何選擇?

    機器視覺和機器聽覺領域。 (3)、高校和研究機構可以選擇開源RISC-V 在FPGA 平臺上進行計算機體系架構、操作系統 ,編譯技術以及嵌入式系統教學和研究工作。比如,Arty FPGA 開發板上
    發表于 06-21 20:34
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>