<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

新思科技面向臺積公司N5A工藝技術推出領先的廣泛車規級IP組合

半導體芯科技SiSC ? 來源:新思科技 ? 作者:新思科技 ? 2023-10-24 17:24 ? 次閱讀

來源:新思科技

新思科技接口和基礎 IP 組合已獲多家全球領先企業采用,可為 ADAS 系統級芯片提供高可靠性保障

摘要:

· 面向臺積公司N5A工藝的新思科技IP產品在汽車溫度等級2級下符合 AEC-Q100 認證,確保了系統級芯片(SoC)的長期運行可靠性。

· 新思科技IP產品在隨機硬件故障評估下符合 ISO 26262 ASIL B 級和 D 級標準,有助于客戶達成其汽車安全完整性(ASIL)目標。

· 新思科技的基礎IP、LPDDR5X/5/4X、PCIe 4.0/5.0、以太網、MIPI C-PHY/D-PHY 和 M-PHY ,以及 USB IP 產品都遵循了 TSMC N5A 工藝領先的車載等級設計規則。

新思科技(Synopsys, Inc.)近日宣布,面向臺積公司N5A工藝推出業界領先的廣泛車規級接口IP和基礎IP產品組合,攜手臺積公司推動下一代“軟件定義汽車”發展,滿足汽車系統級芯片(SoC)的長期可靠性和高性能計算需求。

臺積公司設計基礎架構管理事業部負責人Dan Kochpatcharin表示:“我們長期與設計生態系統的合作伙伴保持密切合作,為車載半導體行業提供IP、EDA和制造技術方面的領先解決方案。新思科技面向臺積公司N5A工藝所打造的車規級IP產品組合充分利用了該工藝在性能、功耗效率、邏輯密度上的顯著優勢,助力汽車芯片創新者加快其安全關鍵型SoC的設計?!?/p>

新思科技IP營銷與戰略高級副總裁John Koeter表示:“新一代汽車SoC設計需要在極快速度和高可靠性下,處理海量安全關鍵型數據。新思科技面向臺積公司N5A工藝提供的車規級高質量接口和基礎IP產品,能夠幫助主機廠商、一級供應商和芯片公司極大限度地降低IP集成風險,并滿足其SoC所需的功能安全、性能和可靠性水平?!?/p>

面向臺積公司N5A工藝的新思科技IP產品,其設計及測試均符合AEC-Q100規范的可靠性標準和2級汽車溫度等級標準(環境溫度-40°C至105°C),有助于確保高級駕駛輔助系統(ADAS)、高度自動駕駛(HAD)系統和區域架構SoC的可靠性。新思科技的IP產品組合還符合了ISO 26262隨機硬件故障標準,助力主機廠商、一級供應商和芯片公司能夠加快其安全關鍵型SoC的開發和評估,確保其芯片的功能安全設計達到汽車安全完整性等級(ASIL)目標。目前,新思科技的車規級IP產品已被集成到 100 多款 ADAS 芯片中,是新思科技汽車 SoC 和軟件開發整體解決方案的重要組成部分。該解決方案包含了芯片設計、芯片驗證、電子數字孿生和原型開發等,全面加速“軟件定義汽車”芯片的開發。

上市情況及更多信息

· 新思科技面向 TSMC N5A 工藝的車規級 IP 產品已經上市,包括邏輯庫、嵌入式存儲器、GPIO、SLM PVT 監控,以及LPDDR5X/5/4X PHY、PCIe 4.0/5.0 PHY、10G USXGMII 以太網 PHY、MIPI C-PHY/D-PHY 和 M-PHY 以及 USB PHY 等IP產品。

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 接口
    +關注

    關注

    33

    文章

    7859

    瀏覽量

    149003
  • 新思科技
    +關注

    關注

    5

    文章

    733

    瀏覽量

    50109
  • 車規級芯片
    +關注

    關注

    2

    文章

    216

    瀏覽量

    11960
收藏 人收藏

    評論

    相關推薦

    思科技與臺積公司深化EDA與IP合作

    思科技近日與臺積公司宣布,在先進工藝節點設計領域開展了廣泛的EDA和IP合作。雙方的合作成果已經成功應用于一系列人工智能、高性能計算和移動
    的頭像 發表于 05-13 11:04 ?262次閱讀

    思科面向臺積公司先進工藝加速下一代芯片創新

    ?新思科技攜手臺積公司共同開發人工智能驅動的芯片設計流程以優化并提高生產力,推動光子集成電路領域的發展,并針對臺積公司的2納米工藝開發廣泛
    發表于 05-11 11:03 ?152次閱讀
    新<b class='flag-5'>思科</b>技<b class='flag-5'>面向</b>臺積<b class='flag-5'>公司</b>先進<b class='flag-5'>工藝</b>加速下一代芯片創新

    半導體發展的四個時代

    開始呈爆炸式增長。工藝技術、EDA、IP 和設計方法之間深奧而微妙的相互作用對于與分解的供應鏈進行協調變得非常具有挑戰性。電也是這個時代的先驅。
    發表于 03-27 16:17

    LT9211D龍迅顯示橋接,MIPI轉1/2PortLVDS

    龍迅2023年Q4推出LT9211D_U2Q07CAN,通過AEC-Q100 二測試合格。本篇
    發表于 03-11 22:26

    思科技與英特爾深化合作,以新思科IP和經Intel 18A工藝認證的EDA流程加速先進芯片設計

    ?芯片制造商與EDA解決方案和廣泛IP組合緊密合作, 能夠提升產品性能并加快上市時間 摘要: 新思科技數字和模擬EDA流程經過認證和優化,針對Intel 18A
    發表于 03-05 10:16 ?140次閱讀

    武漢芯源半導體首款MCU,CW32A030C8T7通過AEC-Q100測試考核

    源半導體提供線上公眾號(武漢芯源半導體、CW32生態社區)、芯源CW32 MCU技術論壇等多個渠道的技術交流與支持服務。 廣泛的車身應用,豐富汽車電子智能體驗 CW32A030C8T7
    發表于 11-30 15:47

    思科推出業界領先廣泛車規級接口IP和基礎IP產品組合

    和 M-PHY ,以及 USB IP 產品都遵循了 TSMC N5A 工藝領先的車載等級設計規則。 新思科技宣布
    的頭像 發表于 10-31 09:18 ?825次閱讀

    思科技攜手是德科技、Ansys面向臺積公司4 納米射頻FinFET工藝推出全新參考流程,助力加速射頻芯片設計

    是德科技(Keysight)、Ansys共同推出面向臺積公司業界領先N4PRF工藝(4納米射頻FinFET工藝)的全新參考流程。該
    發表于 10-30 16:13 ?158次閱讀

    思科技攜手臺積公司加速N2工藝下的SoC創新

    思科技近日宣布,其數字和定制/模擬設計流程已通過臺積公司N2工藝技術認證,能夠幫助采用先進工藝節點的SoC實現更快、更高質量的交付。新思科
    的頭像 發表于 10-24 16:42 ?557次閱讀

    思科面向臺積公司N5A工藝技術推出業內領先廣泛車規級IP組合

    思科技接口和基礎 IP 組合已獲多家全球領先企業采用,可為 ADAS 系統級芯片提供高可靠性保障 摘要: 面向臺積
    發表于 10-23 15:54 ?1091次閱讀

    思科技攜手臺積公司加速2nm工藝創新,為先進SoC設計提供經認證的數字和模擬設計流程

    。 Synopsys.ai? EDA解決方案中的模擬設計遷移流程可實現臺積公司工藝節點的快速設計遷移。 新思科技接口IP和基礎IP
    發表于 10-19 11:44 ?140次閱讀

    產品推薦 | Abracon 的共模扼流圈

    過濾。這些扼流圈可以廣泛應用于汽車、工業、IIoT以及網絡和電信。 電源線共模扼流圈
    發表于 09-12 14:48

    思科IP成功在臺積公司3nm工藝實現流片

    基于臺積公司N3E工藝技術的新思科IP能夠為希望降低集成風險并加快首次流片成功的芯片制造商建立競爭優勢
    的頭像 發表于 08-24 17:37 ?746次閱讀

    兩大IP擴大IP合作,新思科技攜手三星加速新興領域復雜SoC設計

    存儲器、TCAM和GPIO,可以在各先進節點上提供行業領先的功耗、性能和面積(PPA) 新思科技車規級IP集成到三星的工藝中,有助于確保ADAS、動力總成和雷達SoC的長期運行并提高可
    的頭像 發表于 07-26 17:40 ?309次閱讀

    思科技與三星擴大IP合作,加速新興領域先進SoC設計

    、UCIe、LPDDR、DDR、MIPI等廣泛使用的協議中,并在三星工藝中實現高性能和低延遲 新思科技基礎IP,包括邏輯庫、嵌入式存儲器、TCAM和GPIO,可以在各先進節點上提供行業
    發表于 06-30 13:40 ?372次閱讀
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>