<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

英諾達發布DFT靜態驗證工具

英諾達EnnoCAD ? 來源:英諾達EnnoCAD ? 2023-09-13 09:05 ? 次閱讀

英諾達發布了自主研發的靜態驗證EDA工具EnAltius?昂屹? DFT Checker,該工具可以在設計的早期階段發現與DFT相關的問題或設計缺陷。

(2023年9月13日,四川成都)英諾達(成都)電子科技有限公司發布了自主研發的靜態驗證EDA工具EnAltius?昂屹? DFT Checker,該工具可以在設計的早期階段發現與DFT相關的問題或設計缺陷。

隨著芯片規模和復雜度的提升,芯片各種邏輯和電氣功能驗證的要求越來越高,多種RTL編碼風格、以及存在于電路設計中的結構性和功能性問題更容易成為設計上的缺陷,導致設計不斷修改,甚至造成流片失敗的風險。此外,設計重用性和IP的高集成度對模塊設計在正確性和一致性方面提出了更嚴格的要求,以提高IP集成的可靠性和成功率。

上述芯片設計的挑戰可以通過傳統的基于仿真的動態驗證工具和技術得到一定程度的解決,然而,現代的SoC設計需要強大的靜態驗證技術作為補充,以縮短設計時間并提高首次流片的成功率。更為難得的是這種技術可在設計的早期階段發現設計缺陷,從而避免設計團隊大量無效時間和精力的投入。

英諾達是國內第一家專注于開發IC設計代碼分析和規則檢查為基礎的靜態驗證工具的EDA企業,可提供全面的用于分析、查錯和修復的EDA解決方案,可在設計的早期階段(RTL階段或邏輯綜合階段)對結構性、功能性和電氣性等電路問題進行深入的分析。繼EnFortius?凝鋒?系列兩款低功耗靜態驗證工具發布之后,英諾達此次發布的昂屹?DFT Checker靜態檢查工具,可以對RTL或網表設計進行結構性和功能性分析,在設計早期階段提高IC設計的質量。

DFT(可測試性設計,Design-For-Test)是設計收斂的關鍵一環,通過在設計上增加邏輯,使芯片的測試更高效和更容易,此外,還可以提高良品率、降低成本。因此,確保芯片設計符合DFT設計規則,提高測試覆蓋率是所有設計團隊都要面對和解決的問題。當前,DFT測試覆蓋率通常要求達到99%以上,因為任何漏掉的測試向量都可能導致芯片在實際應用中出現故障。而在設計后期增加DFT邏輯會對性能、功耗和面積產生較大影響,會導致設計迭代甚至重新設計。所以,在設計的早期階段提高代碼的質量至關重要。

昂屹?DFT Checker基于英諾達首款EDA工具凝鋒? LPC的底層架構和先進算法,該款工具可提供早期RTL可測試性分析功能,同時也支持傳統的基于網表的流程。除了對可測試性問題的早期分析之外,該工具還可以縮短完成DFT設計的時間,并確保設計在可測試性部分達到交付標準。

該款工具涵蓋了全面的結構、功能和電路規則檢查,可有效提高測試覆蓋率?;谙冗M的SoC設計規則和方法學,昂屹?DFT Checker可驗證芯片在不同模式下所有連線的正確性、完整性和集成性。此外,為了提高設計效率,該工具提供以目標為導向的報錯信息,幫助設計師快速過濾、定位和調試設計上的問題。對此,益昂半導體副總范學鋒表示:“DFT設計是IC設計不可缺少的一環,英諾達DFT Checker可以幫助設計師在設計的早期階段發現并更正對DFT不友好的設計,使得后期的DFT綜合與實現更快速收斂,從而提高設計效率?!?/p>

英諾達副總經理熊文表示:“在IC設計早期應用靜態驗證工具可以幫助IC工程師進行高效的設計驗證及關鍵性的優化,英諾達已發布了兩款低功耗領域的靜態驗證工具,在超大規模電路設計上可以快速完成低功耗設計的檢查及功耗的分析與驗證。除低功耗設計領域之外,靜態驗證可應用的領域還有很多,昂屹?DFT Checker就是我們的又一突破創新產品。英諾達將把握這一優勢,不斷開拓,繼續為國產EDA靜態驗證工具補齊短板,為IC工程師的設計效率和芯片良率保駕護航?!?br />






審核編輯:劉清

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • LPC
    LPC
    +關注

    關注

    8

    文章

    135

    瀏覽量

    77379
  • IC設計
    +關注

    關注

    37

    文章

    1270

    瀏覽量

    103109
  • EDA工具
    +關注

    關注

    4

    文章

    258

    瀏覽量

    31310
  • SoC設計
    +關注

    關注

    1

    文章

    146

    瀏覽量

    18679
  • DFT
    DFT
    +關注

    關注

    2

    文章

    223

    瀏覽量

    22509

原文標題:英諾達發布DFT靜態驗證工具,提高IC設計質量及可靠性

文章出處:【微信號:gh_387c27f737c1,微信公眾號:英諾達EnnoCAD】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    工具工具——映射與調度、模擬與驗證、開發與測試工具

    本篇文章將重點介紹工具鏈的工具相關知識,我們將從工具鏈的基本概念出發,重點介紹工具鏈中的映射和調度工具、模擬與
    的頭像 發表于 05-16 14:30 ?468次閱讀
    <b class='flag-5'>工具</b>鏈<b class='flag-5'>工具</b>——映射與調度、模擬與<b class='flag-5'>驗證</b>、開發與測試<b class='flag-5'>工具</b>

    Synopsys推出一款低功耗靜態規則檢查工具—VCLP

    VCLP(VC Low Power)是Synopsys提供的一款低功耗靜態規則檢查工具,它能夠幫助驗證和清潔IEEE 1801 Unified Power Format (UPF)低功耗設計意圖,并確保UPF中的功耗意圖與實現一
    的頭像 發表于 04-15 11:25 ?431次閱讀
    Synopsys推出一款低功耗<b class='flag-5'>靜態</b>規則檢查<b class='flag-5'>工具</b>—VCLP

    國內首款自研的DFT EDA工具IMPERATA重磅發布

    IMPERATA是簡矽自主研發的一款DFT EDA工具。它提供了一整套解決方案,用于在集成電路設計過程中實現測試和驗證的自動化。
    的頭像 發表于 02-20 17:18 ?783次閱讀
    國內首款自研的<b class='flag-5'>DFT</b> EDA<b class='flag-5'>工具</b>IMPERATA重磅<b class='flag-5'>發布</b>

    如何使用芯片測試工具測試芯片靜態功耗?

    為什么需要芯片靜態功耗測試?如何使用芯片測試工具測試芯片靜態功耗? 芯片靜態功耗測試是評估芯片功耗性能和優化芯片設計的重要步驟。在集成電路設計中,
    的頭像 發表于 11-10 15:36 ?1454次閱讀

    分享一款不錯的嵌入式靜態代碼掃描工具

    之前給大家分享過嵌入式開發常用的代碼靜態分析工具,比如:PC-lint、LDRA、VectorCAST等。
    的頭像 發表于 10-16 15:39 ?1134次閱讀
    分享一款不錯的嵌入式<b class='flag-5'>靜態</b>代碼掃描<b class='flag-5'>工具</b>

    Java 中驗證碼的使用

    easy -captcha 1 . 6 . 2 驗證碼格式 easy-captcha驗證工具支持GIF、中文、算術等類型,分別通過下面幾個實例對象實現: SpecCaptcha(PNG類型的
    的頭像 發表于 09-25 11:11 ?488次閱讀
    Java 中<b class='flag-5'>驗證</b>碼的使用

    碼科技精彩亮相火爆的IOTE 2023,多面賦能AIoT產業發展!

    。 在碼科技展位上,現場的伙伴們集中了解到了基于多家國產主流平臺算力產品的特點和對應的落地案例,同時深入了解碼科技在賦能項目落地過程中自主研發的0代碼移植工具鏈,其“快速部署、簡單易用、低成本”的特點
    發表于 09-25 10:03

    英諾達靜態驗證EDA工具可確保設計在可測試性部分達到交付標準

    ? 9月20日,由EDA2主辦的首屆IDAS設計自動化產業峰會在武漢的中國光谷科技會展中心舉行,英諾達(成都)電子科技有限公司攜最新發布的EnAltius DFT Checker靜態驗證
    的頭像 發表于 09-23 11:13 ?811次閱讀

    打通系統到后端,芯華章發布首款自研數字全流程等價性驗證工具

    及相關專業人士,業內領先的系統級驗證EDA解決方案提供商芯華章,隆重發布 首款自主研發的數字全流程等價性驗證系統穹鵬GalaxEC 。 隨著GalaxEC的發布, 芯華章自主EDA
    的頭像 發表于 09-19 11:05 ?262次閱讀
    打通系統到后端,芯華章<b class='flag-5'>發布</b>首款自研數字全流程等價性<b class='flag-5'>驗證</b><b class='flag-5'>工具</b>

    打通系統到后端,芯華章發布首款自研數字全流程等價性驗證工具

    的系統級驗證EDA解決方案提供商芯華章,隆重發布 首款自主研發的數字全流程等價性驗證系統穹鵬GalaxEC 。 隨著GalaxEC的發布, 芯華章自主EDA
    發表于 09-19 09:18 ?261次閱讀
    打通系統到后端,芯華章<b class='flag-5'>發布</b>首款自研數字全流程等價性<b class='flag-5'>驗證</b><b class='flag-5'>工具</b>

    基于Json格式的文本視圖驗證工具

    基于Json格式的文本視圖驗證工具
    發表于 09-19 09:15 ?8次下載

    fft和dft的區別聯系

    fft和dft的區別聯系 快速傅里葉變換(FFT)和離散傅里葉變換(DFT)是信號處理和數學計算領域中最常見的技術之一。它們都是用于將離散信號從時域轉換到頻域的方法,而在此轉換過程中,它們都利用
    的頭像 發表于 09-07 16:43 ?4331次閱讀

    泰倫新成果發布交流會線上直播預約開啟

    將為大家帶來主題為《用AI解鎖聲音的奧秘——啟泰倫新成果發布交流會》的線上直播。 01 發布CI231系列AI語音BLE芯片 為了提供更豐富的設備連接選項和更個性化的語音交互體驗,啟
    發表于 08-15 14:31

    什么是靜態代碼分析?靜態代碼分析概述

    靜態分析可幫助面臨壓力的開發團隊。高質量的版本需要按時交付。需要滿足編碼和合規性標準。錯誤不是一種選擇。 這就是開發團隊使用靜態分析工具/源代碼分析工具的原因。在這里,我們將討論
    的頭像 發表于 07-19 12:09 ?997次閱讀
    什么是<b class='flag-5'>靜態</b>代碼分析?<b class='flag-5'>靜態</b>代碼分析概述

    IC驗證的主要工作流程和驗證工具是什么?

    驗證其實是一個“證偽”的過程,從流程到工具,驗證工程師的終極目的都只有一個。
    的頭像 發表于 05-31 10:34 ?1210次閱讀
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>