<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

高速信號的走線閉環規則

Meanwellsh ? 來源:信號完整性學習之路 ? 2023-05-22 09:15 ? 次閱讀

隨著信號上升沿時間的減小,信號頻率的提高,電子產品的EMI問題,也來越受到電子工程師的重視。高速pcb設計的成功,對EMI的貢獻越來越受到重視,幾乎90%的EMI問題可以通過高速PCB來控制解決。

高速信號走線屏蔽規則

d7bff632-f82a-11ed-90ce-dac502259ad0.png

如上圖所示:在高速的PCB設計中,時鐘等關鍵的高速信號線,則需要進行屏蔽處理,如果沒有屏蔽或只屏蔽了部分,都是會造成EMI的泄漏。建議屏蔽線每1000mil打孔接地。

高速信號的走線閉環規則

由于PCB板的密度越來越高,很多PCB layout工程師在走線的過程中,很容易出現這種失誤,如下圖所示:

d7e51c3c-f82a-11ed-90ce-dac502259ad0.png

時鐘信號等高速信號網絡,在多層的PCB走線的時候產生了閉環的結果,這樣的閉環結果將產生環形天線,增加EMI的輻射強度。

高速信號的走線開環規則

規則二提到高速信號的閉環會造成EMI輻射,同樣的開環同樣會造成EMI輻射,如下圖所示:

d83af26a-f82a-11ed-90ce-dac502259ad0.png

時鐘信號等高速信號網絡,在多層的PCB走線的時候產生了開環的結果,這樣的開環結果將產生線形天線,增加EMI的輻射強度。在設計中我們也要避免。

高速信號的特性阻抗連續規則

高速信號,在層與層之間切換的時候必須保證特性阻抗的連續,否則會增加EMI的輻射,如下圖:

d849083c-f82a-11ed-90ce-dac502259ad0.png

也就是:同層的布線的寬度必須連續,不同層的走線阻抗必須連續。

高速PCB設計的布線方向規則

相鄰兩層間的走線必須遵循垂直走線的原則,否則會造成線間的串擾,增加EMI輻射,如下圖:

d8865390-f82a-11ed-90ce-dac502259ad0.png

相鄰的布線層遵循橫平豎垂的布線方向,垂直的布線可以抑制線間的串擾。

高速PCB設計中的拓撲結構規則

在高速PCB設計中有兩個最為重要的內容,就是線路板特性阻抗的控制和多負載情況下的拓撲結構的設計。在高速的情況下,可以說拓撲結構的是否合理直接決定,產品的成功還是失敗。

d8a00114-f82a-11ed-90ce-dac502259ad0.png

如上圖所示,就是我們經常用到的菊花鏈式拓撲結構。這種拓撲結構一般用于幾Mhz的情況下為益。高速的拓撲結構我們建議使用后端的星形對稱結構。

走線長度的諧振規則

檢查信號線的長度和信號的頻率是否構成諧振,即當布線長度為信號波長1/4的時候的整數倍時,此布線將產生諧振,而諧振就會輻射電磁波,產生干擾。

d8c89ade-f82a-11ed-90ce-dac502259ad0.png

回流路徑規則

所有的高速信號必須有良好的回流路徑。盡可能的保證時鐘等高速信號的回流路徑最小。否則會極大的增加輻射,并且輻射的大小和信號路徑和回流路徑所包圍的面積成正比。

d8f1f672-f82a-11ed-90ce-dac502259ad0.png

器件的退耦電容擺放規則

退耦電容的擺放的位置非常的重要。不合理的擺放位置,是根本起不到退耦的效果。退耦電容的擺放的原則是:靠近電源的管腳,并且電容的電源走線和地線所包圍的面積最小。

d9068510-f82a-11ed-90ce-dac502259ad0.png

審核編輯:彭靜

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • emi
    emi
    +關注

    關注

    53

    文章

    3461

    瀏覽量

    125700
  • 線路板
    +關注

    關注

    23

    文章

    1147

    瀏覽量

    46317
  • PCB設計
    +關注

    關注

    394

    文章

    4578

    瀏覽量

    83454

原文標題:掌握好以下九點,幫你避免90%的問題

文章出處:【微信號:信號完整性學習之路,微信公眾號:信號完整性學習之路】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    高速PCB信號常見的九大規則(二)

    PCB設計高速PCB布線規范
    小凡
    發布于 :2022年09月13日 16:39:22

    #硬聲創作季 高速PCB信號常見的九大規則(二)

    PCB設計高速設計高速PCB
    Mr_haohao
    發布于 :2022年09月13日 22:07:22

    #硬聲創作季 高速PCB信號常見的九大規則(三)

    PCB設計高速設計高速PCB
    Mr_haohao
    發布于 :2022年09月13日 22:08:06

    #硬聲創作季 高速PCB信號常見的九大規則(一)

    PCB設計高速設計高速PCB
    Mr_haohao
    發布于 :2022年09月13日 22:08:41

    高速PCB設計解決EMI問題的九大規則

    。   規則二:高速信號閉環規則 由于PCB
    發表于 01-19 22:50

    教你如何在PCB階段就避免六成的EMI

    接地。規則二:高速信號閉環規則由于PCB板的密
    發表于 07-07 15:52

    解決高速PCB設計EMI(電磁干擾)的九大規則

    的PCB設計中,時鐘等關鍵的高速信號線,需要進行屏蔽處理,如果沒有屏蔽或只屏蔽了部分,都會造成EMI的泄漏。建議屏蔽,每1000mil
    發表于 11-02 12:11

    硬件工程師談高速PCB信號的九個規則

    高速信號線  規則二:高速信號
    發表于 09-20 10:38

    9大硬件工程師談高速PCB信號規則

    信號線規則二:高速信號閉環規則由于PCB板的密
    發表于 11-28 11:14

    高速PCB信號規則概述

    高速PCB信號的九條規則.pdf(220.78 KB)
    發表于 09-16 07:26

    仿真小技巧~高速信號如何選擇層?

    `表層與內層更為規范的說法應該是微帶與帶狀。兩種
    發表于 03-09 10:57

    高速PCB布線技巧、EMI問題、設計規則

    ,每1000mil,打孔接地。規則二、高速信號閉環規則
    發表于 03-31 06:00

    高速PCB布線技巧、EMI問題、設計規則

    屏蔽了部分,都是會造成EMI的泄漏。建議屏蔽,每1000mil,打孔接地。規則二、高速信號
    發表于 04-18 15:22

    高速信號的走線規則匯總

    規則規則 圖1 如圖1所示,時鐘等關鍵的高速信號線,走線需要進行屏蔽處理,如果沒有屏蔽或者只屏蔽了部分,都會造成EMI泄漏。建議屏蔽線,每1000mil,打孔接地。
    發表于 09-12 09:10 ?1238次閱讀

    走線高速信號走線的九大規則

    接地。 規則二:高速信號的走線閉環規則 由于PCB板的密度越來越高,很多PCB LAYOUT工程師在走線的過程中,很容易出現這種失誤,如下圖
    的頭像 發表于 02-14 11:53 ?1.2w次閱讀
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>