<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

走線高速信號走線的九大規則

云創硬見 ? 來源:云創硬見 ? 作者:云創硬見 ? 2020-02-14 11:53 ? 次閱讀

規則一:高速信號走線屏蔽規則

如上圖所示:
在高速的PCB設計中,時鐘等關鍵的高速信號線,走需要進行屏蔽處理,如果沒有屏蔽或只屏蔽了部分,都是會造成EMI的泄漏。
建議屏蔽線,每1000mil,打孔接地。

規則二:高速信號的走線閉環規則
由于PCB板的密度越來越高,很多PCB LAYOUT工程師在走線的過程中,很容易出現這種失誤,如下圖所示:

時鐘信號等高速信號網絡,在多層的PCB走線的時候產生了閉環的結果,這樣的閉環結果將產生環形天線,增加EMI的輻射強度。

規則三:高速信號的走線開環規則
規則二提到高速信號的閉環會造成EMI輻射,同樣的開環同樣會造成EMI輻射,如下圖所示:

時鐘信號等高速信號網絡,在多層的PCB走線的時候產生了開環的結果,這樣的開環結果將產生線形天線,增加EMI的輻射強度。在設計中我們也要避免。

規則四:高速信號的特性阻抗連續規則
高速信號,在層與層之間切換的時候必須保證特性阻抗的連續,否則會增加EMI的輻射,如下圖:

也就是:同層的布線的寬度必須連續,不同層的走線阻抗必須連續。

規則五:高速PCB設計的布線方向規則
相鄰兩層間的走線必須遵循垂直走線的原則,否則會造成線間的串擾,增加EMI輻射,如下圖:

相鄰的布線層遵循橫平豎垂的布線方向,垂直的布線可以抑制線間的串擾。

規則六:高速PCB設計中的拓撲結構規則
在高速PCB設計中有兩個最為重要的內容,就是線路板特性阻抗的控制和多負載情況下的拓撲結構的設計。在高速的情況下,可以說拓撲結構的是否合理直接決定,產品的成功還是失敗。

如上圖所示,就是我們經常用到的菊花鏈式拓撲結構。這種拓撲結構一般用于幾Mhz的情況下為益。高速的拓撲結構我們建議使用后端的星形對稱結構。

規則七:走線長度的諧振規則

檢查信號線的長度和信號的頻率是否構成諧振,即當布線長度為信號波長1/4的時候的整數倍時,此布線將產生諧振,而諧振就會輻射電磁波,產生干擾。

規則八:回流路徑規則

所有的高速信號必須有良好的回流路徑。近可能的保證時鐘等高速信號的回流路徑最小。否則會極大的增加輻射,并且輻射的大小和信號路徑和回流路徑所包圍的面積成正比。

規則九:器件的退耦電容擺放規則

退耦電容的擺放的位置非常的重要。不合理的擺放位置,是根本起不到退耦的效果。退耦電容的擺放的原則是:靠近電源的管腳,并且電容的電源走線和地線所包圍的面積最小。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 信號
    +關注

    關注

    11

    文章

    2664

    瀏覽量

    75579
  • 走線
    +關注

    關注

    3

    文章

    112

    瀏覽量

    23347
  • 云創硬見
    +關注

    關注

    10

    文章

    11

    瀏覽量

    8151
收藏 人收藏

    評論

    相關推薦

    沒開玩笑!高速信號不能參考電源網絡這條規則,其實很難做到

    高速先生成員--黃剛 看到這篇文章的題目,我相信大家心里都呈現出了這么一個場景:高速信號線在L20層,我只要把L19和L21層都鋪上完整的地平面,這不就滿足了高速
    發表于 05-28 14:56

    深度論證-高速控制100歐姆阻抗一定是最好的選擇嗎?

    或者設計工程師按照100歐姆來控制高速本身也沒太大的問題,我們很多case按照100歐姆的差分信號設計也是完全沒有問題。本文更多的可能是給大家一種另類的思路,去尋找一些更優的設計方
    發表于 05-13 17:12

    深圳恒興?。?b class='flag-5'>走心機主軸:全方位讓您的心機主軸更心.

    液壓驅動主軸旋轉。2、不同形式(1)高速主軸:適用于高速切削和輕質切削;(2)低速主軸:適用于高負載和高切削力的情況;(3)中速主軸:適用于通用切削條件。 二、如何選擇合適的心機主軸?1、切削需求
    發表于 04-15 10:36

    EMC之PCB設計技巧

    源的時間不同步,則會產生類似天線的現象,從而輻射能量,引起EMI 技巧2:區分EMI 由于EMI不同,一個很好的EMC設計規則是將模擬電路和數字電路分開。模擬電路的安培數較高或者說電流較大,應遠離高速
    發表于 12-19 09:53

    AD9446 LVDS信號線的PCB的差分對間等長有沒有要求?

    我的AD9446的工作在LVDS模式下,請問對于AD9446(100MHz),LVDS信號線的PCB的差分對間等長有沒有要求?(PS:16對差分線,都做等長好復雜)謝謝!
    發表于 12-18 06:26

    PCB不要隨便拉

    、天橋環島,每條道路的出現都是有它的詳細規劃,布線亦是如此。 1布線優先次序要求 a) 關鍵信號線優先:電源、摸擬小信號、高速信號、時鐘信號
    發表于 12-12 09:23

    PCB布線規則解析

    PCB布線規則解析 鋪設通電信號的道路以連接各個器件,即PCB布線。在PCB設計中,布線是完成產品設計的重要步驟。PCB布線有些規則相關知識,用此文來和大家分享一番:
    發表于 11-14 16:06

    你能想象嗎,傳輸能控到多少阻抗還要看隔壁信號線的臉色?

    信號B不是地,只是一根信號,與它無瓜,就直接忽略,這樣來算阻抗。 信號B就這樣被你們忽略掉了?好歹它是實打實在PCB板上的,是
    發表于 11-02 14:00

    PCB設計安規丨爬電距離與規則

    標準強調了爬電距離的安全要求,這是為了防止器件間或器件和地之間打火從而威脅到人身安全。 本文主要針對PCB Layout中的爬電距離和設計要求,做主要介紹。 一、爬電距離要求 1、輸入交流
    發表于 10-31 16:45

    PCB中地線鋪銅好還是好點?

    PCB中地線,鋪銅好還是好點。是回路地,不是機殼地
    發表于 10-16 13:55

    高速信號線必須pcb外層嗎?

    比如射頻或者一些高速信號線,必須多層板外層還是內層也可以
    發表于 10-07 08:22

    14條高速信號布局設計規則

    今天給大家分享的是:高速信號、14條高速信號布局設計規則。
    的頭像 發表于 09-07 09:19 ?555次閱讀
    14條<b class='flag-5'>高速</b><b class='flag-5'>信號</b>布局設計<b class='flag-5'>規則</b>

    不懂就問,混壓板上的損耗該怎么算???

    一樣,如果表層的到參考層穿過了高速板材和普通板材兩種介質,那么最終參考到L3層上面的普通板材之后,是不是損耗就變成了普通板材的損耗了? 不知道粉絲們是怎么想的,Owen的擔心的確是有道理的,表層
    發表于 09-04 15:55

    PCB布線技巧升級:高速信號

    打孔換層,換層優先選擇兩邊是GND的層面處理。盡量收發信號布線在不同層,如果空間有限,需收發信號同層時,應加大收發信號之間的布線距離。
    發表于 08-01 18:02

    電路板斷線了怎么辦?如何修復剛柔結合電路板上斷裂的?

    ,美工刀或手術刀,遮蔽膠帶(如果切割的很長),和一些薄銅箔。   識別切割痕跡   使用放大鏡或顯微鏡仔細檢查柔性電路板并識別切割/斷裂的痕跡。切割走可以識別為板上銅跡線中的間隙或斷裂,在檢查時可見
    發表于 07-31 16:01
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>