<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Emacs的verilog-mode介紹

微云疏影 ? 來源:ExASIC ? 作者:ExASIC ? 2023-01-24 17:01 ? 次閱讀

RTL頂層自動連線聽說過嗎?想學嗎?我們今天就來介紹自動連線的神器——emacs verilog-mode。

emacs是什么?

江湖流傳版:傳說中神的編輯器。

維基百科版:Emacs(Editor MACroS,宏編輯器),最初由Richard Stallman于1975年在MIT協同Guy Lewis Steele Jr.共同完成。

verilog-mode是什么

官網的介紹:

Verilog-mode.el is the extremely popular free Verilog mode for Emacs which provides context-sensitive highlighting, auto indenting, and provides macro expansion capabilities to greatly reduce Verilog coding time. It supports AUTOs and indentation in Emacs for traditional Verilog (1394-2005), the Open Verification Methodology (OVM) and SystemVerilog (1800-2005/1800-2009).
Recent versions allow you to insert AUTOS in non-AUTO designs, so IP interconnect can be easily modified. You can also expand SystemVerilog ".*" port instantiations, to see what ports will be connected by the simulators.

簡單點說就是支持Verilog、SystemVerilog(包括UVM)的emacs語法高亮文件。其中提到Verilog-mode支持Autos——這就是今天的重點。

Verilog-mode是由Michael McNamara mac@verilog.com和Wilson Snyder wsnyder@wsnyder.org編寫。難能可貴的是,這個verilog-mode保持著每月都有更新。

值得一提的是Wilson Snyder就是SystemVerilog開源仿真器Verilator的作者。

verilog-mode Autos有哪些功能

手動編寫的verilog代碼:

image.png

由Autos處理后的Verilog代碼:

image.pngimage.png

大家可以看到,verilog-mode自動分析出:

· 模塊的端口輸入和輸出

· 內部變量

· 敏感信號列表

· 提取子模塊的端口定義

自動提取子模塊的端口定義來連線是今天的重點中的重點。一般來講,我們實例化模塊時大部分的信號名與子模塊定義的名字一致即可。如上面代碼中的:

image.png

特殊連接關系的處理

但常常我們頂層連接時會換一個名字。比如module A有一個輸出端口dat_o,module B有一個輸入端口dat_i,這兩者怎么連?定義模版AUTO_TEMPLATE,如下:

手動編寫的verilog:

image.png

由Autos處理后的verilog代碼:

image.png

在哪里找子模塊定義?

默認規則:

· 當前文件夾下找

· 當前找不到怎么辦,指定搜索路徑(與verilog仿真器的參數-y一樣)

使用方法:在頂層endmodule后面指定verilog-library-directories,如下:

image.png

除了寫模版還需要做什么?

只需要Ctrl-C Ctrl-A,僅此而已。

如果修改了子模塊或者模版,再按一次Ctrl-C Ctrl-A。

更多功能

verilog-auto-arg for AUTOARG module instantiations

verilog-auto-ascii-enum for AUTOASCIIENUM enumeration decoding

verilog-auto-assign-modport for AUTOASSIGNMODPORT assignment to/from modport

verilog-auto-inout for AUTOINOUT making hierarchy inouts

verilog-auto-inout-comp for AUTOINOUTCOMP copy complemented i/o

verilog-auto-inout-in for AUTOINOUTIN inputs for all i/o

verilog-auto-inout-modport for AUTOINOUTMODPORT i/o from an interface modport

verilog-auto-inout-module for AUTOINOUTMODULE copying i/o from elsewhere

verilog-auto-inout-param for AUTOINOUTPARAM copying params from elsewhere

verilog-auto-input for AUTOINPUT making hierarchy inputs

verilog-auto-insert-lisp for AUTOINSERTLISP insert code from lisp function

verilog-auto-insert-last for AUTOINSERTLAST insert code from lisp function

verilog-auto-inst for AUTOINST instantiation pins

verilog-auto-star for AUTOINST .* SystemVerilog pins

verilog-auto-inst-param for AUTOINSTPARAM instantiation params

verilog-auto-logic for AUTOLOGIC declaring logic signals

verilog-auto-output for AUTOOUTPUT making hierarchy outputs

verilog-auto-output-every for AUTOOUTPUTEVERY making all outputs

verilog-auto-reg for AUTOREG registers

verilog-auto-reg-input for AUTOREGINPUT instantiation registers

verilog-auto-reset for AUTORESET flop resets

verilog-auto-sense for AUTOSENSE or AS always sensitivity lists

verilog-auto-tieoff for AUTOTIEOFF output tieoffs

verilog-auto-undef for AUTOUNDEF =`undef of local =`defines

verilog-auto-unused for AUTOUNUSED unused inputs/inouts

verilog-auto-wire for AUTOWIRE instantiation wires

verilog-read-defines for reading =`define values

verilog-read-includes for reading =`includes

verilog-mode下載、安裝

新版的GNU Emacs自帶verilog-mode,如果需要最新的verilog-mode可以在官網下載

VIM用戶咋辦?

可以用VIM調動shell命令執行(emacs批處理模式),例如:

:!emacs --batch <filenames.v> -f verilog-batch-auto

是不是很簡單!

審核編輯 :李倩

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • Verilog
    +關注

    關注

    28

    文章

    1328

    瀏覽量

    109439
  • 代碼
    +關注

    關注

    30

    文章

    4569

    瀏覽量

    67059
  • 編輯器
    +關注

    關注

    1

    文章

    792

    瀏覽量

    30445
收藏 人收藏

    評論

    相關推薦

    verilog中input和output作用

    以完成各種計算和控制任務。本文將詳細介紹input和output在Verilog中的作用及其使用方式。 一、input的作用及使用方式 作用 在Verilog中,input用于定義模塊的輸入端口。它表示模塊能夠接收外部信號或者其
    的頭像 發表于 02-23 10:29 ?1070次閱讀

    verilog調用模塊端口對應方式

    Verilog是一種硬件描述語言(HDL),廣泛應用于數字電路設計和硬件驗證。在Verilog中,模塊是構建電路的基本單元,而模塊端口對應方式則用于描述模塊之間信號傳遞的方式。本文將介紹
    的頭像 發表于 02-23 10:20 ?518次閱讀

    verilog function函數的用法

    Verilog 中被廣泛用于對電路進行模塊化設計,以簡化和組織代碼。 本文將詳細介紹 Verilog 函數的用法,并探討函數在硬件設計中的重要性和實際應用場景。 一. Verilog
    的頭像 發表于 02-22 15:49 ?1852次閱讀

    verilog bug的利器—notepad++介紹

    相信大家寫verilog代碼的時候,都會用到notepad++,大家也知道notepad++可以和vivado關聯使用,這樣寫起工程代碼的時候,調試很方便。
    的頭像 發表于 12-21 09:41 ?750次閱讀
    找<b class='flag-5'>verilog</b> bug的利器—notepad++<b class='flag-5'>介紹</b>

    講一講芯片設計中的verilog是什么

    相信不少人都聽過verilog這個詞,今天我就想講一講我所理解的verilog是什么。
    的頭像 發表于 12-04 13:52 ?587次閱讀

    二十進制編碼器及Verilog HDL描述 Verilog HDL程序的基本結構及特點

    節通過硬件描述語言Verilog HDL對二十進制編碼器的描述,介紹Verilog HDL程序的基本結構及特點。
    的頭像 發表于 08-28 09:54 ?1663次閱讀
    二十進制編碼器及<b class='flag-5'>Verilog</b> HDL描述 <b class='flag-5'>Verilog</b> HDL程序的基本結構及特點

    SAS3808N Tri-Mode IOC產品介紹

    電子發燒友網站提供《SAS3808N Tri-Mode IOC產品介紹.pdf》資料免費下載
    發表于 08-23 15:13 ?0次下載
    SAS3808N Tri-<b class='flag-5'>Mode</b> IOC產品<b class='flag-5'>介紹</b>

    SAS3816 Tri-Mode IOC產品介紹

    電子發燒友網站提供《SAS3816 Tri-Mode IOC產品介紹.pdf》資料免費下載
    發表于 08-23 14:12 ?0次下載
    SAS3816 Tri-<b class='flag-5'>Mode</b> IOC產品<b class='flag-5'>介紹</b>

    SAS3516 Tri-Mode ROC產品介紹

    電子發燒友網站提供《SAS3516 Tri-Mode ROC產品介紹.pdf》資料免費下載
    發表于 08-23 10:54 ?0次下載
    SAS3516 Tri-<b class='flag-5'>Mode</b> ROC產品<b class='flag-5'>介紹</b>

    SAS3408 Tri-Mode IOC產品介紹

    電子發燒友網站提供《SAS3408 Tri-Mode IOC產品介紹.pdf》資料免費下載
    發表于 08-22 16:37 ?0次下載
    SAS3408 Tri-<b class='flag-5'>Mode</b> IOC產品<b class='flag-5'>介紹</b>

    SAS3908 Tri-Mode ROC產品介紹

    電子發燒友網站提供《SAS3908 Tri-Mode ROC產品介紹.pdf》資料免費下載
    發表于 08-22 14:44 ?0次下載
    SAS3908 Tri-<b class='flag-5'>Mode</b> ROC產品<b class='flag-5'>介紹</b>

    SAS3808 Tri-Mode IOC產品介紹

    電子發燒友網站提供《SAS3808 Tri-Mode IOC產品介紹.pdf》資料免費下載
    發表于 08-22 10:36 ?0次下載
    SAS3808 Tri-<b class='flag-5'>Mode</b> IOC產品<b class='flag-5'>介紹</b>

    Verilog例程 Verilog HDL程序設計教程

    Verilog大量例程(簡單入門到提高)
    發表于 08-16 11:49 ?0次下載

    SensorTile.box第一部分:初級入門模式(Basic mode)介紹

    電子發燒友網站提供《SensorTile.box第一部分:初級入門模式(Basic mode)介紹.pdf》資料免費下載
    發表于 07-31 10:10 ?0次下載
    SensorTile.box第一部分:初級入門模式(Basic <b class='flag-5'>mode</b>)<b class='flag-5'>介紹</b>

    Verilog設計寄存器

    現代邏輯設計中,時序邏輯設計是核心,而寄存器又是時序邏輯的基礎,下面將介紹幾種常見的寄存器的Verilog設計代碼供初學者進行學習理解。
    的頭像 發表于 07-27 09:03 ?2271次閱讀
    <b class='flag-5'>Verilog</b>設計寄存器
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>