<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

HDMI_1.4_2.0_RX_Subsystem_IP介紹和基礎debug建議

XILINX開發者社區 ? 來源:XILINX開發者社區 ? 作者:XILINX開發者社區 ? 2022-03-25 09:13 ? 次閱讀

Xilinx HDMI 1.4/2.0 RX的解決方案是由HDMI 1.4/2.0 Receiver Subsystem IP作為MAC和Video PHY Controller IP作為PHY組成,在板上,由外部電阻來實現TMDS level shifter,還有TMDS181作為retimer。

65677fd4-aba9-11ec-aa7f-dac502259ad0.png

在PHY層,也就是Video PHY Controller IP,常見的問題是如果需要支持HDMI 2.0 RX所有的分辨率PHY需要哪些時鐘。以GTH為例,見下圖,對于RX而言,PHY需要兩個參考時鐘,分別是RX reference clock,DRU reference clock,才能支持所有的分辨率。

6591bcc2-aba9-11ec-aa7f-dac502259ad0.png

注意,RX refclk是來自HDMI RX source, 實際上來自于前面介紹的retimer,見下圖,同tx refclk一樣,RX refclk的頻率也是取決于輸入video的分辨率,最大不超過297MHz,因此,在XDC的約束文件里,可以對RX refclk的clock period約束為297MHz。與TX不同的是,RX refclk不需要rx_refclk_rdy,因為這個clock是來自于cable的。

DRU refclk來自于外部clock generator,而且DRU reclk是固定的頻率,見下圖:

65bdefd6-aba9-11ec-aa7f-dac502259ad0.png

HDMI RX的初始化也分為VPHY的初始化和HDMI RX的初始化。

VPHY的初始化流程圖:

65dba9ae-aba9-11ec-aa7f-dac502259ad0.png

HDMI RX初始化流程圖(詳細內容, 請見文章最后的PG236鏈接):

65ed13ba-aba9-11ec-aa7f-dac502259ad0.png

常見的問題是VPHY或者HDMI RX初始化有問題,這時候可以打印VPHY和HDMI RX的log,和好的log作對比,看問題出在哪個環節。

660339ce-aba9-11ec-aa7f-dac502259ad0.png

另外HDMI 1.4/2.0 RX Subsystem IP提供了很多基于Xilinx開發板的demo,用戶在做HDMI的設計或者debug問題,參考demo是一個有效的手段,詳細內容,見PG236 -> ch6 example design。

PG236:

https://china.xilinx.com/content/dam/xilinx/support/documentation/ip_documentation/v_hdmi_rx_ss/v3_2/pg236-v-hdmi-rx-ss.pdf

審核編輯 :李倩

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 電阻
    +關注

    關注

    85

    文章

    5069

    瀏覽量

    169868
  • PHY
    PHY
    +關注

    關注

    2

    文章

    269

    瀏覽量

    51154

原文標題:開發者分享|HDMI_1.4_2.0_RX_Subsystem_IP介紹和基礎debug建議

文章出處:【微信號:gh_2d1c7e2d540e,微信公眾號:XILINX開發者社區】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    HDMI VCU118設計移植到VCU128開發板的步驟解析

    ) IP 核 (HDMI 1.4/2.0 TX Subsystem) 和 Sink IP 核 (
    的頭像 發表于 11-20 11:44 ?5717次閱讀
    <b class='flag-5'>HDMI</b> VCU118設計移植到VCU128開發板的步驟解析

    HDMI1.4/2.0接口靜電保護方案設計

    HDMI1.4/HDMI2.0接口ESD靜電浪涌保護方案,如下圖:從HDMI1.4/HDMI2.0接口ESD靜電浪涌保護方案圖中可以看出,Surge level IEC 61000-4
    發表于 11-24 17:05

    HDMI1.4b/2.0的測試難點是什么?

    HDMI1.4b/2.0的測試難點是什么?FRL模式如何實現帶寬的增加?怎么解決源端測試的難點?
    發表于 06-17 11:15

    LT8631UX HDMI2.0 / 1.4自適應均衡RX輸入和預加重TX輸出

    1.說明Lontium LT8631UX HDMI2.0 / 1.4開關具有符合HDMI2.0 / 1.4規格的3:1開關,最大6Gbps高速數據速率,自適應均衡
    發表于 03-03 14:41

    HDMI2.0/1.4規格的4 to 2交換機,支持數字音頻輸出,最大6Gbps高速數據速率

    1.一般的描述LT8642UXE HDMI2.0/1.4交換機具有符合HDMI2.0/1.4規格的4:2交換機,最大6Gbps高速數據速率,自適應均衡
    發表于 03-18 14:45

    Xilinx的HDMI 1.4Tx/RxHDMI 2.0Tx/RxIP內核介紹

    Xilinx的HDMI 1.4 Tx / RxHDMI 2.0 Tx / Rx
    的頭像 發表于 11-28 06:23 ?1.2w次閱讀

    如何分辨HDMI 2.0HDMI 1.4接口

    hdmi2.01.4只從外觀上是無法分辨的,通常在購買有此接口設備時,其說明手冊上會有技術規格標明。另外有條件的用戶,也可通過是否能流暢播放4K片源來分辨,hdmi2.0能完美支持,而hdm
    發表于 11-27 16:50 ?5.9w次閱讀

    CS5801 HDMI2.0b to DP1.4的簡單介紹

    HDMI2.0b to DP1.4 簡單介紹
    發表于 05-09 17:55 ?1153次閱讀

    LT8641UXE HDMI2.0/1.4交換機的特性說明

    龍迅LT8641UXE HDMI2.0/1.4交換機具有符合HDMI2.0/1.4規格的4:1交換機,最大6Gbps高速數據速率,自適應均衡RX
    的頭像 發表于 06-17 10:04 ?1555次閱讀

    LT86204UX HDMI2.0/1.4交換機功能說明

    LT86204UX HDMI2.0/1.4 開關具有一個符合 HDMI2.0/1.4 規范的 2:4 開關、最大 6Gbps 高速數據速率、自適應均衡
    的頭像 發表于 06-18 08:58 ?1218次閱讀

    龍訊最新推出LT86404UX HDMI2.0/1.4交換機具有符合HDMI2.0/1.4規格的4:4開關

    龍迅最新推出LT86404UX HDMI2.0/1.4交換機具有符合HDMI2.0/1.4規格的4:4開關,最大6Gbps高速數據速率,自適應均衡R
    的頭像 發表于 11-11 19:17 ?3440次閱讀
    龍訊最新推出LT86404UX <b class='flag-5'>HDMI2.0</b>/<b class='flag-5'>1.4</b>交換機具有符合<b class='flag-5'>HDMI2.0</b>/<b class='flag-5'>1.4</b>規格的4:4開關

    LT86404UX HDMI2.0/1.4數據手冊

    LT86404UX HDMI2.0/1.4交換機具有4:4交換機符合HDMI2.0/1.4規范,最高6Gbps速度數據速率、自適應均衡RX
    發表于 02-24 10:57 ?2次下載

    LT86204UX HDMI2.0/1.4數據手冊

    LT86204UX HDMI2.0/1.4交換機具有2:4交換機符合HDMI2.0/1.4規范,最高6Gbps速度數據速率、自適應均衡RX
    發表于 01-02 11:40 ?5次下載

    MIPI CSI-2 RX Subsystem IP和D-PHY基本調試

    初始化完成后,可以讀MIPI CSI-2 RX subsystem IP的所有寄存器。比如,Core Configuration Register (0x00)的bit 0 (Core Enable)有沒有打開。
    發表于 03-17 14:12 ?1124次閱讀

    MIPI CSI-2 RX Subsystem IP介紹和PHY實現淺談

    MIPI CSI-2 RX Subsystem IP實現MIPI CSI-2 v2.0協議以及底層的MIPI D-PHY v2.0協議
    的頭像 發表于 07-07 14:15 ?1380次閱讀
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>