<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Zynq-7000 SoC 啟動鏡像布局

算法與數據結構 ? 來源:Xilinx賽靈思官微 ? 作者:Xilinx ? 2021-08-27 14:11 ? 次閱讀

為處理海量數據、復雜算法、超低延時的應用提供數字化加速驅動力是賽靈思一直的目標,為此,賽靈思研發 Bootgen 工具支持將二進制文件縫合在一起并生成器件啟動鏡像。定義了多個屬性和參數作為創建啟動鏡像時的輸入

Zynq-7000 SoC 啟動鏡像布局

Zynq-7000 SoC 上的 bootROM 作為應用處理器單元 (APU) 中運行的首個軟件,可在安全環境內以加密 FSBL 來執行。受支持的啟動模式包括:

? JTAG 模式主要用于開發和調試

? NAND、并行 NOR、串行 NOR (QSPI) 和安全數字 (SD) 閃存用于啟動器件。

啟動頭文件

Versal ACAP 啟動鏡像格式

Versal ACAP 中的平臺管理控制器 (PMC) 負責 Versal ACAP 的平臺管理。由 2 個 PMC MicroBlaze 處理器、ROM 代碼單元 (RCU) 和平臺處理單元 (PPU) 所處理的啟動鏡像格式:

? RCU:ROM 代碼單元包含三重冗余 MicroBlaze 處理器和只讀存儲器 (ROM),其中包含可執行 bootROM

? PPU:平臺處理單元包含三重冗余 MicroBlaze 處理器和 384 KB 的專用 PPU RAM

Versal ACAP 啟動鏡像模塊框圖

創建啟動鏡像

Bootgen 定義了多個屬性用于生成啟動鏡像,并根據文件中傳遞的內容來解釋和生成啟動鏡像。由于有多條命令和多個屬性可用,Bootgen 定義了啟動鏡像格式 (BIF) 來包含這些輸入。BIF 包含:

? 配置屬性,用于創建安全/非安全啟動鏡像

? 啟動加載程序,適用于 Zynq 器件和 Zynq UltraScale+ MPSoC 的第一階段啟動加載程序 (FSBL);適用于 Versal ACAP 的 Platform Loader and Manager (PLM)

? 一個或多個分區鏡像

責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 控制器
    +關注

    關注

    112

    文章

    15392

    瀏覽量

    172743
  • 賽靈思
    +關注

    關注

    32

    文章

    1794

    瀏覽量

    130681
  • 鏡像
    +關注

    關注

    0

    文章

    156

    瀏覽量

    10612

原文標題:用戶指南 | Bootgen:生成啟動鏡像

文章出處:【微信號:TheAlgorithm,微信公眾號:算法與數據結構】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    簡談Xilinx Zynq-7000嵌入式系統設計與實現

    、觸發器和互聯資源,實現一個處理器的功能,這就是軟核處理器,對于軟核處理器,他通過HDL語言或者網表進行描述 ,通過通過綜合后才能被使用。 3、ZYNQ-7000 SoC功能與結構
    發表于 05-08 16:23

    Xilinx ZYNQ 動手實操演練

    邏輯部分基于賽靈思28nm7系列FPGA,因此該系列產品的名稱中添加了“7000”,以保持與7系列FPGA的一致性,同時也方便日后本系列新產品的命名。 除了芯片外,賽靈思Zynq-7000系列還構成
    發表于 05-03 19:28

    Zynq-7000為何不是FPGA?

    Zynq-7000可擴展處理平臺是采用賽靈思新一代FPGA(Artix-7與Kintex-7FPGA)所采用的同一28nm可編程技術的最新產品系列。
    發表于 04-26 11:30 ?183次閱讀
    <b class='flag-5'>Zynq-7000</b>為何不是FPGA?

    簡談Xilinx Zynq-7000嵌入式系統設計與實現

    進行描述 ,通過通過綜合后才能被使用。 3、ZYNQ-7000 SoC功能與結構 在該全可編程SoC中,雙核ARM-Cortex-A9多核CPU是PS的心臟,它包含片上存儲器、外部存儲器接口
    發表于 04-10 16:00

    基于IMX214+ZYNQ XC7Z100的1080P雙目視覺智能平臺

    主要性能和優勢 使用 Zynq-7000 SoC 對嵌入式應用進行快速原型設計以實現優化 硬件、設計工具、 IP、以及預驗證參考設計 演示嵌入式設計,面向視頻通道
    的頭像 發表于 01-09 11:03 ?529次閱讀
    基于IMX214+<b class='flag-5'>ZYNQ</b> XC7Z100的1080P雙目視覺智能平臺

    通過JTAG啟動Linux的方法和腳本

    在 AMD SoC 器件(AMD Zynq 7000 SoC,AMD Zynq UltraScale+ MPSoC,AMD Versal
    的頭像 發表于 12-22 10:27 ?759次閱讀
    通過JTAG<b class='flag-5'>啟動</b>Linux的方法和腳本

    使用 PCIE 更新 AMD ZYNQ? 的 QSPI Flash 參考設計

    /r/en-US/ug585-zynq-7000-SoC-TRM 環境需求 硬件環境: ZC706 開發板 Windows10/11 或者 Ubuntu20.04 主機 軟件環境: Vivado
    發表于 11-30 18:49

    用于千兆位收發器應用的全數字VCXO替代品(7系列/Zynq-7000)

    電子發燒友網站提供《用于千兆位收發器應用的全數字VCXO替代品(7系列/Zynq-7000).pdf》資料免費下載
    發表于 09-14 11:43 ?0次下載
    用于千兆位收發器應用的全數字VCXO替代品(7系列/<b class='flag-5'>Zynq-7000</b>)

    Zynq-7000 SoC的安全啟動應用說明

    電子發燒友網站提供《Zynq-7000 SoC的安全啟動應用說明.pdf》資料免費下載
    發表于 09-13 11:46 ?1次下載
    <b class='flag-5'>Zynq-7000</b> <b class='flag-5'>SoC</b>的安全<b class='flag-5'>啟動</b>應用說明

    Zynq-7000 SoC:嵌入式設計教程

    電子發燒友網站提供《Zynq-7000 SoC:嵌入式設計教程.pdf》資料免費下載
    發表于 09-13 09:20 ?3次下載
    <b class='flag-5'>Zynq-7000</b> <b class='flag-5'>SoC</b>:嵌入式設計教程

    如何為自己的ZYNQ板卡創建Pynq鏡像

    Xilinx Pynq 框架允許我們將 Python 和可編程邏輯結合起來。讓我們看看如何為自己的ZYNQ板卡創建 Pynq 鏡像。
    發表于 08-07 09:26 ?1185次閱讀
    如何為自己的<b class='flag-5'>ZYNQ</b>板卡創建Pynq<b class='flag-5'>鏡像</b>

    詳解Zynq的兩種啟動模式

    Zynq-7000AP SOC器件有效利用了片上CPU來幫忙配置,在沒有外部JTAG的情況下,處理系統(PS)與可編程邏輯(PL)都必須依靠PS來完成芯片的初始化配置。 ZYNQ的兩種啟動
    發表于 08-02 09:33 ?874次閱讀
    詳解<b class='flag-5'>Zynq</b>的兩種<b class='flag-5'>啟動</b>模式

    使用JTAG仿真器查看ZYNQ當前啟動模式

    本文介紹使用Xilinx?SDK軟件查看當前Zynq?SoC啟動模式的步驟
    的頭像 發表于 07-07 14:15 ?1438次閱讀
    使用JTAG仿真器查看<b class='flag-5'>ZYNQ</b>當前<b class='flag-5'>啟動</b>模式

    【資料分享】Xilinx Zynq-7010/7020工業核心板規格書(雙核ARM Cortex-A9 + FPGA,主頻766MHz)

    本帖最后由 Tronlong創龍科技 于 2023-6-25 10:00 編輯 1 核心板簡介創龍科技SOM-TLZ7x是一款基于Xilinx Zynq-7000系列XC7Z010
    發表于 06-25 09:56

    【資料分享】Zynq-7010/7020工業核心板規格書(雙核ARM Cortex-A9 + FPGA,主頻766MHz)

    1 核心板簡介創龍科技SOM-TLZ7x是一款基于Xilinx Zynq-7000系列XC7Z010/XC7Z020高性能低功耗處理器設計的異構多核SoC工業核心板,處理器集成PS端雙核ARM
    發表于 06-21 15:19
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>