<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

ROHM SiC MOSFET采用4引腳封裝的原因解析

電子設計 ? 來源:ROHM ? 作者:ROHM ? 2020-12-18 14:25 ? 次閱讀

ROHM最近推出了SiC MOSFET的新系列產品“SCT3xxx xR系列”。SCT3xxx xR系列采用最新的溝槽柵極結構,進一步降低了導通電阻;同時通過采用單獨設置柵極驅動器用源極引腳的4引腳封裝,改善了開關特性,使開關損耗可以降低35%左右。此次,針對SiC MOSFET采用4引腳封裝的原因及其效果等議題,我們采訪了ROHM株式會社的應用工程師。

-關于SiC MOSFET的SCT3xxx xR系列,除了導通電阻很低,還通過采用4引腳封裝使開關損耗降低了35%,對此我們非常感興趣。此次,想請您以4引腳封裝為重點介紹一下該產品。

-首先,請您大致講一下4引腳封裝具體是怎樣的封裝,采用這種封裝的背景和目的是什么。

首先,采用4引腳封裝是為了改善SiC MOSFET的開關損耗。包括SiC MOSFET在內的電源開關用MOSFET和IGBT,被作為開關元件廣泛應用于各種電源應用和電源線路中。必須盡可能地降低這種開關元件產生的開關損耗和傳導損耗,但不同的應用,其降低損耗的方法也不盡相同。作為其中的一種手法,近年來發布了一種4引腳的新型封裝,即在MOSFET的源極、漏極、柵極三個引腳之外,另外設置了驅動器源極引腳。此次的SCT3xxx xR系列,旨在通過采用最新的溝槽柵極結構,實現更低的導通電阻和傳導損耗;通過采用4引腳封裝,進一步發揮出SiC本身具有的高速開關性能,并降低開關損耗。

-那么,我想詳細了解一下剛剛您的概述中出現的幾個要點。首先,什么是“驅動器源極引腳”?

驅動器源極引腳是應用了開爾文連接原理的源極引腳。開爾文連接是通過電阻測量中的4個引腳或四線檢測方式,在電流路徑基礎上加上兩條測量電壓的線路,以極力消除微小電阻測量或大電流條件下測量時不可忽略的線纜電阻和接觸電阻的影響的方法,是一種廣為人知的方法。這種4引腳封裝僅限源極,通過使連接柵極驅動電路返回線的源極電壓引腳與流過大電流的電源源極引腳獨立,來消除ID對柵極驅動電路的影響。

-也就是說基本的思路就是開爾文連接對吧。

是??!稍后會給您看實際的封裝,首先我來介紹一下驅動器源極引腳對降低開關損耗的貢獻。

MOSFET通常為電壓驅動,通過控制柵極引腳的電壓來導通/關斷MOSFET。Figure 1為以往的3引腳封裝(TO-247N)MOSFET的常規柵極驅動電路示例。紅色虛線表示MOSFET封裝內部和外部的邊界。

通常,在驅動電源VG和MOSFET的柵極引腳之間,會插入用來控制開關速度的外置柵極電阻RG_EXT,而且還包含印刷電路板的布線電感LTRACE。另外,在源極引腳和內部的MOSFET芯片之間,包含封裝電感LSOURCE。

在寄生分量中,柵極引腳的封裝電感包含在LTRACE中,而漏極引腳的封裝電感LDRAIN不包含在柵極驅動電路中,因此在這里省略。

pIYBAF_cTJCAT9NBAABxwydhW18857.png

-這就涉及到MOSFET驅動中基本的柵極電阻和寄生分量了吧。

是的。但是,如果是普通IGBT的開關速度的話,可能不會造成很大影響,但在SiC MOSFET的特點之一“高速開關”條件下,開關的漏極-源極間電流ID的轉換和LSOURCE引起的電動勢VLSOURCE就成了問題。

我們用Figure 2來更具體一點進行說明。Figure 2表示在開關工作中的電路內部電壓情況。

當MOSFET被施加VG并導通后,ID急劇增加,LSOURCE產生圖中的電動勢VLSOURCE(Ⅰ)。

由于電流IG流入柵極引腳,因此RG_EXT產生電壓降VRG_EXT(Ⅰ)。

pIYBAF_cTKqAOh_KAAB6zEBeblI290.png

雖然柵極線路的LTRACE也以相同的機制產生電動勢,但非常小,影響很小,因此在此省略。

這些電壓包含在導通時的驅動電路網中,因此,實際上施加給內部芯片并使MOSFET導通的電壓VGS_INT減少了。VGS_INT的減少可以通過公式(1)來表示。

-也就是說,實際上施加給內部芯片的VGS_INT,是從柵極施加電壓VG減去外置柵極電阻的電壓降和源極引腳寄生電感的電動勢之后的電壓對吧。

是的。當VGS_INT減少后,MOSFET導通的速度(即開關)就會變慢。

關斷時也同樣適用公式(1)。但是,由于IG和dID/dt變為負數,因此RG_EXT和LSOURCE產生標記為(Ⅱ)的電壓上升,VGS_INT反而增加。增加后使關斷速度下降。

-關于您提到RG_EXT和LSOURCE會導致開關速度下降,RG_EXT是外置的柵極電阻,因此只要減小電阻值就可以減少影響了吧?

如您所述,通過減小RG_EXT是可以提高開關速度的。RG_EXT本來是用來調整開關速度的,在這里應該理解如果RG_EXT大于所需的值,就會不必要地降低開關速度,而且開關損耗會增加。

另外,LSOURCE是封裝內部的寄生分量,因此無法從外部進行調整。這是非常重要的一點。一般來講,電源開關元器件的LSOURCE為幾nH到十幾nH,加上當dID/dt達到幾A/ns時可能會產生10V以上的電動勢VLSOURCE,這些將對開關工作產生很大的影響。

-前面看到數學公式時我還有些疑問,現在基本理解了。

您可能已經猜到,要想消除這種VLSOURCE的影響,就需要改變封裝的結構。我們因此而采用了電源源極和驅動器用源極分開的4引腳封裝。

抱歉引言有些長。下面是4引腳封裝的示例。目前ROHM已經推出的產品有(a)TO-247-4L和(b)TO-263-7L。

o4YBAF_cTMSAahC2AAB7hAg19f0147.png

編輯:hfy

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 導通電阻
    +關注

    關注

    0

    文章

    345

    瀏覽量

    19616
  • Rohm
    +關注

    關注

    8

    文章

    352

    瀏覽量

    65524
收藏 人收藏

    評論

    相關推薦

    STM32F030F4的PA1引腳自閃爍是什么原因導致的?

    單片機為STM32F030F4,使用STM32CUBE_MX配置,系統僅配置了PA1端口作為輸出,其他不做任何改變(使用內部時鐘)。 不寫任何一行代碼,燒錄后,PA1引腳自己閃爍起來了。 即使步進進入到DEBUG,也會自己閃爍。 //-------------------
    發表于 04-19 06:15

    TC397的VDDP3引腳的主要功能是什么?

    1.TC397的VDDP3引腳的主要功能是什么?用來給類似外部FLASH供電使用的嗎? 2.我是否可以不使用VDDP3引腳,講VDDP3引腳串聯一個100nf電容到GND? 3.TC3X系列是否有硬件設計指導手冊?
    發表于 02-01 08:28

    LTC3305串聯蓄電池組的各個節點不能與芯片的V1-V4引腳直接相連嗎?

    。 另外對比了下您發給我的官方PCB設計電路,主要區別是:官方設計中在蓄電池與芯片的連接回路中加入了保險絲以及5Ω電阻。 串聯蓄電池組的各個節點不能與芯片的V1-V4引腳直接相連嗎? 芯片尚未使能,并未處于工作狀態,僅僅V
    發表于 12-26 06:38

    AD9705在只使用單端時鐘時,14引腳CLKCOM是否需要接地?

    問題1:AD9705在只使用單端時鐘時,14引腳CLKCOM是否需要接地,數據手冊中只說明單端時鐘應用時需要將15引腳和14引腳連接; 問題2:請幫忙查看一下在PIN模式下外圍電路是否有錯誤。
    發表于 12-20 06:15

    AD7124-4想把AIN6引腳配置成單端輸入,如何配置?

    AD7124-4想把AIN6引腳配置成單端輸入,如何配置?通道寄存器,配置寄存器如何配置???
    發表于 12-08 06:48

    SiC MOSFET封裝、系統性能和應用

    器件,能夠像IGBT一樣進行高壓開關,同時開關頻率等于或高于低壓硅MOSFET的開關頻率。之前的文章中,我們介紹了 SiCMOSFET特有的器件特性 和 如何優化SiC柵極驅動電路 。今天將帶來本系列文章的第三部分 SiC
    的頭像 發表于 11-09 10:10 ?491次閱讀
    <b class='flag-5'>SiC</b> <b class='flag-5'>MOSFET</b>的<b class='flag-5'>封裝</b>、系統性能和應用

    車規級功率模塊封裝的現狀,SiC MOSFET對器件封裝的技術需求

    1、SiC MOSFET對器件封裝的技術需求 2、車規級功率模塊封裝的現狀 3、英飛凌最新SiC HPD G2和SSC
    發表于 10-27 11:00 ?690次閱讀
    車規級功率模塊<b class='flag-5'>封裝</b>的現狀,<b class='flag-5'>SiC</b> <b class='flag-5'>MOSFET</b>對器件<b class='flag-5'>封裝</b>的技術需求

    LPC2146引腳接觸不良怎么解決?

    LPC2146引腳問題有什么接觸不良怎么解決?
    發表于 10-17 08:14

    lpc2146引腳有時不穩定怎么解決?

    lpc2146引腳問題怎么解決。,有時候不穩定
    發表于 10-17 06:48

    MOSFET符合AEC-Q101標準 采用小型有引腳和無引腳DFN的SMD封裝

    電子發燒友網站提供《MOSFET符合AEC-Q101標準 采用小型有引腳和無引腳DFN的SMD封裝.pdf》資料免費下載
    發表于 09-26 15:36 ?1次下載
    <b class='flag-5'>MOSFET</b>符合AEC-Q101標準 <b class='flag-5'>采用</b>小型有<b class='flag-5'>引腳</b>和無<b class='flag-5'>引腳</b>DFN的SMD<b class='flag-5'>封裝</b>

    STM32的48引腳芯片程序燒到64引腳里可以運行嗎?

    STM32的48引腳芯片程序燒到64引腳里,可以運行么
    發表于 09-21 07:02

    ROHM | SiC MOSFETSiC SBD成功應用于Apex Microtechnology的工業設備功率模塊系列

    ? 全球知名半導體制造商ROHMSiC MOSFETSiC肖特基勢壘二極管(以下簡稱“SiC SBD”)已被成功應用于大功率模擬模塊制
    的頭像 發表于 09-14 19:15 ?416次閱讀

    面向SiC MOSFET的STGAP2SICSN隔離式單通道柵極驅動

    單通道STGAP2SiCSN柵極驅動器旨在優化SiC MOSFET的控制,采用節省空間的窄體SO-8封裝,通過精確的PWM控制提供強大穩定的性能。隨著
    發表于 09-05 07:32

    東芝推出用于工業設備的第3代碳化硅MOSFET,采用可降低開關損耗的4引腳封裝

    點擊“東芝半導體”,馬上加入我們哦! 東芝電子元件及存儲裝置株式會社(“東芝”)今日宣布, 推出采用有助于降低開關損耗的4引腳TO-247-4L(X)封裝的碳化硅(SiC
    發表于 09-04 15:13 ?1248次閱讀
    東芝推出用于工業設備的第3代碳化硅<b class='flag-5'>MOSFET</b>,<b class='flag-5'>采用</b>可降低開關損耗的4<b class='flag-5'>引腳</b><b class='flag-5'>封裝</b>

    SiC mosfet選擇柵極驅動IC時的關鍵參數

    Navitas的GeneSiC碳化硅(SiC) mosfet可為各種器件提供高效率的功率傳輸應用領域,如電動汽車快速充電、數據中心電源、可再生能源、能源等存儲系統、工業和電網基礎設施。具有更高的效率
    發表于 06-16 06:04
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>