<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>

電子發燒友App

硬聲App

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

電子發燒友網>模擬技術>接口/時鐘/PLL>JESD204B發射器的PHY性能的三個關鍵性能指標詳解

JESD204B發射器的PHY性能的三個關鍵性能指標詳解

12下一頁全文

本文導航

  • 第 1 頁:JESD204B發射器的PHY性能的三個關鍵性能指標詳解
  • 第 2 頁:浴盆圖
收藏

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴

評論

查看更多

相關推薦

如何實現JESD204B時鐘方案最大性能

(SYSREF)模式,以及如何用它們來最大限度地提高JESD204B時鐘方案的性能。 LMK04821系列器件為該話題提供了很好的范例研究素材,因為它們是高性能的雙環路抖動清除器,可在具有器件和SYSREF時鐘的子類1時鐘方案里驅動多達七個JESD204B轉換器或邏輯器件。圖1是
2018-05-14 08:48:189732

5G無線測試儀高通道數JESD204B時鐘生成參考設計

JESD204B 同步時鐘。此設計可提供多通道 JESD204B 時鐘,采用 TI LMK04828 時鐘抖動清除和帶有集成式 VCO 的 LMX2594 寬帶 PLL,能夠實現低于 10ps 的時鐘間偏差。此
2018-10-15 15:09:38

JESD204C的標準和新變化

速率以支持更高帶寬應用的需求,提高有效載荷傳輸的效 率,改進鏈路穩健性。此外,他們希望編寫一JESD204B更清晰的規范,同時修復該版本標準中的一些錯誤。他們還希望提供向后兼容JESD204B
2021-01-01 07:44:26

JESD204接口簡介

數據通道上的偏斜??墒褂梅Q為Rx緩沖延遲(RBD)的可編程周期數,在明確定義的時刻將緩沖數據同時釋放。 除了確定延遲,JESD204B支持的通道數據速率上升到12.5 Gbps,并將設備劃分為三個不同的速度等級
2019-05-29 05:00:03

JESD204標準解析

500MSPS以下的轉換。除了確定延遲,JESD204B支持的通道數據速率上升到12.5Gbps,并將設備劃分為三個不同的速度等級:所有三個速度等級的源阻抗和負載阻抗相同,均定義為100 ?±20%。第一
2019-06-17 05:00:08

JESD204B 串行鏈路的均衡器優化

`描述采用均衡技術可以有效地補償數據轉換JESD204B 高速串行接口中的信道損耗。此參考設計采用了 ADC16DX370 雙 16 位 370 MSPS 模數轉換 (ADC),該轉換利用
2015-05-11 10:40:44

JESD204B中的確定延遲到底是什么? 它是否就是轉換的總延遲?

什么是8b/10b編碼,為什么JESD204B接口需使用這種編碼?怎么消除影響JESD204B鏈路傳輸的因素?JESD204B中的確定延遲到底是什么? 它是否就是轉換的總延遲?JESD204B如何使用結束位?結束位存在的意義是什么?如何計算轉換的通道速率?什么是應用層,它能做什么?
2021-04-13 06:39:06

JESD204B串行接口時鐘的優勢

性能下降。當然SYSREF 工作在脈沖模式,LMK04820 是一完美選擇。如果板上JESD204B 時鐘路數較多,LMK04820 的輸出不能滿足要求,可以用LMK1802 擴展得到更多的時鐘輸出
2019-06-19 05:00:06

JESD204B串行數據鏈路接口問題

MS-2503: 消除影響JESD204B鏈路傳輸的因素
2019-09-20 08:31:46

JESD204B偶爾失鎖的情況

使用AD6688時遇到一JESD204B IP核問題。參考時鐘為156.25MHz,參數L=2,F=2,K=32,線速率為6.25Gbps,使用的為SYSREF always中的每個SYSREF都
2019-04-11 21:12:09

JESD204B協議介紹

在使用我們的最新模數轉換 (ADC) 和數模轉換 (DAC) 設計系統時,我已知道了很多有關 JESD204B 接口標準的信息,這些器件使用該協議與 FPGA 通信。此外,我還在 E2E 上的該
2022-11-21 07:02:17

JESD204B協議有什么特點?

在使用最新模數轉換 (ADC) 和數模轉換 (DAC) 設計系統時,我已知道了很多有關 JESD204B 接口標準的信息,這些器件使用該協議與 FPGA 通信。那么在解決 ADC 至 FPGA
2021-04-06 06:53:56

JESD204B接口標準信息理解

作者:Ken C在使用我們的最新模數轉換 (ADC) 和數模轉換 (DAC) 設計系統時,我已知道了很多有關 JESD204B 接口標準的信息,這些器件使用該協議與 FPGA 通信。此外,我還在
2018-09-13 14:21:49

JESD204B是什么工作原理?控制字符是什么?

JESD204B的工作原理JESD204B的控制字符
2021-04-06 06:01:20

JESD204B生存指南

JESD204B生存指南
2019-05-28 12:08:12

JESD204B的優勢

的是 JESD204B 接口將如何簡化設計流程。與 LVDS 及 CMOS 接口相比,JESD204B 數據轉換串行接口標準可提供一些顯著的優勢,包括更簡單的布局以及更少的引腳數。因此它能獲得工程師
2022-11-23 06:35:43

JESD204B的常見疑問解答

JESD204B規范提供稱為“多點鏈路”的接口。它是一種連接三個三個以上JESD204B設備的通信鏈路。取決于轉換的使用方式,相比單點鏈路,這種鏈路配置在某些情況下更為有效。 比如
2024-01-03 06:35:04

JESD204B的系統級優勢

說是不可接受的。盡管 JESD204B 可提供很多優勢,但有些應用要求極短的時延,最好是無時延。一很好的實例是電子戰中使用的信號屏蔽。該設備不僅要求絕對時延,而且需要最大限度地降低任何可能的延遲。對于
2018-09-18 11:29:29

JESD204B轉換的確定性延遲解密

處理模塊之間的任何延遲失配都會使性能下降。對 于交錯式處理而言,樣本對齊同樣是必需的;在交錯式處 理時,一轉換樣本后緊跟另一樣本,且時間僅為一 時鐘周期中的一小部分。JESD204B代高速串行
2018-10-15 10:40:45

JESD204B高速串行接口鏈路的均衡器優化參考設計包括原理圖,物料清單及參考指南

in JESD204B high speed serial interfaces for data converters. This reference design features the ADC16DX370, a
2018-08-09 08:40:10

jesd204B調試經驗有哪些?注意事項是什么?

jesd204B調試經驗有哪些?注意事項是什么?
2021-06-21 06:05:50

jesd204b

我最近嘗試用arria 10 soc實現與ad9680之間的jesd204B協議,看了很多資料,卻依然感覺無從下手,不知道哪位大神設計過此協議,希望可以請教一番,在此先謝過。
2017-12-13 12:47:27

jesd204b ip核支持的線速率

因實際需求,本人想使用JESD204b的ip核接收ADC發送過來的數據,ADC發送的數據鏈路速率是15gbps, 廠家說屬于204b標準。我看到jesd204b的ip核標準最大是12.5gbps,但是支持的支持高達16.375 Gb/s的非標準線速率。請問我可以使用這個IP核接收ADC的數據嗎?
2020-08-12 09:36:39

AD9164 JESD204B接口的傳輸層是如何對I/Q數據進行映射的?

AD9164 JESD204B接口的傳輸層是如何對I/Q數據進行映射的
2023-12-04 07:27:34

FMC子卡設計資料保存:FMC451-基于JESD204B的4路1GspsAD 4路1.25Gsps DA FMC子卡

板卡功能參數內容ADC芯片型號ADS54J60路數4路ADC,采樣率1Gsps數據位16bit數字接口JESD204B模擬接口交流耦合模擬輸入±1V輸入阻抗50Ω模擬指標 DAC芯片型號DAC39J84
2022-07-21 16:10:34

FPGA高速數據采集設計之JESD204B接口應用場景

接收的SERDES傳播出去。接收將把數據送入FIFO,然后在下一(RX)LMFC邊界開始輸出數據。發送SERDES輸入與接收FIFO輸出之間的已知關系稱為確定性延遲。,JESD204B具體
2019-12-03 17:32:13

FPGA高速數據采集設計之JESD204B接口應用場景

,JESD204B的缺點是具有更長的絕對時延,這對于有些應用來說是不可接受的。盡管JESD204B可提供很多優勢,但有些應用要求極短的時延,最好是無時延。一很好的實例是電子戰中使用的信號屏蔽。該設備
2019-12-04 10:11:26

PLC的特點及其性能指標有哪些

PLC的特點有哪些?PLC是由哪些部分組成的?PLC編程語言有哪幾種?PLC有哪些性能指標?
2021-09-18 06:12:24

Sigma-Delta ADC的基本原理及性能指標是什么?

Sigma-Delta ADC的基本原理是什么?Sigma-Delta ADC有哪些性能指標?
2021-06-22 08:04:32

TD-SCDMA無線網絡關鍵性能指標測試

概述 為了能夠給用戶提供可靠的通信保證,移動通信系統的無線網絡必須滿足合適的性能指標。覆蓋、容量、切換性能,都是衡量一移動通信系統無線網絡性能關鍵指標(KPI)?! τ赥D-SCDMA系統
2019-06-05 08:14:59

ad9680 JESD204B接口rx_sync信號同步和失鎖周期性出現怎么解決?

使用AD9680時遇到一問題,AD9680采樣率為1Gsps,JESD204B IP核的GTX參考時鐘為250MHz,參數L=4,F=2,K=32,線速率為10Gbps,使用的為SYSREF
2023-12-12 08:03:49

ad9680 JESD204B接口同步信號RX_SYNC失鎖 請問怎么解決?

使用AD9680時遇到一問題,AD9680采樣率為1Gsps,JESD204B IP核的GTX參考時鐘為250MHz,參數L=4,F=2,K=32,線速率為10Gbps,使用的為SYSREF
2018-08-08 07:50:35

一文讀懂JESD204B標準系統

JESD204B到底是什么呢?是什么導致了JESD204B標準的出現?什么是JESD204B標準?為什么關注JESD204B接口?
2021-05-24 06:36:13

串行LVDS和JESD204B的對比

通道成為可能,并且對用于蜂窩基站的無線基礎設施收發尤為重要。JESD204A還提供多器件同步支持,這有利于醫療成像系統等使用大量ADC的應用。JESD204B是該規范的第三個修訂版,將最大通道速率
2019-05-29 05:00:04

什么是總線?具有哪些類型?特性及性能指標是什么?

什么是總線?具有哪些類型?總線特性及性能指標是什么?
2021-10-26 08:10:13

JESD204B subclass1來討論時鐘的時序需要以及TI時鐘芯片方案的實現

時鐘網絡。一,JESD204B時鐘網絡原理概述 本文以JESD204B subclass1來討論時鐘的時序需要以及TI時鐘芯片方案的實現。任何一串行協議都離不開幀和同步,JESD204B也不例外,也
2019-12-17 11:25:21

任意波形發生有哪些性能指標?

信號源型號前面幾個字母的意思是什么?任意波形發生有哪些性能指標?
2021-05-08 06:13:18

使用AD9163的時候遇到JESD204B的SYNC信號周期性拉低如何解決?

我在使用AD9163的時候遇到JESD204B的SYNC信號周期性拉低。通過讀寄存值如圖,發現REG470和REG471都為0xFF,而REG472始終為0.不知有誰知道是什么原因?該如何解
2023-12-04 07:30:17

關于JESD204B接口你想知道的都在這

關于JESD204B接口你想知道的都在這
2021-09-29 06:56:22

在Xilinx FPGA上快速實現JESD204B

JESD204B邏輯核(子類1)的SYSREF輸入被準確采到,以確保JESD204鏈路的確定性延遲。若要獲得可靠的JESD鏈路初始化性能,GTX/GTH收發JESD204核的復位序列十分關鍵;因此
2018-10-16 06:02:44

基于高速串行數字技術的JESD204B鏈路延時設計

描述JESD204B 鏈路是數據轉換數字接口的最新趨勢。這些鏈路利用高速串行數字技術提供很大的益處(包括增大的信道密度)。此參考設計解決了其中一采用新接口的挑戰:理解并設計鏈路延遲。一示例實現
2018-11-21 16:51:43

如何去實現JESD204B時鐘?

JESD204B數模轉換的時鐘規范是什么?JESD204B數模轉換有哪些優勢?如何去實現JESD204B時鐘?
2021-05-18 06:06:10

如何讓JESD204B在FPGA上工作?FPGA對于JESD204B需要多少速度?

的模數轉換(ADC)和數模轉換(DAC)支持最新的JESD204B串行接口標準,出現了FPGA與這些模擬產品的最佳接口方式問題。FPGA一直支持千兆串行/解串(SERDES)收發。然而在過去,大多數ADC
2021-04-06 09:46:23

如何采用系統參考模式設計JESD204B時鐘

LMK04821系列器件為該話題提供了很好的范例研究素材,因為它們是高性能的雙環路抖動清除,可在具有器件和SYSREF時鐘的子類1時鐘方案里驅動多達七JESD204B轉換或邏輯器件。圖1是典型
2022-11-18 06:36:26

寬帶數據轉換應用的JESD204B與串行LVDS接口考量

  JESD204B是該規范的第三個修訂版,將最大通道速率提升至12.5 Gbps。JESD204B還增加了對確定延遲的支持,該功能可在接收發射器之間進行同步狀態的通信。JESD204B還支持諧波時鐘
2021-11-03 07:00:00

JESD204B輸出的14位170Msps雙通道ADC

DC1974A-C,LTC2122演示板,14位,170Msps雙通道ADC,帶JESD204B輸出。演示電路1974A-C支持具有符合JESD204B標準的CML輸出的LTC2122,14位雙
2019-06-20 08:05:16

影響示波器的主要性能指標包括哪些?

影響示波器的主要性能指標包括哪些?
2021-05-12 06:19:27

無法在Vivado 2013.4中為JESD204B v5.1生成比特流

時“write_bitstream -force jesd204_tx_example_design.bit”我的許可證經理似乎表明我們的JESD204B核心許可證仍然有效(至少到2013年12月)。許可證管理顯示IP
2018-12-10 10:39:23

時序至關重要:怎么提高JESD204B時鐘方案的性能

是高性能的雙環路抖動清除,可在具有器件和SYSREF時鐘的子類1時鐘方案里驅動多達七JESD204B轉換或邏輯器件。圖1是典型JESD204B系統(以LMK04821系列器件作為時鐘解決方案)的高級
2018-09-06 15:10:52

構建JESD204B鏈路的步驟

作者:Ken C在上篇博客《理解JESD204B協議》中,我對 JESD204B 協議中的三個狀態進行了概括性的功能介紹。這三個狀態對于在鏈路的 TX 和 RX 之間構建有效數據鏈路非常重要,它們
2018-09-13 09:55:26

構建JESD204B鏈路的步驟

在上篇博客《理解JESD204B協議》中,我對 JESD204B 協議中的三個狀態進行了概括性的功能介紹。這三個狀態對于在鏈路的 TX 和 RX 之間構建有效數據鏈路非常重要,它們是:代碼組同步
2022-11-21 07:18:42

性能指標測試

性能指標測試
2012-08-17 14:51:24

薄膜開關基本類型及性能指標介紹

薄膜開關基本類型及性能指標詳解
2021-04-15 07:44:52

請問如何在K7的IP核-JESD204_phy中使用GTGREFCLK?

_gt_i / gt0_jesd204_0_phy_gt_i / gtxe2_i:使用GTGREFCLK僅用于測試目的。這具有可用時鐘方法的最低性能,并且可能降低收發性能。請注意,使用BUFG驅動REFCLK可能會導致GTGREFCLK的使用。
2020-08-11 10:37:54

通過同步多個JESD204B ADC實現發射器定位參考設計

探討如何同步多個帶 JESD204B 接口的模數轉換 (ADC) 以便確保從 ADC 采樣的數據在相位上一致。主要特色同步 2 采樣頻率為 3.072GHz 的千兆采樣 ADC系統可擴展到超過 2
2018-07-13 06:47:51

通過同步多個JESD204B ADC實現發射器定位參考設計

探討如何同步多個帶JESD204B 接口的模數轉換 (ADC) 以便確保從 ADC 采樣的數據在相位上一致。特性同步 2 采樣頻率為 3.072GHz 的千兆采樣 ADC系統可擴展到超過 2
2022-09-19 07:58:07

高通道數JESD204B菊鏈可擴展時鐘解決方案

多通道 JESD204B 時鐘,采用 TI LMK04828 時鐘抖動清除和帶有集成式 VCO 的 LMX2594 寬帶 PLL,能夠實現低于 10ps 的時鐘間偏斜。此設計經過 TI
2018-12-28 11:54:19

頻率響應法-- 頻域性能指標和時域性能指標的關系

頻率響應法-- 頻域性能指標和時域性能指標的關系  頻域性能指標和時域性能指標的關系
2009-07-27 14:28:5610570

檢測系統的性能指標

2.1 靜態特性及性能指標 2.1.1 靜態特性 2.1.2 靜態性能指標 2.2 動態特性及性能指標 2.2.1 傳遞函數 2.2.2 階躍響應和時域動態性能指標 2.2.3 正弦響應和頻域動態性能指標 2.2.4 無失真檢測條件
2011-03-13 20:15:130

JESD204B FPGA調試軟件加快高速設計速度

全球領先的高性能信號處理解決方案供應商ADI今天發布了一款基于FPGA的參考設計及配套軟件和HDL代碼,該參考設計可降低集成JESD204B兼容轉換器的高速系統的設計風險。該軟件為JESD204B
2013-10-17 16:35:20909

在Xilinx_FPGA上快速實現_JESD204B協議

在Xilinx FPGA上快速實現 JESD204B
2016-01-04 18:03:060

如何構建JESD204B 有效鏈路

在上篇博客《理解JESD204B協議》中,我對 JESD204B 協議中的三個狀態進行了概括性的功能介紹。這三個狀態對于在鏈路的 TX 和 RX 之間構建有效數據鏈路非常重要,它們是:代碼組同步
2017-04-08 04:38:042689

JESD204B協議概述

在使用我們的最新模數轉換器 (ADC) 和數模轉換器 (DAC) 設計系統時,我已知道了很多有關 JESD204B 接口標準的信息,這些器件使用該協議與 FPGA 通信。此外,我還在 E2E
2017-04-08 04:48:172131

選擇GPS模塊要關注哪些關鍵性能指標

選擇GPS模塊要關注哪些關鍵性能指標。GPS模塊性能指標主要有接收靈敏度、定位時間、位置精度、功耗、時間精度等。 一 GPS模塊的靈敏度 隨著GPS?應用范圍的不斷擴展,業界對GPS?接收機
2017-09-04 14:00:4112

基于JESD204B高速數據傳輸協議 通過DDC魔法乘以ADC的虛擬通道數

JESD204B是一種高速數據傳輸協議,采用8位/10位編碼和加擾技術,旨在確保足夠的信號完整性。針對JESD204B標準,總吞吐量變為在此設置中,由于AD9250中沒有其他數字處理任務,所以JESD204B鏈路(JESD204B發射器)一目了然。
2017-09-08 11:36:0339

JESD204B SystemC module 設計簡介(一)

本設計致力于用SystemC語言建立JESD024B的協議標準模型,描述JESD204B的所有行為,并且能夠保證用戶可以通過該JESD204B的SystemC庫,進行JESD204B行為的仿真
2017-11-17 09:36:563002

JESD204B標準及演進歷程

在從事高速數據擷取設計時使用FPGA的人大概都聽過新JEDEC標準「JESD204B」的名號。近期許多工程師均聯絡德州儀器,希望進一步了解 JESD204B 接口,包括與FPGA如何互動、JESD204B如何讓他們的設計更容易執行等。本文介紹 JESD204B標準演進,以及對系統設計工程師有何影響。
2017-11-18 02:57:0113942

簡述Arria10接口JESD204B的與ADI9144性能

Arria10接口的JESD204B與ADI9144的互操作性
2018-06-20 00:06:004053

為便于實現如此龐大的吞吐量,JESD204B標準應運而生

在此設置中,由于AD9250中沒有其他數字處理任務,所以JESD204B鏈路(JESD204B發射器)一目了然。對于JESD204B鏈路來說,通道A為轉換器“0”( M0 ),而通道B為轉換器“1”(M1),這就意味著“M”的值為2。此設置的總線路速率為
2018-08-24 11:47:524212

HMC7044: 帶 JESD204B 接口的高性能、3.2 GHz、14 路輸出抖動衰減器

HMC7044: 帶 JESD204B 接口的高性能、3.2 GHz、14 路輸出抖動衰減器
2021-03-21 11:14:4411

JESD204B是否真的適合你

作者:Sureena Gupta 如果您有接觸使用 FPGA 的高速數據采集設計,沒準聽說過新術語“JESD204B”。 我在工作中看到過很多工程師詢問有關 JESD204B 接口的信息以及
2021-11-10 09:43:33528

JESD204B時鐘網絡原理概述

明德揚的JESD204B采集卡項目綜合上板后,可以使用上位機通過千兆網來配置AD9144和AD9516板卡,實現高速ad采集。最終可以在示波器和上位機上采集到設定頻率的正弦波。本文重點介紹JESD204B時鐘網絡。
2022-07-07 08:58:111296

通過同步多個JESD204B ADC實現發射器定位參考設計

電子發燒友網站提供《通過同步多個JESD204B ADC實現發射器定位參考設計.zip》資料免費下載
2022-09-05 15:10:467

如何構建您的JESD204B 鏈路

如何構建您的JESD204B 鏈路
2022-11-04 09:52:113

理解JESD204B協議

理解JESD204B協議
2022-11-04 09:52:123

JESD204B:適合您嗎?

JESD204B:適合您嗎?
2022-11-07 08:07:230

JESD204B學習手冊

JESD204B接口一般用在高速的AD和DA芯片上,用于傳輸采集到的數據。該接口相比LVDS可以減少大量的IO管腳,所以正在逐步取代LVDS接口(引用wp446-jesd204b.pdf)。
2022-12-22 09:45:181774

FMC子卡設計原理圖:FMCJ456-基于JESD204B的2路3GspsAD 2路3Gsps DA FMC子卡

MC子卡模塊, 超寬帶接收機, 多通道MIMO通信, JESD204B板卡, JESD204B
2023-01-06 10:06:44439

JESD204B是FPGA中的新流行語嗎

JESD204B規范是JEDEC標準發布的較新版本,適用于數據轉換器和邏輯器件。如果您正在使用FPGA進行高速數據采集設計,您會聽到新的流行詞“JESD204B”。與LVDS和CMOS接口相比,這一較新的版本具有顯著的優勢,因為它包括更簡單的布局和更少的引腳數。
2023-05-26 14:49:31361

選擇BGA維修設備時,應該關注哪些關鍵性能指標?

選擇BGA維修設備時,關注其關鍵性能指標是非常重要的,它可以幫助您更好地識別并獲得最佳的維修設備。本文將從六個方面來介紹BGA維修設備的關鍵性能指標,以幫助您作出更好的決定。 首先是精度指標。BGA
2023-06-16 14:05:53285

JESD204B鏈路中斷時的基本調試技巧

本文旨在提供發生 JESD204B 鏈路中斷情況下的調試技巧簡介
2023-07-10 16:32:03802

AD9207: 12-Bit, 6 GSPS, JESD204B/JESD204C Dual ADC Data Sheet AD9207: 12-Bit, 6 GSPS, JESD204B/JESD204C Dual ADC Data Sheet

電子發燒友網為你提供ADI(ADI)AD9207: 12-Bit, 6 GSPS, JESD204B/JESD204C Dual ADC Data Sheet相關產品參數、數據手冊,更有AD9207
2023-10-16 19:02:55

JESD204B規范的傳輸層介紹

電子發燒友網站提供《JESD204B規范的傳輸層介紹.pdf》資料免費下載
2023-11-28 10:43:310

已全部加載完成

亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>