<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>

電子發燒友App

硬聲App

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

電子發燒友網>LEDs>LED照明>用FPGA芯片實現高速異步FIFO的一種方法

用FPGA芯片實現高速異步FIFO的一種方法

12下一頁全文

本文導航

收藏

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴

評論

查看更多

相關推薦

基于FPGA異步FIFO實現

大家好,又到了每日學習的時間了,今天我們來聊一聊基于FPGA異步FIFO實現。 一、FIFO簡介 FIFO是英文First In First Out 的縮寫,是一種先進先出的數據緩存器,它與普通
2018-06-21 11:15:256164

基于FPGA器件實現異步FIFO讀寫系統的設計

異步 FIFO 讀寫分別采用相互異步的不同時鐘。在現代集成電路芯片中,隨著設計規模的不斷擴大,一個系統中往往含有數個時鐘,多時鐘域帶來的一個問題就是,如何設計異步時鐘之間的接口電路。異步 FIFO
2020-07-16 17:41:461050

FPGA片內異步FIFO實例

實例內部系統功能框圖如圖9.72所示。我們通過IP核例化異步FIFO,定時寫入數據,然后再讀出所有數據。通過QuartusII集成的在線邏輯分析儀SignalTap II,我們可以觀察FPGA片內
2019-05-06 00:31:57

FPGA設計的四常用思想與技巧,幫你成為FPGA設計高手!

操作的第二個優點是可以節約緩沖區空間。 巧妙運用乒乓操作還可以達到低速模塊處理高速數據流的效果。 &nbsp; 串并轉換設計技巧 &nbsp; 串并轉換是FPGA設計的
2010-11-01 13:17:36

一種基于FPGA高速導航解算方法設計

集成了常用IP核,使之可以靈活的用來進行系統設計。在單片FPGA芯片實現導航信息的高速解算,將會有廣闊的發展空間。針對現有小型無人機導航解算系統解算速度慢、多處理器臃腫可靠性差的缺點,文中設計了一種
2019-07-03 06:57:34

一種基于FPGA的DSU硬件實現方法

摘要:為了實現對非相干雷達的接收相參處理,基于數字穩定校正(DSU)的原理,采用ALTERA公司的StratixⅡ系列芯片和VHDL編程語言,設計了一種基于FPGA的DSU硬件實現方法。實驗結果表明
2019-06-28 08:27:33

一種基于FPGA的UART實現方法設計

摘要:UART作為RS232協議的控制接口得到了廣泛的應用,將UART的功能集成在FPGA芯片中,可使整個系統更為靈活、緊湊,減小整個電路的體積,提高系統的可靠性和穩定性。提出了一種基于FPGA
2019-06-21 07:17:24

一種基于FPGA的可配置FFT IP核實現設計

中,數字信號處理系統經常要進行高速、高精度的FFF運算?,F場可編程邏輯陣列(FPGA)是一種可定制集成電路,具有面向數字信號處理算法的物理結構。FPGA實現FFT處理器具有硬件系統簡單、功耗低的優點
2019-07-03 07:56:53

異步FIFO和鎖相環結構在CvcloneⅢFPGA中怎么實現?

,影響系統可靠性,要進步提高系統實時性,必須研究開發高速嵌入式雷達信號采集系統。這里結合高速嵌入式數據采集系統,提出一種基于CvcloneⅢFPGA實現異步FIFO和鎖相環(PLL)結構來實現
2019-08-21 06:56:32

兩塊同步FIFO實現異步FIFO功能

也就是說個25M頻率的FIFO寫入數據,個100M(或者不同頻)的FIFO讀出數據。該如何實現呢?不使用異步FIFO
2020-12-03 20:47:22

芯片功能測試的五種方法!

芯片功能測試常用5種方法有板級測試、晶圓CP測試、封裝后成品FT測試、系統級SLT測試、可靠性測試。
2023-06-09 16:25:42

Nexar如何為FPGA設計提供一種全新的方法?

 本文概述了開發這種系統所必須面對的各種設計挑戰,并講解了Altium公司的最新電子設計環境Nexar如何為FPGA設計提供一種全新的方法。這種方法不僅可將處理器有效地集成入FPGA之中,而且成為一種挖掘現有以及未來大容量、低成本FPGA部件應用潛力的系統級
2021-05-08 06:02:24

Xilinx FPGA入門連載55:FPGA 片內異步FIFO實例之功能概述

`Xilinx FPGA入門連載55:FPGA 片內異步FIFO實例之功能概述特權同學,版權所有配套例程和更多資料下載鏈接:http://pan.baidu.com/s/1jGjAhEm 1 功能
2016-03-07 11:32:16

【鋯石A4 FPGA試用體驗】fifo實驗(2)-異步fifo

):https://bbs.elecfans.com/jishu_948330_1_1.html,主要甚至區別在于第步,異步fifo設置方法如下圖。圖(1)三、仿真及分析altera的fifo在讀
2016-11-05 16:57:51

使用Xilinx異步FIFO常見的坑

FIFOFPGA處理跨時鐘和數據緩存的必要IP,可以這么說,只要是任意個成熟的FPGA涉及,定會涉及到FIFO。但是我在使用異步FIFO的時候,碰見幾個大坑,這里總結如下,避免后來者入坑。
2021-02-04 06:23:41

分享一種具有低功耗意識的FPGA設計方法

分享一種具有低功耗意識的FPGA設計方法
2021-04-29 06:15:55

在DSP平臺下對多路交流信號采樣時采用的一種異步采樣方法介紹

本文介紹了一種在DSP平臺下對多路交流信號采樣時采用的一種異步采樣方法。
2021-04-02 07:01:30

基于Verilog的FPGA與USB 2.0高速接口設計

引 言在高速的數據采集或傳輸中,目前使用較多的都是采用USB 2.0接口控制器和FPGA或DSP實現的,本設計在USB 2.0接口芯片CY7C68013的Slave FIFO模式下,利用FPGA作為
2021-06-24 07:00:00

如何利用FIFO實現DSP間雙向并行異步通訊?

FIFO芯片是什么?如何利用FIFO實現DSP間雙向并行異步通訊?
2021-06-02 06:08:17

如何利用FPGA實現異步FIFO設計?

本文系統地介紹了一種由數字信號處理器TMS320C6416、可編程邏輯器件Spartan3E構成的高速系統。
2021-04-13 06:09:36

如何去實現一種高速通信接口的設計?

一種FPGA與DSP的高速通信接口設計與實現方案
2021-06-02 06:07:16

如何去實現一種基于FPGA芯片的可重構數字電路設計

FPGA芯片是由哪些部分組成的?如何去實現一種基于FPGA芯片的可重構數字電路設計?
2021-11-05 08:38:57

如何去實現一種多路高速串口的通信方法?

一種基于VxWorks的多路高速串口的通信方法設計
2021-06-03 06:36:54

如何在FPGA和ASIC設計中結合高速USB功能

ASIC系統?! ∈褂肬SB協議棧知識產權(IP)及外部收發器  在第一種方法中,我們可以在FPGA或ASIC中實現SIE(見圖3)。圖3 FPGA + USB協議棧IP + USB收發器  SIE IP
2012-11-22 16:11:20

如何設計個可靠性高、速度高的異步FIFO電路?

通過對FPGA芯片內部EBRSRAM的深入研究,提出了一種利用格雷碼對地址進行編碼的異步FIFO設計方案。
2021-04-13 06:41:03

怎么利用異步FIFO和PLL結構來實現高速緩存?

結合高速嵌入式數據采集系統,提出一種基于CvcloneⅢ FPGA實現異步FIFO和鎖相環(PLL)結構來實現高速緩存,該結構可成倍提高數據流通速率,增加數據采集系統的實時性。采用FPGA設計高速緩存,能針對外部硬件系統的改變,通過修改片內程序以應用于不同的硬件環境。
2021-04-30 06:19:52

怎么解決異步FIFO設計的難點?

FIFO的基本結構和工作原理異步FIFO設計中的問題與解決辦法FPGA內部軟異步FIFO設計
2021-04-08 07:07:45

探尋FPGA中三跨時鐘域處理方法

以手到擒來。這里介紹的三種方法跨時鐘域處理方法如下:打兩拍;異步雙口 RAM;格雷碼轉換。01方法:打兩拍大家很清楚,處理跨時鐘域的數據有單 bit 和多 bit 之分,而打兩拍的方式常見于處理單 bit
2020-10-20 09:27:37

是否有一種方法來確定GPIF接口在等待GPIF主機的數據時干還是空

GPIF作為個32位奴隸FIFO與2位尋址。我想知道是否有一種方法來確定GPIF接口在等待GPIF主機的數據時“干”還是空。 以上來自于百度翻譯 以下為原文I am using
2019-05-27 14:25:13

有沒有一種方法直接從芯片上讀取27443的程序?

有沒有一種方法直接從芯片上讀取27443的程序?
2019-09-17 13:45:00

一種基于FPGA芯片高速智能節點的硬件結構和軟件設計

本文介紹了一種基于FPGA芯片高速智能節點的硬件結構和軟件設計,旨在提高現在LON網絡的智能節點的處理能力和通用性。
2021-05-06 08:20:28

一種基于FPGA高速通信系統

求大神介紹一種基于FPGA高速通信系統,通過電纜驅動器和接收均衡器,拓展了LVDS信號的傳輸距離。
2021-04-30 06:50:19

一種基于高速轉換芯片ADC08D1000的采集系統的設計和實現

本文詳細介紹了一種基于高速轉換芯片ADC08D1000的采集系統的設計和實現,對設計中的些關鍵性問題給予了解決方案和詳細的分析。
2021-04-23 06:50:03

一種基于高速隔離芯片高速串行隔離型ADC

本文研究設計了一種基于高速隔離芯片高速串行隔離型ADC。該數字隔離型ADC頻帶寬,延時小,穩定性高并且電路結構簡單。利用FPGA作為控制器,很好地實現了模數轉換和隔離傳輸。
2021-05-08 06:14:31

求大佬分享一種基于FPGA的OLED真彩色動態圖像顯示的實現方法

求大佬分享一種基于FPGA的OLED真彩色動態圖像顯示的實現方法
2021-06-01 06:38:14

求大神分享一種高速突發模式誤碼測試儀的FPGA實現方案

求大神分享一種高速突發模式誤碼測試儀的FPGA實現方案
2021-04-29 06:58:18

真正的異步Fifo,NO CLOCK,它們是否存在于fpga世界中?

我有個應用程序可能會更好用個真正的,沒有時鐘的異步fifo,對于年輕人的說服力,這是一種想法,但不需要這個尺寸。http://www.ti.com/lit/ds/symlink
2019-04-23 13:44:46

請問異步FIFO的VHDL實現方法

本文討論了在ASIC設計中數據在不同時鐘之間傳遞數據所產生的亞穩態問題,并提出了一種新的異步FIFO的設計方法,并用VHDL語言進行描述,利用Altera公司的Cyclone系列的EP1C6進行硬件實現,該電路軟件仿真和硬件實現已經通過驗證,并應用到各種電路中。
2021-04-29 06:54:00

請問怎樣去設計一種異步FIFO?

為什么要設計一種異步FIFO?異步FIFO的設計原理是什么?怎樣去設計一種異步FIFO?
2021-06-18 09:20:29

通用SPI總線的FPGA實現方法

, 軟件模擬SPI接口方法雖然簡單方便, 但是速度受到限制,在高速且日益復雜的數字系統中,這種方法顯然無法滿足系統要求,所以采用硬件的方法實現最為切實可行。當前,基于主從處理器結構的系統架構已經成為一種
2019-05-05 09:29:34

采用FPGA實現以太網MII接口擴展設計

可以實現單片機系統接入因特網:一種方法是利用NIC (網絡控制/網卡)實現網絡接口,由單片機來提供所需的網絡協議;另外一種方法是利用具有網絡協議棧結構的芯片和PHY(物理層的接收器)來實現網絡接口,主控
2019-04-30 07:00:16

異步FIFO結構及FPGA設計

首先介紹異步FIFO 的概念、應用及其結構,然后分析實現異步FIFO的難點問題及其解決辦法; 在傳統設計的基礎上提出一種新穎的電路結構并對其進行綜合仿真和FPGA 實現。
2009-04-16 09:25:2946

基于FPGA高速數據接口的實現

本文介紹了一種應用FPGA 器件完成高速數字傳輸的方法,利用這種方法實現無線收發芯片nRF2401A 的高速數據接口。為進一步提高信息的傳輸速率,這里還對待傳輸的數據進行了壓縮處
2009-08-04 09:16:209

基于PCI接口芯片外擴FIFOFPGA實現

介紹了PCI 9054 接口芯片的性能及數據傳輸特點,提出了一種基于PCI 9054 外擴異步FIFO(先進先出)的FPGA(現場可編程門陣列)實現方法。由于PCI 9054 內部FIFO存儲器主要用于數據
2010-01-06 15:20:1044

高速異步FIFO的設計與實現

本文主要研究了用FPGA 芯片內部的EBRSRAM 來實現異步FIFO 設計方案,重點闡述了異步FIFO 的標志信號——空/滿狀態的設計思路,并且用VHDL 語言實現,最后進行了仿真驗證。
2010-01-13 17:11:5840

異步FIFO的VHDL設計

給出了一個利用格雷碼對地址編碼的羿步FIFO實現方法,并給出了VHDL 程序,以解決異步讀寫時鐘引起的問題。
2010-07-16 15:15:4226

Camera Link接口的異步FIFO設計與實現

介紹了異步FIFO在Camera Link接口中的應用,將Camera Link接口中的幀有效信號FVAL和行有效信號LVAL引入到異步FIFO的設計中。分析了FPGA中設計異步FIFO的難點,解決了異步FIFO設計中存在的兩
2010-07-28 16:08:0632

FPGA中基于信元的FIFO設計方法實戰方法

  設計工程師通常在FPGA實現FIFO(先進先出寄存器)的時候,都會使用由芯片提供商所提供的FIFO。但是,由于其通用性使得其針對性變差,某些情況下會變得不方便或者將增加硬
2010-10-27 15:40:3038

一種異步FIFO的設計方法

摘要:使用FIFO同步源自不同時鐘域的數據是在數字IC設計中經常使用的方法,設計功能正確的FUFO會遇到很多問題,探討了兩種不同的異步FIFO的設計思路。兩種思路
2006-03-24 12:58:33680

異步FIFO結構及FPGA設計

摘要:首先介紹異步FIFO的概念、應用及其結構,然后分析實現異步FIFO的難點問題及其解決辦法;在傳統設計的基礎上提出一種新穎的電路結構并對其進行
2009-06-20 12:46:503667

高速異步FIFO的設計與實現

高速異步FIFO的設計與實現   引言   現代集成電路芯片中,隨著設計規模的不斷擴大.一個系統中往往含有數個時鐘。多時鐘帶來的一個問題就是,如何設
2010-04-12 15:13:082790

FPGA設計的高速FIFO電路技術

FPGA設計的高速FIFO電路技術 本文主要介紹高速FIFO電路在數據采集系統中的應用,相關電路主要有高速A/D轉換器、FPGA、SDRAM存儲器等。圖1為本方案的結構框圖。在大容量
2010-05-27 09:58:592226

FIFO芯片IDT72V3680的功能特點及應用

1 FIFO概述   FIFO芯片一種具有存儲功能的高速邏輯芯片,可在高速數字系統中用作數據緩存。FIFO通常利用雙口RAM和讀寫地址產生模塊來實現其功能。FIFO的接口信號包括異步
2010-08-06 10:22:045019

LabVIEW FPGA模塊實現FIFO深度設定

為了解決基于LabVIEWFPGA模塊的DMAFIFO深度設定不當帶來的數據不連續問題,結合LabVIEWFPGA的編程特點和DMA FIFO的工作原理,提出了一種設定 FIFO 深度的方法。對FIFO不同深度的實驗表明,采
2011-09-26 13:45:176924

FPGA實現糾錯編碼的一種方法

本文提出了一種FPGA實現糾錯編碼的設計思想,并以Altera MAX+PluslI為硬件開發平臺。利用FPGA編程的特點,用軟件編程方法,很好的解決了糾錯編碼中存在的碼速變換和實時性問題,實現
2011-11-10 17:10:5961

異步FIFOFPGA與DSP通信中的運用

文中給出了異步FIFO實現代碼和FPGA與DSP的硬件連接電路。經驗證,利用異步FIFO方法,在FPGA與DSP通信中的應用,具有傳輸速度快、穩定可靠、實現方便的優點。
2011-12-12 14:28:2251

異步FIFO結構及FPGA設計

異步FIFO結構及FPGA設計,解決亞穩態的問題
2015-11-10 15:21:374

異步FIFOFPGA與DSP通信中的運用

異步FIFOFPGA與DSP通信中的運用
2016-05-19 11:17:110

基于異步FIFOFPGA與DSP通信中的運用

基于異步FIFOFPGA與DSP通信中的運用
2017-10-19 10:30:5610

基于FIFO實現DSP間的雙向并行異步通訊的方法

介紹了利用CYPRESS公司的FIFO芯片CY7C419實現DSP間雙向并行異步通訊的方法,該方法簡單實用,速度快,特別適用于小數據量的數據相互傳送。文中給出了CY7C419的引腳功能以及用FIFO
2017-10-25 11:35:250

異步FIFOFPGA與DSP通信中的應用解析

代碼和FPGA與DSP的硬件連接電路。經驗證,利用異步FIFO方法,在FPGA與DSP通信中的應用,具有傳輸速度快、穩定可靠、實現方便的優點。 關鍵詞 異步FIFO;FPGA與DSP數據通信;EMIFA
2017-10-30 11:48:441

采用異步FIFO的載波控制字和偽碼控制字的方法

傳輸時發生數據丟失問題得目的,提出采用異步FIFO來緩存大量導航電文數據還有同步器來同步所傳輸的載波控制字和偽碼控制字的方法。通過采用Altera公司的FIFO內核來進行外圍接口信號和控制邏輯設計以及兩級觸發器級聯來實現同步器的試驗設計方法,得到所設計的緩存
2017-11-06 16:35:2710

基于FPGA異步FIFO設計方法詳解

在現代電路設計中,一個系統往往包含了多個時鐘,如何在異步時鐘間傳遞數據成為一個很重要的問題,而使用異步FIFO可以有效地解決這個問題。異步FIFO一種在電子系統中得到廣泛應用的器件,文中介紹了一種基于FPGA異步FIFO設計方法。使用這種方法可以設計出高速、高可靠的異步FIFO。
2018-07-17 08:33:007873

基于異步FIFO結構原理

在現代的集成電路芯片中,隨著設計規模的不斷擴大,一個系統中往往含有數個時鐘。多時鐘域帶來的一個問題就是,如何設計異步時鐘之間的接口電路。異步FIFO(Firstln F irsto ut)是解決這個
2018-02-07 14:22:540

關于一種面向異步FIFO的低開銷容錯機制研究

異步FIFO(Fist-In-First-Out)是一種先入先出的數據緩沖器[1]。由于可以很好地解決跨時鐘域問題和不同模塊之間的速度匹配問題,而被廣泛應用于全局異步局部同步[2](Globally
2018-06-19 15:34:002871

在ASIC中采用VHDL語言實現異步FIFO的設計

異步FIFO廣泛應用于計算機網絡工業中進行異步數據傳送,這里的異步是指發送用一種速率而接收用另一速率,因此異步FIFO有兩個不同的時鐘,一個為讀同步時鐘,一個為寫同步時鐘。
2019-06-11 08:00:002789

FPGA實現自行FIFO設計的方法

設計工程師通常在FPGA實現FIFO(先進先出寄存器)的時候,都會使用由芯片提供商所提供的FIFO。但是,由于其通用性使得其針對性變差,某些情況下會變得不方便或者將增加硬件成本。此時,需要進行自行
2018-11-28 08:10:006709

一種基于FPGA內部存儲器的適合音頻解嵌的高效異步FIFO設計

異步FIFO存儲器是一種在數據交互系統中得到廣泛應用的先進先出邏輯器件,具有容納異步信號的頻率(或相位差異)的特點。使用異步FIFO可以在兩個不同時鐘系統之間快速而方便地傳輸實時數據。因此,異步FIFO被廣泛應用于實時數據傳輸、網絡接口、圖像處理等方面。
2020-01-29 16:54:00718

基于XC3S400PQ208 FPGA芯片實現異步FIFO模塊的設計

問題的有效方法。異步FIFO一種在電子系統中得到廣泛應用的器件,多數情況下它都是以一個獨立芯片的方式在系統中應用。本文介紹一種充分利用FPGA內部的RAM資源,在FPGA內部實現異步FIFO模塊的設計方法。這種異步FIFO比外部 FIFO 芯片更能提高系統的穩定性。
2020-07-21 17:09:361327

如何使用FPGA實現異步FIFO硬件

。本文提出了一種用Xilinx公司的FPGA芯片實現異步HFO的設計方案,重點強調了設計有效、可靠的握手信號EMPTY與FULL的方法,并給出了其VERILOG語言實現的仿真圖。
2021-01-15 15:27:009

如何使用FPGA實現節能型可升級異步FIFO

提出了一種節能并可升級的異步FIFOFPGA實現。此系統結構利用FPGA內自身的資源控制時鐘的暫停與恢復,實現了高能效、高工作頻率的數據傳輸。該系統在Xilinx的VC4VSX55芯片實現,實際
2021-02-02 15:15:0016

Xilinx異步FIFO的大坑

FIFOFPGA處理跨時鐘和數據緩存的必要IP,可以這么說,只要是任意一個成熟的FPGA涉及,一定會涉及到FIFO。但是我在使用異步FIFO的時候,碰見幾個大坑,這里總結如下,避免后來者入坑。
2021-03-12 06:01:3412

異步bus交互(三)—FIFO

跨時鐘域處理 & 亞穩態處理&異步FIFO1.FIFO概述FIFO:  一、先入先出隊列(First Input First Output,FIFO)這是一種傳統的按序執行方法,先進
2021-12-17 18:29:3110

異步FIFO之Verilog代碼實現案例

同步FIFO的意思是說FIFO的讀寫時鐘是同一個時鐘,不同于異步FIFO,異步FIFO的讀寫時鐘是完全異步的。同步FIFO的對外接口包括時鐘,清零,讀請求,寫請求,數據輸入總線,數據輸出總線,空以及滿信號。
2022-11-01 09:58:161190

異步fifo詳解

異步fifo詳解 一. 什么是異步FIFO FIFO即First in First out的英文簡稱,是一種先進先出的數據緩存器,與普通存儲器的區別在于沒有外部讀寫的地址線,缺點是只能順序的讀取
2022-12-12 14:17:412793

FIFO設計—異步FIFO

異步FIFO主要由五部分組成:寫控制端、讀控制端、FIFO Memory和兩個時鐘同步端
2023-05-26 16:17:20914

同步FIFO異步FIFO的區別 同步FIFO異步FIFO各在什么情況下應用

簡單的一種,其特點是輸入和輸出都與時鐘信號同步,當時鐘到來時,數據總是處于穩定狀態,因此容易實現數據的傳輸和存儲。 而異步FIFO則是在波形的上升沿和下降沿上進行處理,在輸入輸出端口處分別增加輸入和輸出指針,用于管理數據的讀寫。異步FIFO的輸入和輸出可同時進行,中間可以
2023-10-18 15:23:58790

請問異步FIFO的溢出操作時怎么樣判斷的?

請問異步FIFO的溢出操作時怎么樣判斷的? 異步FIFO是數據傳輸的一種常用方式,在一些儲存器和計算機系統中,常常會用到異步FIFO。作為一種FIFO,異步FIFO經常面臨兩種情況:溢出
2023-10-18 15:28:41299

已全部加載完成

亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>