74LS161是具有異步置零、計數、預置數和保持功能的可編程集成中規模同步4位二進制加法計數器。
用Muhisim仿真軟件虛擬儀器中的字組產生器做信號源產生所需的時鐘脈沖、控制信號,用邏輯分析儀顯示時鐘脈沖、控制信號及狀態輸出信號的波形,通過仿真實驗可直觀描述計數器的工作過程。
1、Multisim仿真實驗方法
Muhisim仿真實驗方法如下:
(1)創建電路
確定字組產生器產生74LS161計數器所需的時鐘脈沖、控制信號,邏輯分析儀所顯示的時鐘脈沖、控制信號及狀態輸出信號。
74LS161計數器可從Muhisim的TTL數字IC庫中找出,字組產生器、邏輯分析儀分別從虛擬儀器庫中找出。
(2)設置字組產生器
確定字組產生器產生的74LS161計數器所需的時鐘脈沖、控制信號等各個字的內容,在字組產生器中依次輸入各字組數據,進行所有字組信號的設置。
(3)仿真運行分析
進行實驗仿真,分析仿真實驗結果。
2、Multisim仿真實驗舉例
74LS161計數器的功能表如表1所示,其中CLK為時鐘脈沖輸入信號、ENP及ENT為計數控制信號、L0AD為預置數控制信號、CLR為異步置零控制信號、ABCD為預置數輸入信號、QAQBQCQD為狀態輸出信號、RCO為進位輸出信號。
2.1、仿真實驗電路創建
實驗時附加與非門將計數器74LS161用同步置零法構成計數范圍為0000~1001的十進制計數器,并用CIR異步置零信號將計數器置于0000初始狀態,計數器工作時所用到的工作方式有異步清零、二進制計數和預置數,全面反映了計數器的工作過程。
表174LS161的功能表
構建仿真實驗電路如圖1所示。其中,字組產生器輸出時鐘脈沖CLK、異步置0信號CLR,邏輯分析儀顯示時鐘脈沖/CLK、異步置0信號/CLR、預置數控制信號/LOAD及狀態輸出信號QA~QD的波形。
圖1 ? 集成計數器74LS161的仿真實驗電路
注意,Multisim10版本中,74LS161的時鐘脈沖CLK為下降沿觸發,附加反相器74LS04修正為與實際器件一致的上升沿觸發方式。
評論
查看更多