<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何防止高速PCB設計布線系統受干擾

OUMx_pcbworld ? 來源:cc ? 2019-01-24 15:44 ? 次閱讀

高速PCB設計布線系統的傳輸速率在穩步加快的同時也帶來了某種防干擾的脆弱性,這是因為傳輸信息的頻率越高,信號的敏感性增加,同時它們的能量越來越弱,此時的布線系統就越容易受干擾。

干擾無處不在,電纜及設備會對其他元件產生干擾或被其他干擾源嚴重干擾,例如:計算機屏幕、移動電話、電動機、無線電轉播設備、數據傳輸及動力電纜等。此外,潛在的竊聽者、網絡犯罪及黑客不斷增加,因為他們對UTP電纜信息傳輸的攔截會造成巨大的損害及損失。

尤其在使用高速數據網絡時,攔截大量信息所需要的時間顯著低于攔截低速數據傳輸所需要的時間。數據雙絞線中的絞合線對在低頻下可以靠自身的絞合來抵抗外來干擾及線對之間的串音,但在高頻情況下(尤其在頻率超過250MHz以上時),僅靠線對絞合已無法達到抗干擾的目的,只有屏蔽才能夠抵抗外界干擾。

電纜屏蔽層的作用就像一個法拉第護罩,干擾信號會進入到屏蔽層里,但卻進入不到導體中。因此,數據傳輸可以無故障運行。由于屏蔽電纜比非屏蔽電纜具有較低的輻射散發,因而防止了網絡傳輸被攔截。屏蔽網絡(屏蔽的電纜及元器件)能夠顯著減小進入到周圍環境中而可能被攔截的電磁能輻射等級。

不同干擾場的屏蔽選擇干擾場主要有電磁干擾及射頻干擾兩種。電磁干擾(EMI)主要是低頻干擾,馬達、熒光燈以及電源線是通常的電磁干擾源。射頻干擾(RFI)是指無線頻率干擾,主要是高頻干擾。無線電、電視轉播、雷達及其他無線通訊是通常的射頻干擾源。

對于抵抗電磁干擾,選擇編織屏蔽最為有效,因其具有較低的臨界電阻;對于射頻干擾,箔層屏蔽最有效,因編織屏蔽依賴于波長的變化,它所產生的縫隙使得高頻信號可自由進出導體;而對于高低頻混合的干擾場,則要采用具有寬帶覆蓋功能的箔層加編織網的組合屏蔽方式。通常,網狀屏蔽覆蓋率越高,屏蔽效果就越好。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4241

    文章

    22549

    瀏覽量

    387159
  • 電磁干擾
    +關注

    關注

    36

    文章

    2113

    瀏覽量

    104862

原文標題:高速PCB設計中的屏蔽方法

文章出處:【微信號:pcbworld,微信公眾號:PCBworld】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    PCB技術中的高速PCB設計中的屏蔽方法

    一站式PCBA智造廠家今天為大家講講高速PCB設計中的屏蔽方法有哪些?高速PCB設計中的屏蔽方法高速PC
    的頭像 發表于 08-08 10:19 ?903次閱讀
    <b class='flag-5'>PCB</b>技術中的<b class='flag-5'>高速</b><b class='flag-5'>PCB設計</b>中的屏蔽方法

    高速PCB設計經驗與體會

    本帖最后由 eehome 于 2013-1-5 09:53 編輯 高速PCB設計已成為數字系統設計中的主流技術,PCB的設計質量直接關系到系統
    發表于 03-31 14:29

    高速pcb設計指南。

    高速PCB設計指南之(一~八 )目錄2001/11/21CHENZHI/LEGENDSILICON一、1、PCB布線2、PCB布局3、
    發表于 07-13 16:18

    原創|高速PCB設計布線的基本要求

    高速PCB設計中常規PCB布線,有以下基本要求:(1)QFP、SOP等封裝的矩形焊盤出線,應從PIN中心引出(一般采用鋪shape)(2)布線
    發表于 01-23 09:36

    原創|高速PCB設計布線的基本要求

    高速PCB設計中常規PCB布線,有以下基本要求:(1)QFP、SOP等封裝的矩形焊盤出線,應從PIN中心引出(一般采用鋪shape)(2)布線
    發表于 01-23 16:04

    高速PCB設計布線基本要求

    ` 本帖最后由 飛翔的烏龜005 于 2017-2-10 10:43 編輯 高速PCB設計中常規PCB布線,有以下基本要求:(1)QFP、SOP等封裝的矩形焊盤出線,應從PIN中心
    發表于 02-10 10:42

    高速PCB設計布線基本要求

    高速PCB設計中常規PCB布線,有以下基本要求:(1)QFP、SOP等封裝的矩形焊盤出線,應從PIN中心引出(一般采用鋪shape)(2)布線
    發表于 02-16 15:06

    解決高速PCB設計EMI(電磁干擾)的九大規則

    。規則四:高速信號的特性阻抗連續規則高速信號,在層與層之間切換的時候必須保證特性阻抗的連續,否則會增加EMI的輻射。也就是說,同層的布線的寬度必須連續,不同層的走線阻抗必須連續。規則五:高速
    發表于 11-02 12:11

    高速PCB設計中廣關注的問題和解決方法

    Buffer特性,用SPICE模型描述封裝參數?! ∪绾我种齐姶?b class='flag-5'>干擾  PCB是產生電磁干擾(EMI)的源頭,所以PCB設計直接關系到電子產品的電磁兼容性()。如果在
    發表于 09-19 15:45

    高速PCB設計中的屏蔽方法

    高速PCB設計布線系統的傳輸速率在穩步加快的同時也帶來了某種防干擾的脆弱性,這是因為傳輸信息的頻率越高,信號的敏感性增加,同時它們的能量越來
    發表于 07-17 18:55

    高速PCB設計指南

    高速PCB設計指南之(一~八 )目錄      2001/11/21  一、1、PCB布線2、
    發表于 08-04 14:14 ?0次下載

    高速PCB設計指南之一

    高速PCB設計指南之一 第一篇  PCB布線PCB設計中,布線是完成產品設計的重要
    發表于 11-11 14:57 ?610次閱讀

    高速PCB設計中的屏蔽方法

    高速PCB設計布線系統的傳輸速率在穩步加快的同時也帶來了某種防干擾的脆弱性,這是因為傳輸信息的頻率越高,信號的敏感性增加,同時它們的能量越來
    發表于 10-30 11:54 ?630次閱讀

    高速PCB設計中怎樣去屏蔽

    高速PCB設計布線系統的傳輸速率在穩步加快的同時也帶來了某種防干擾的脆弱性,這是因為傳輸信息的頻率越高,信號的敏感性增加,同時它們的能量越來
    的頭像 發表于 02-27 17:19 ?763次閱讀

    PCB設計中的高速電路布局布線(上)

    高速電路無疑是PCB設計中要求非常嚴苛的一部分,因為高速信號很容易被干擾,導致信號質量下降,所以在PCB設計的過程中就需要避免或降低這種情況
    的頭像 發表于 11-06 15:14 ?337次閱讀
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>