<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

解析PCB設計中的直角走線

電子工程師 ? 來源:cc ? 2019-02-05 08:49 ? 次閱讀

布線(Layout)是PCB設計工程師最基本的工作技能之一。走線的好壞將直接影響到整個系統的性能,大多數高速的設計理論也要最終經過Layout得以實現并驗證,由此可見,布線在高速PCB設計中是至關重要的。下面將針對實際布線中可能遇到的一些情況,分析其合理性,并給出一些比較優化的走線策略。

直角走線

直角走線一般是PCB布線中要求盡量避免的情況,也幾乎成為衡量布線好壞的標準之一,那么直角走線究竟會對信號傳輸產生多大的影響呢?從原理上說,直角走線會使傳輸線的線寬發生變化,造成阻抗的不連續。其實不光是直角走線,頓角,銳角走線都可能會造成阻抗變化的情況。

直角走線的對信號的影響就是主要體現在三個方面:

一是拐角可以等效為傳輸線上的容性負載,減緩上升時間;

二是阻抗不連續會造成信號的反射;

三是直角尖端產生的EMI。

不同角度走線的拐角線寬變化

傳輸線的直角帶來的寄生電容可以由下面這個經驗公式來計算:

C=61W(Er)[size=1]1/2[/size]/ZO

在上式中,C就是指拐角的等效電容(單位:pF),W指走線的寬度(單位:inch),er指介質的介電常數,zo就是傳輸線的特征阻抗。舉個例子,對于一個4Mils的50歐姆傳輸線(er為4.3)來說,一個直角帶來的電容量大概為0.OlO1pF,進而可以估算由此引起的上升時間變化量:

T10-90%=2.2*C*ZO/2=2.2*0.0101*50/2=0.556ps

通過計算可以看出,直角走線帶來的電容效應是極其微小的。

由于直角走線的線寬增加,該處的阻抗將減小,于是會產生一定的信號反射現象,我們可以根據傳輸線章節中提到的阻抗計算公式來算出線寬增加后的等效阻抗,然后根據經驗公式計算反射系數:

p=(Zs-Z0)/(Zs+Z0)

一般直角走線導致的阻抗變化在7%-20%之間,因而反射系數最大為0.1左右。而且,從下圖可以看到,在W/2線長的時間內傳輸線阻抗變化到最小,再經過W/2時間又恢復到正常的阻抗,整個發生阻抗變化的時間極短,往往在1Ops之內,這樣快而且微小的變化對一般的信號傳輸來說幾乎是可以忽略的。

90度拐角分析

如果你想學習更全面的PCB設計知識,

可以了解我們的Allegro 弟子計劃一對一課程。

很多人對直角走線都有這樣的理解,認為尖端容易發射或接收電磁波,產生EMI,這也成為許多人認為不能直角走線的理由之一。然而很多實際測試的結果顯示,直角走線并不會比直線產生很明顯的EMI。也許目前的儀器性能,測試水平制約了測試的精確性,但至少說明了一個問題,直角走線的輻射已經小于儀器本身的測量誤差。

總的說來,直角走線并不是想象中的那么可怕。至少在GHz以下的應用中,其產生的任何諸如電容,反射,EMI等效應在TDR測試中幾乎體現不出來,高速PCB設計工程師的重點還是應該放在布局,電源/地設計,走線設計,過孔等其他方面。

當然,盡管直角走線帶來的影響不是很嚴重,但并不是說我們以后都可以走直角線,注意細節是每個優秀工程師必備的基本素質,而且,隨著數字電路的飛速發展,PCB工程師處理的信號頻率也會不斷提高,到10GHz以上的RF設計領域,這些小小的直角都可能成為高速問題的重點對象。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4243

    文章

    22552

    瀏覽量

    387299
  • 直角走線
    +關注

    關注

    0

    文章

    22

    瀏覽量

    10679

原文標題:淺談PCB設計中的走線——直角走線

文章出處:【微信號:FANYPCB,微信公眾號:凡億PCB】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    PCB.為什么不能銳角和直角?# #pcb設計 #硬聲新人計劃

    PCB設計
    學習電子知識
    發布于 :2022年09月23日 17:51:48

    [原創]PCB Layout策略

    ,布線在高速PCB設計是至關重要的。下面將針對實際布線可能遇到的一些情況,分析其合理性,并給出一些比較優化的策略。主要從
    發表于 08-20 20:58

    PCB Layout的專業策略

    問題,直角的輻射已經小于儀器本身的測量誤差??偟恼f來,直角并不是想象
    發表于 08-13 15:44

    PCB直角的影響與計算方式。詳解

    $ z/ V( f0 C5 c  總的說來,直角并不是想象的那么可怕。至少在GHz以下的應用,其產生的任何諸如電容,反射,EMI等效
    發表于 10-28 15:08

    詳解PCB直角的影響與計算方式。

    ! j9 K# {: E  總的說來,直角并不是想象的那么可怕。至少在GHz以下的應用,其產生的任何諸如電容,反射,EMI等效應在T
    發表于 11-07 09:40

    PCB直角的對信號的影響有哪些?

    不出來,高速PCB設計工程師的重點還是應該放在布局,電源/地設計,設計,過孔等其他方面。當然,盡管直角線帶來的影響不是很嚴重,但并不是
    發表于 11-18 17:29

    PCB LAYOUT 直角、差分走和蛇形

    的測量誤差??偟恼f來,直角并不是想象的那么可怕。至少在GHz以下的應用,其產生的任何諸如電容,反射,EMI等效應在 TDR測試
    發表于 01-12 14:53

    為什么PCB避免出現銳角和直角?

    ??偟恼f來,直角并不是想象的那么可怕。至少在非射頻及高速電路的應用,其產生的任何諸如電容,反射,EMI等效應在TDR測試
    發表于 08-12 15:09

    PCB設計布線的3種特殊技巧

    電容,反射,EMI等效應在TDR測試幾乎體現不出來,高速PCB設計工程師的重點還是應該放在布局,電源/地設計,設計,過孔等其他方面。當然,盡管
    發表于 09-17 17:31

    PCB時為什么要盡量避免銳角和直角?

    出現,直角一般是布線要求盡量避免的情況,也幾乎成為衡量布線好壞的標準之一,那么直角
    發表于 09-21 11:48

    PCB Layout三個方面的策略

    布線(Layout)是PCB設計工程師最基本的工作技能之一。的好壞將直接影響到整個系統的性能,大多數高速的設計理論也要最終經過Layout得以實現并驗證,由此可見,布線在高速PCB設計
    發表于 05-23 08:52

    PCB Layout 直角、差分走和蛇形

    ,EMI等效應在 TDR測試幾乎體現不出來,高速PCB設計工程師的重點還是應該放在布局,電源/地設計,設計,過孔等其他方面。當然,盡管直角
    發表于 06-10 10:11

    PCB Layout的策略怎么優化?

    布線(Layout)是PCB設計工程師最基本的工作技能之一。的好壞將直接影響到整個系統的性能,大多數高速的設計理論也要最終經過Layout得以實現并驗證,由此可見,布線在高速PCB設計
    發表于 08-05 06:40

    PCB為什么不能直角?

    采訪過蘋果公司CEO的B站up主-何同學,近期更新一條視頻,有出現過他自己設計的PCB圖。很多人說他不應該直角。
    發表于 09-08 16:54

    為什么PCB不能出現銳角和直角呢?

    為什么PCB不能出現銳角和直角?而且也不能
    發表于 04-11 16:31
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>