<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

單片機設計經驗總結(干擾抑制元件及抗干擾能力的主要手段)

電子工程師 ? 來源:網絡整理 ? 作者:工程師姚遠香 ? 2018-07-15 07:27 ? 次閱讀

單片機設計注意總結

1.降低外時鐘頻率

外時鐘是高頻的噪聲源,除能引起對本應用系統的干擾之外,還可能產生對外界的干擾,以8051單片機為例

最短指令周期1μs時,外時鐘是12MHz。而同樣速度的Motorola 單片機系統時鐘只需4MHz微控制器產生的最有影響的高頻噪聲大約是時鐘頻率的3倍

2.低噪聲系列單片機

改進的技術將電源、地安排在兩個相鄰的引腳上,外部去耦電容在PCB設計上更容易安排

3.時鐘監測電路、看門狗技術與低電壓復位

時鐘監控有效與省電指令STOP是一對矛盾。只能使用其中之一。 看門狗技術是監測應用程序中的一段定時中斷低電壓復位技術是監測單片機電源電壓,當電壓低于某一值時產生復位信號。由于單片機技術的發展,單片機本身對電源電壓范圍的要求越來越寬。電源電壓從當初的5V降至3.3V并繼續下降到2.7V、2.2V、1.8V。在是否使用低電壓復位功能時應根據具體應用情況權衡一下

4. EFT技術

毛刺會成為觸發信號干擾正常的時鐘信號。交替使用施密特電路和RC濾波可以使這類毛刺不起作用,這就是EFT技術

5.軟件方面的措施

單片機本身在指令設計上也有一些抗干擾的考慮

以上提到的是當前廣泛使用的單片機應該具有的內部抗干擾措施。在選用單片機時,要檢查一下這些性能是否都有,以求設計出可靠性高的系統。這里要提醒的是最后對不用的ROM要做處理。原則是萬一程序落到這里可以自恢復。

用于單片機系統的干擾抑制元件

1.去耦電容

每個集成電路的電源、地之間應配置一個去耦電容, 吸收或提供該集成電路內部三極管導通、截止引起的電流變化(di/dt),從而降低系統噪聲, 要選高頻特性好的獨石電容或瓷片電容作去耦電容。每塊印制電路板電源引入的地方要安放一只大容量的儲能電容。鉭電容則比電解電容效果更好,使用時要與去耦電容成對使用

2.抑制高頻的電感

用粗漆包線穿入軸向有幾個孔的鐵氧體芯,就構成了高頻扼制器件。將其串入電源線或地線中可阻止高頻信號從電源/地線引入。這種元件特別適用于隔開一塊印制電路板上的模擬電路區、數字電路區、以及大功率驅動區的供電。應該注意的是它必須放在該區儲能電容與電源之間而不能放在儲能電容與用電器件之間

3.自恢復保險絲

這是用一種新型高分子聚合材料制成的器件,當電流低于其額定值時,它的直流電阻只有零點幾歐。而電流大到一定程度,它的阻值迅速升高,引起發熱,而越熱電阻越大,從而阻斷電源電流。當溫度降下來以后能自動恢復正常。這種器件可防止CMOS器件在遇到強沖擊型干擾時引起所謂“可控硅觸發”現象。這種現象指集成電路硅片的基體變得導通,從而引起電流增大,導致CMOS集成電路發熱乃至燒毀。

4.防雷擊器件

室外使用的單片機系統或電源線、信號線從室外架空引入室內的,要考慮系統的防雷擊問題

氣體放電管TVS, 這類元器件要和抗共模和抗差模干擾的電感配合使用以提高抗干擾效果。

提高單片機系統抗干擾能力的主要手段

1.接地

這里的接地指接大地,也稱作保護地。為單片機系統提供良好的地線,對提高系統的抗干擾能力極為有益。特別是對有防雷擊要求的系統,良好的接地至關重要為單片機供電的電源的地俗稱邏輯地,它們和大地的地的關系可以相通、浮空、或接一電阻,要視應用場合而定。不能把地線隨便接在暖氣管子上。絕對不能把接地線與動力線的火線、零線中的零線混淆

2.隔離與屏蔽

典型的信號隔離是光電隔離。屏蔽則是用來隔離空間輻射的,對噪聲特別大的部件,如開關電源,用金屬盒罩起來。對特別怕干擾的模擬電路,如高靈敏度的弱信號放大電路可屏蔽起來。而重要的是金屬屏蔽本身必須接真正的地

3.濾波

濾波器的配置指標是插入損耗。插入損耗過低起不到抑制噪聲的作用,而過高的插入損耗會導致“漏電”,

印制電路板的布線與工藝

印制電路板的設計對單片機系統能否抗干擾非常重要。要本著盡量控制噪聲源、盡量減小噪聲的傳播與耦合,盡量減小噪聲的吸收這三大原則設計印制電路板和布線。當你設計單片機用印制電路板時,不仿對照下面的條條檢查一下。

·印制電路板要合理區分,單片機系統通??煞秩齾^,即模擬電路區(怕干擾),數字電路區(即怕干擾、又產生干擾),功率驅動區(干擾源)。

·印刷板按單點接電源、單點接地原則送電。三個區域的電源線、地線由該點分三路引出。噪聲元件與非噪聲元件要離得遠一些。

·時鐘振蕩電路、特殊高速邏輯電路部分用地線圈起來。讓周圍電場趨近于零。

·I/O驅動器件、功率放大器件盡量靠近印刷板的邊,靠近引出接插件。

·能用低速的就不用高速的,高速器件只用在關鍵的地方。

·使用滿足系統要求的最低頻率的時鐘,時鐘產生器要盡量靠近用到該時鐘的器件。

·石英晶體振蕩器外殼要接地,時鐘線要盡量短,且不要引得到處都是。

·使用450的折線布線,不要使用900折線,以減小高頻信號的發射。

·單面板、雙面板,電源線、地線要盡量的粗。信號線的過孔要盡量少。

·4 層板比雙面板噪聲低20dB。6層板比4層板噪聲低10dB。經濟條件允許時盡量用多層板。

·關鍵的線盡量短并要盡量粗,并在兩邊加上保護地。將敏感信號和噪聲場帶信號通過一條扁帶電纜引出的話,要用地線-信號-地線-信號-地線。..。..的方式引出。

·石英振蕩器下面、噪聲敏感器件下面要加大地的面積而不應該走其它信號線。

·任何信號線都不要形成環路,如不可避免,環路應盡量小。

·時鐘線垂直于I/O線比平行于I/O線干擾小,時鐘線要遠離I/O線。

·對A/D類器件,數字部分與模擬部分寧可繞一下也不要交叉。噪聲敏感線不要與高速線、大電流線平行。

·單片機及其它IC電路,如有多個電源、地端的話,每端都要加一個去耦電容。

·單片機不用的I/O端口要定義成輸出。

·每個集成電路要加一個去耦電容,要選高頻信號好的獨石電容式瓷片電容作去耦電容。去耦電容焊在印制電路板上時,引腳要盡量短。

·從高噪聲區來的信號要加濾波。繼電器線圈處要加放電二極管??梢杂么粋€電阻的辦法來軟化I/O線的跳變沿或提供一定的阻尼。

·用大容量的鉭電容或聚脂電容而不用電解電容作電路充電的儲能電容。因為電解電容分布電感較大,對高頻無效。使用電解電容時要與高特性好的去耦電容成對使用。

·需要時,電源線、地線上可加用銅線繞制鐵氧體而成的高頻扼流器件阻斷高頻噪聲的傳導。

·弱信號引出線、高頻、大功率引出電纜要加屏蔽。引出線與地線要絞起來。

·印刷板過大、或信號線頻率過高,使得線上的延遲時間大于等于信號上升時間時,該線要按傳輸線處理,要加終端匹配電阻。

·盡量不要使用IC 插座,把IC直接焊在印刷板上,IC座有較大的分布電容。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 單片機
    +關注

    關注

    6008

    文章

    44060

    瀏覽量

    622595
  • 電容
    +關注

    關注

    98

    文章

    5626

    瀏覽量

    147644
  • 電感
    +關注

    關注

    51

    文章

    5749

    瀏覽量

    101190
收藏 人收藏

    評論

    相關推薦

    單片機硬件抗干擾經驗總結

    在研制帶處理器的電子產品時,如何提高抗干擾能力和電磁兼容性?
    發表于 03-11 10:15 ?2088次閱讀

    [分享]論字電路抗干擾能力

    。典型的干擾傳 播路徑是通過導線的傳導和空間的輻射。 (3)敏感器件  指容易***擾的對象。如:A/D、D/A變換器,單片機,數字IC, 弱信號放大器等。 抗干擾設計的基本原則是:  抑制
    發表于 12-26 10:34

    單片機硬件設計經驗總結

    旁路電容不能帶引線?! 。?) 在單片機控制系統中,地線的種類有很多,有系統地、屏蔽地、邏輯地、模擬地等,地線是否布局合理,將決定電路板的抗干擾能力。在設計地線和接地點的時候,應該考慮以下
    發表于 10-14 13:02

    轉:單片機干擾的設計經驗分享

    的傳導和空間的輻射。(3)敏感器件,指容易***擾的對象。如:A/D、D/A變換器,單片機,數字IC,弱信號放大器等。抗干擾設計的基本原則是:抑制干擾源,切斷
    發表于 08-08 15:49

    單片機干擾的設計經驗

    導線的傳導和空間的輻射。 (3)敏感器件,指容易***擾的對象。如:A/D、D/A變換器,單片機,數字IC,弱信號放大器等。 抗干擾設計的基本原則是:抑制干擾源,切斷
    發表于 09-01 11:16

    單片機干擾的設計經驗

    導線的傳導和空間的輻射。 (3)敏感器件,指容易***擾的對象。如:A/D、D/A變換器,單片機,數字IC,弱信號放大器等。 抗干擾設計的基本原則是:抑制干擾源,切斷
    發表于 04-10 10:06

    單片機設計過程中的抗干擾措施

    接地,以減小相互干擾。 大功率器件盡可能放在電路板邊緣。 (7)在單片機I/O口,電源線,電路板連接線等關鍵地方使用抗干擾元件如磁珠、磁環、電源濾波器,屏蔽罩,可顯著提高電路的
    發表于 09-13 19:07

    單片機開發實現抗干擾措施

    IC, 弱信號放大器等。針對形成干擾單片機芯片的三要素,采取的抗干擾主要有以下手段。1 抑制
    發表于 09-14 16:55

    51單片機應用系統中的軟件抗干擾

    本文主要根據個人實踐經驗,針對單片機系統應用中常遇到的干擾問題,以軟件鳊程的角度提供和介紹一些抗干擾和白復位得方法和心得。
    發表于 11-12 11:15 ?16次下載

    如何提高單片機抗干擾能力1

    單片機很容易跳電,如何提高單片機抗干擾能力1,感興趣的小伙伴們可以瞧一瞧。
    發表于 11-14 16:18 ?7次下載

    具高抗干擾能力單片機通訊電路設計

    具高抗干擾能力單片機通訊電路設計
    發表于 01-23 20:48 ?16次下載

    提高單片機抗干擾能力,讓你的設計少走彎路

    如何提高單片機抗干擾讓你少走彎路 搞過產品的朋友都有體會,一個設計看似簡單,硬件設計和代碼編寫很快就搞定,但在調試過程中卻或多或少的意外,這些都是抗干擾能力不夠的體現。 下面討論一下
    發表于 10-13 22:21 ?832次閱讀

    提高單片機系統抗干擾能力的3個手段

    單片機系統提供良好的地線,對提高系統的抗干擾能力極為有益。特別是對有防雷擊要求的系統,良好的接地至關重要。
    發表于 02-10 10:05 ?0次下載
    提高<b class='flag-5'>單片機</b>系統<b class='flag-5'>抗干擾</b><b class='flag-5'>能力</b>的3個<b class='flag-5'>手段</b>

    總結單片機硬件抗干擾經驗

    在研制帶器的電子產品時,如何提高抗干擾能力和電磁兼容性?
    發表于 02-10 11:16 ?3次下載
    <b class='flag-5'>總結</b>:<b class='flag-5'>單片機</b>硬件<b class='flag-5'>抗干擾</b><b class='flag-5'>經驗</b>

    單片機抗干擾措施有哪些?

    電磁干擾(EMI)問題日益成為影響單片機穩定性與可靠性的主要障礙。因此,探討和實施有效的抗干擾措施對于提高單片機系統的性能至關重要。下面為大
    的頭像 發表于 03-15 16:36 ?565次閱讀
    <b class='flag-5'>單片機</b><b class='flag-5'>抗干擾</b>措施有哪些?
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>