<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Synopsys正式推出HAPS-80D桌面系統 專為中端SoC原型驗證而設計

西西 ? 作者:廠商供稿 ? 2018-05-21 15:00 ? 次閱讀

重點:

將HAPS-80領先的性能拓展至可輕松訪問的桌面形態。

內置可用于軟件調試和設計交互的基礎架構。

自動化原型設計流程實現高速的原型板啟動調試。

廣泛的子板生態體系,使得軟件開發和系統驗證可在實際的I/O環境下進行。

2018年5月21日,中國 北京——全球第一大芯片自動化設計解決方案提供商及全球第一大芯片接口IP供應商、信息安全和軟件質量的全球領導者Synopsys(NASDAQ: SNPS)近日正式推出其面向中端SoC原型驗證市場的HAPS?-80桌面系統(HAPS-80D)。Synopsys HAPS-80D系統是基于HAPS-80原型驗證產品系列而開發,HAPS-80目前已部署超過1,500套系統。HAPS-80D高性能原型驗證系統開箱即可使用,其內置接口可方便立即進行設計交互,加速軟件開發和系統驗證。

Synopsys HAPS-80D桌面型原型驗證解決方案

聯蕓科技副總裁李國陽說:“聯蕓科技開發了適用于消費級和企業級應用環境的業界領先的SSD控制器。Synopsys HAPS提供的高性能集成原型驗證解決方案,使我們的設計團隊可以加快軟件開發速度,并且可以在桌面上進行實體接口測試?!?/p>

HAPS-80D專為中端SoC原型驗證而設計,通過特殊的內置基礎架構支持GPIO,UART和各種SoC外設,從而加速原型的啟動調試,以及與實際I/O進行交互。HAPS-80D的I/O靈活性可幫助實現各種連接的優化,以滿足多FPGA的設計要求。HAPS-80D還為HAPS GSV(Global State Visibility)提供內置調試基礎架構,支持Synopsys的Verdi?SoC調試平臺,并且能通過Arm?CoreSight,JTAG20或MICTOR 38接口直連到軟件調試器。

HAPS-80D可提供業界最佳的FPGA內部通信性能,其高速時分域多路復用(HSTDM)技術,支持系統路由和設計信號以單端1.4Gbps的速度傳輸。憑借其自動分區和原型驗證流程,HAPS-80D可輕松擴展以增加設計容量和復雜性。HAPS-80D是Synopsys Verification Continuum平臺的一部分,可在Synopsys VCS?仿真、ZeBu?硬件仿真和HAPS原型驗證解決方案之間輕松移植,從而節省數月的設計和驗證時間,輕松解決上市時間方面的挑戰。

Synopsys Verification Group主管工程業務的副總裁Benoit Lemonnier表示:“像聯蕓科技這樣的行業領導者越來越需要一款集成的原型驗證解決方案,以驗證其SoC的I/O連接性和性能指標。HAPS-80D是一款高性能桌面型原型驗證解決方案,專注于加快軟件開發和系統驗證速度,幫助軟件開發人員和系統工程師提高生產力并縮短產品上市的時間。

關于Synopsys

Synopsys(Synopsys, Inc.,納斯達克股票市場代碼: SNPS)致力于創新改變世界,在芯片(Silicon)到軟件(Software)的眾多領域,Synopsys始終引領和參與全球各個科技公司的緊密合作,共同開發人們所依賴的電子產品和軟件應用。Synopsys 是全球排名第一的芯片自動化設計解決方案提供商,全球排名第一的芯片接口IP供應商,同時也是信息安全和軟件質量的全球領導者,位列世界第15大軟件公司,并榮選美國標準普爾500指數成分股龍頭企業。Synopsys總部位于美國硅谷,成立于1986年,目前擁有12200多名員工,分布在全球100多個分支機構。2017年財年營業額逾27億美元,擁有2600多項已批準專利。作為半導體、人工智能、汽車電子及軟件安全等產業的核心技術提供商與驅動者,Synopsys的技術一直深刻影響著當前全球五大新興科技創新應用:智能汽車、物聯網、人工智能、云計算和信息安全。

自1995年在中國成立新思科技以來,已在北京、上海、深圳、廈門、武漢、西安、南京、香港、澳門九大城市設立機構,員工人數1139人,建立了完善的技術研發和支持服務體系,秉持“加速創新、推動產業、成就客戶”的方針,與產業及合作伙伴攜手共進、共同發展,成為中國半導體產業快速發展的優秀伙伴和堅實支撐。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • soc
    soc
    +關注

    關注

    38

    文章

    3750

    瀏覽量

    215774
  • Synopsys
    +關注

    關注

    2

    文章

    154

    瀏覽量

    89876
收藏 人收藏

    評論

    相關推薦

    fpga原型驗證流程

    FPGA原型驗證流程是確保FPGA(現場可編程門陣列)設計正確性和功能性的關鍵步驟。它涵蓋了從設計實現到功能驗證的整個過程,是FPGA開發流程中不可或缺的一環。
    的頭像 發表于 03-15 15:05 ?399次閱讀

    什么是FPGA原型驗證?FPGA原型設計的好處是什么?

    FPGA原型設計是一種成熟的技術,用于通過將RTL移植到現場可編程門陣列(FPGA)來驗證專門應用的集成電路(ASIC),專用標準產品(ASSP)和片上系統SoC)的功能和性能。
    發表于 01-12 16:13 ?395次閱讀

    基于FPGA原型設計的SoC開發

    所有形式的原型都為驗證硬件設計和驗證軟件提供了強大的方法,模型或多或少地模仿了目標環境?;贔PGA的原型設計在項目的關鍵后期階段尤其有益。用戶有幾個
    發表于 10-11 12:39 ?323次閱讀
    基于FPGA<b class='flag-5'>原型</b>設計的<b class='flag-5'>SoC</b>開發

    Cadence 推出新的系統原型驗證流程,將支持范圍擴展到 3Dblox 2.0 標準

    多芯粒設計周轉時間 中國上海,2023 年 10 月 8 日——楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布推出新的系統原型驗證流程,該流程基于 Cade
    的頭像 發表于 10-08 15:55 ?275次閱讀

    基于FPGA的原型設計對系統驗證的適用性

    驗證SoC困難的部分原因是它的狀態依賴于許多變量,包括它以前的狀態、輸入序列和SoC輸出的更廣泛的系統效應(和可能的反饋)。 以實時連接到系統
    發表于 09-25 12:22 ?492次閱讀
    基于FPGA的<b class='flag-5'>原型</b>設計對<b class='flag-5'>系統</b>級<b class='flag-5'>驗證</b>的適用性

    多片FPGA原型驗證的限制因素有哪些?

    SoC系統的規模很大的時候,單片FPGA驗證平臺已經無法容納這么多容量,我們將采取將SoC設計劃分為多個FPGA的映射。
    發表于 06-19 15:42 ?563次閱讀

    思爾芯系統驗證原型解決方案助力BLE Audio領域的IP/藍牙SoC快速設計

    思爾芯(S2C)近日宣布,公司的系統驗證原型驗證解決方案獲得了較為全面的正向市場反饋,成功協助多家設計企業完成低功耗藍牙音頻(BLE Audio)領域的IP/藍牙
    的頭像 發表于 05-30 15:52 ?439次閱讀

    為什么SoC驗證一定需要FPGA原型驗證呢?

    在現代SoC芯片驗證過程中,不可避免的都會使用FPGA原型驗證,或許原型驗證一詞對你而言非常新鮮
    發表于 05-30 15:04 ?1008次閱讀
    為什么<b class='flag-5'>SoC</b><b class='flag-5'>驗證</b>一定需要FPGA<b class='flag-5'>原型</b><b class='flag-5'>驗證</b>呢?

    SoC仿真驗證到FPGA原型驗證的時機

    我們當然希望在項目中盡快準備好基于FPGA原型驗證的代碼,以便最大限度地為軟件團隊和RTL驗證人員帶來更客觀的收益。
    發表于 05-30 11:10 ?807次閱讀
    從<b class='flag-5'>SoC</b>仿真<b class='flag-5'>驗證</b>到FPGA<b class='flag-5'>原型</b><b class='flag-5'>驗證</b>的時機

    使用Synopsys智能監視器提高Arm SoC系統性能

    平臺 - Synopsys ZeBu?仿真系統Synopsys HAPS? FPGA原型系統
    的頭像 發表于 05-25 15:37 ?603次閱讀
    使用<b class='flag-5'>Synopsys</b>智能監視器提高Arm <b class='flag-5'>SoC</b>的<b class='flag-5'>系統</b>性能

    多片FPGA原型驗證系統互連拓撲分析

    多片FPGA的原型驗證系統的性能和容量通常受到FPGA間連接的限制。FPGA中有大量的資源,但IO引腳的數量受封裝技術的限制,通常只有1000個左右的用戶IO引腳。
    發表于 05-23 17:12 ?1255次閱讀
    多片FPGA<b class='flag-5'>原型</b><b class='flag-5'>驗證</b><b class='flag-5'>系統</b>互連拓撲分析

    SoC設計的IO PAD怎么移植到FPGA原型驗證

    FPGA原型驗證系統要盡可能多的復用SoC相關的模塊,這樣才是復刻SoC原型的意義所在。
    發表于 05-23 16:50 ?421次閱讀
    <b class='flag-5'>SoC</b>設計的IO PAD怎么移植到FPGA<b class='flag-5'>原型</b><b class='flag-5'>驗證</b>

    正確認識原型驗證多片FPGA自動分割工具

    SoC的規模在一片FPGA中裝不下的時候,我們通常選擇多片FPGA原型驗證的平臺來承載整個SoC系統。
    發表于 05-23 15:31 ?346次閱讀

    如何將這些SoC的邏輯功能原型正確的移植到多片FPGA中?

    SoC的規模在一片FPGA中裝不下的時候,我們通常選擇多片FPGA原型驗證的平臺來承載整個SoC系統。
    發表于 05-10 10:15 ?201次閱讀

    思爾芯系統驗證原型解決方案助力BLE Audio領域的IP/藍牙SoC快速設計

    思爾芯(S2C)近日宣布,公司的系統驗證原型驗證解決方案獲得了較為全面的正向市場反饋,成功協助多家設計企業完成低功耗藍牙音頻(BLEAudio)領域的IP/藍牙
    的頭像 發表于 05-08 09:29 ?310次閱讀
    思爾芯<b class='flag-5'>系統</b>級<b class='flag-5'>驗證</b><b class='flag-5'>原型</b>解決方案助力BLE Audio領域的IP/藍牙<b class='flag-5'>SoC</b>快速設計
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>