<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

UltraSoC獲晶心科技選用于RISC-V開發的追蹤及調試

西西 ? 作者:廠商供稿 ? 2018-05-02 11:26 ? 次閱讀

UltraSoC日前宣布:亞洲領先且成熟的中央處理器半導體知識產權(CPU IP)供應商晶心科技(Andes Technology)已采用UltraSoC先進的嵌入式分析技術,來支持其AndesCore系列RISC-V處理器。晶心科技將利用UltraSoC包括業界唯一商用RISC-V處理器追蹤解決方案在內的獨一無二的IP產品系列,來實現其復雜應用嵌入式產品的開發加速和調試增強,這些應用包括人工智能AI)、計算機視覺、網絡控制器和存儲等。

兩家公司將攜手在即將舉行的RISC-V大會(RISC-V Workshop,將于5月7-10日在西班牙的加泰羅尼亞理工大學舉辦)上,展出一套完整的RISC-V開發、調試和追蹤設計流程。

UltraSoC目前獨家提供了一套商用的RISC-V開發環境,包括系統級芯片(SoC)的分析、處理器追蹤和其他可用于滿足最終用戶需求的選項。作為業界先鋒,UltraSoC于2017年開發了RISC-V處理器追蹤技術,并隨后很快將其追蹤規范提供給RISC-V基金會(RISC-V Foundation),用于基金會標準化工作的一部分。公司仍然全面致力于支持RISC-V基金會標準的運行-控制/調試,并提議了處理器追蹤格式,這與公司全面發展策略中提出的為包括ARM、Cadence/Tensilica、CEVA和MIPS在內的任何處理器架構提供集成化調試與開發解決方案一致。

晶心科技的內核都基于高性能的AndeStar? V5 32位及64位架構,與UltraSoC的合作伙伴關系將使客戶在使用Andes V5 N25及NX25處理器時,可以去選擇并集成先進的嵌入式分析功能。使用晶心科技高性能32位及64位處理器內核的客戶,可以在RISC-V處理器追蹤功能之外,還能夠去利用UltraSoC的SoC分析與調試IP,這些功能結合在一起就給SoC設計師帶來了全面的可視性,不僅可以觀察內核的性能,而且還可以觀察整個系統的運行。

晶心科技已經采用RISC-V來作為AndeStar V5 即其第五代處理器的架構,并發布了其AndesCore?系列可配置處理器IP系列中的兩款高端處理器:32位的N25及64位的NX25。兩種產品都基于RISC-V,且實際性能都超過3.4 CoreMark/MHz、而邏輯門數則分別低至30K(N25)和50K(NX25),在采用臺積電(TSMC)的28nm HPC工藝時的最高時鐘時鐘頻率為1.1GHz。N25和NX25都是高速控制任務的理想選擇,而用戶在選擇其中任意一款內核之后,都能夠從其中可利用的UltraSoC嵌入式智能中獲益。

晶心科技首席技術官兼資深研發副總經理蘇泓萌博士表示:“鑒于其超乎尋常的性能/功耗比、靈活的配置及全面的支持工具,N25及NX25 AndesCore處理器被我們的客戶廣泛選用。選擇UltraSoC來作為嵌入式分析、追蹤和驗證領域內的優先合作伙伴,將給我們的客戶提供一種先進的開發環境,其中包括在不打擾目標行為的情況下對SoC內部運行及處理器執行情況進行的深入觀察。UltraSoC已經證明自己正致力于RISC-V生態系統的開發,因而它顯然是我們V5 RISC-V架構的最佳合作伙伴。我們正欣然攜手服務多家共同的客戶,他們采用晶心科技的Andes N25/NX25處理器以及UltraSoC的IP和追蹤解決方案來滿足其要求很高的應用?!?/p>

UltraSoC首席執行官Rupert Baines表示:“很高興我們能夠與晶心科技共同致力于其創新的RISC-V處理器內核,并攜手幫助雙方共同的客戶發揮其領先的V5 AndeStar架構的優勢,并使客戶利用UltraSoC的SoC分析及調試IP和處理器追蹤能力去全面的了解系統,從而去實現設計?!?/p>

RISC-V是一種開放指令集架構,在最初由加州大學伯克利分校開發后,現已快速地被廣泛采用。UltraSoC和晶心科技都是RISC-V基金會的活躍成員,并在RISC-V的開發中扮演了積極的角色。兩家公司都參加了所有的RISC-V大會,同時也都將參加于巴塞羅那舉辦的第八屆RISC-V大會。

UltraSoC致力于提供一種最佳工具,來幫助復雜系統的設計人員對硬件和軟件的性能同時進行高價值深入觀察,這種觀察追蹤可以覆蓋整個電子系統,尤其重要的是這種觀察分析功能還可在產品實際運行中發揮作用,而不只是在設計階段;由此帶來的好處是可以顯著地改善其安全性、防護能力、性能和功耗。設計人員能夠去監測和理解硬件及軟件協同工作時情況,并即使在芯片已經被植入到一個整體系統設計后都可對系統進行微調。采用UltraSoC的嵌入式分析技術可以將開發成本降低25%,并在避免重新設計和縮短產品上市時間等方面實現極大的成本節省并創造競爭優勢。

關于晶心科技

晶心科技是亞洲首家CPU IP供應商,自2005年創立以來,公司一直致力于開發創新性的高性能/低功耗32位和64位處理器,以及相關的SoC平臺。其功能強大的CPU產品線覆蓋了入門級、中檔、高端、可擴展及安全性等細分市場,并已經進入了全球無數種嵌入式應用;搭載了晶心科技IP的SoC的累計發貨量在2017年突破了20億片。在基于自有的指令集架構(ISA)來提供先進功能的同時,晶心科技也是第一家采用開放RISC-V架構的主流CPU供應商。

關于UltraSoC

UltraSoC 是一家為系統級芯片(SoC)提供內部分析及監測技術的先驅企業,這些SoC是當今各種電子產品創新的動力。公司的嵌入式分析技術可使產品設計人員去添加先進的信息安全防護能力和功能安全性,并能對性能進行微調;該產品還可以幫助解決諸如不斷增加的系統復雜性和總是推遲的產品上市時間等關鍵問題。UltraSoC的技術以半導體知識產權(semiconductor IP)和軟件的形式提供給客戶,最終應用覆蓋了消費電子、計算和通信等行業。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 晶心科技
    +關注

    關注

    0

    文章

    93

    瀏覽量

    18082
  • UltraSoC
    +關注

    關注

    0

    文章

    40

    瀏覽量

    17961
收藏 人收藏

    評論

    相關推薦

    RISC-V的MCU與ARM對比

    擴展,實現特定功能或加速器。 性能與功耗 RISC-VRISC-V適合用于高效設計實現,其全部RISC-V指令不超過50個,因此其內核面積更小,相應的功耗更低。此外,
    發表于 05-27 15:58

    RISC-V最新開發

    最近市面上有啥新出的RISC-V開發板,可以介紹學習下
    發表于 04-28 22:12

    RISC-V有哪些優點和缺點

    和使用其代碼。這種開放性促進了全球范圍內的創新與合作,有助于推動RISC-V生態系統的快速發展。 模塊化設計:RISC-V支持模塊化可配置的子集,使得開發者可以根據具體的應用需求進行靈活定制。這種
    發表于 04-28 09:03

    RISC-V有哪些優缺點?是堅持ARM方向還是投入risc-V的懷抱?

    、修改和使用其代碼。這種開放性促進了全球范圍內的創新與合作,有助于推動RISC-V生態系統的快速發展。 模塊化設計 :RISC-V支持模塊化可配置的子集,使得開發者可以根據具體的應用需求進行靈活定制
    發表于 04-28 08:51

    國產RISC-V MCU推薦

    的控制能力。 高性能低功耗的RISC-V MCU GD32VF103是曾經獲得國際大獎的RISC-V MCU,備受網友矚目。bigbat表示測試過這顆芯片。就開發環境來說還算不錯,因為都是基于LVVM
    發表于 04-17 11:00

    RISC-V Linux開發環境腳本

    比較多的RISC-V SOC Linux開發環境使用CMake/Makefile,雖然也知道些怎么用,但有沒完整系統的這方面學習資料?如語法、腳本鏈接結構等,可以分享下深入學習
    發表于 03-31 12:48

    RISC-V 基礎學習:RISC-V 基礎介紹

    是什么? RISC-V 是一套開放許可證書、免費的、由基金維護的、一個整數運算指令集外加多個擴展指令集的CPU 結構規范(ISA)。 整數運算指令集 + 擴展指令集 任何硬件開發商或者組織都可以
    發表于 03-12 10:25

    什么是RISC-V

    siFive搞RISC-V 賽昉搞RISC-V 香山搞RISC-V 到底什么是RISC-V? 先不問有什么用,RISC-V目前的能力來說,工
    發表于 02-02 10:41

    RISC-V開放架構設計之道|閱讀體驗】RISC-V基礎整數指令集

    第2章 RV32I:RISC-V基礎整數指令集 本章重點講解構成RISC-V基礎整數指令集的基本指令和指令格式。主要包含寄存器間操作的R型,用于短立即數和取數操作的I型,用于存數操作的
    發表于 01-31 21:10

    開發出商用的RISC-V處理器還需要哪些開發工具和環境?

    全世界范圍來看,在RISC-V技術陣營中,臺灣的Andes公司(科技)開發的編譯器、開發工具和軟件
    發表于 11-18 06:05

    2023 RISC-V中國峰會:RISC-V深圳技術分享會(同期會議)

    。本屆分享會將邀請生態廠商、研究機構、業界專家、社區伙伴和開源開發者齊聚一堂,共同討論 RISC-V 相關的技術和研究、RISC-V發展趨勢與機遇。
    發表于 08-15 17:27

    RISC-V調試和完善的跟蹤解決方案

    RISC-V調試和完善的跟蹤解決方案ppt分享
    發表于 07-14 17:15 ?0次下載

    兩大架構RISC-V 和 ARM 的各種關系

    的,不需要任何版稅或許可。 盡管 RISC-V 允許設計人員免費試驗和開發 RISC-V 系統,但幾乎沒有對硬件設計的支持。另一方面,ARM 擁有致力于硬件技術的工程師團隊,使設計人員能夠輕松地整合
    發表于 06-21 20:31

    華碩發布 RISC-V 架構單板計算機 Tinker V:配備 1.0 Ghz 單核芯片

    日本瑞薩電子提供的 RZ / Five MPU 處理器,以及科技的 RISC-V AndesCore AX45MP 單核芯片,主頻達 1.0 GHz。此外,該機內置 1GB 內存,可選配 16GB
    發表于 06-09 16:36

    RISC-V PMP調試

    RISC-V PMP調試
    的頭像 發表于 06-08 11:52 ?1378次閱讀
    <b class='flag-5'>RISC-V</b> PMP<b class='flag-5'>調試</b>
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>