<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

臺積電新版CoWoS封裝技術拓寬系統級封裝尺寸

微云疏影 ? 來源:綜合整理 ? 作者:綜合整理 ? 2024-04-29 16:21 ? 次閱讀

AMD的Instinct MI300X以及英偉達的B200 GPU是否屬于巨型產品?據報道,臺積電在最近的北美技術研討會上透露其正在研發新的CoWoS封裝技術,進一步擴大SiP的體積和功耗。知情人士稱,新封裝將采用超大規模的120x120毫米設計,功耗預計高達數千瓦。

新版CoWoS技術使得臺積電能制造出面積超過光掩模(858平方毫米)約3.3倍的硅中介層。因此,邏輯電路、8個HBM3/HBM3E內存堆棧、I/O及其他小芯片最多可占據2831平方毫米的空間。而最大基板尺寸則為80×80毫米。值得注意的是,AMD的Instinct MI300X和英偉達的B200均采用了這項技術,雖然英偉達的B200芯片體積大于AMD的MI300X。

預計2026年推出的CoWoS_L將能實現中介層面積接近光罩尺寸的5.5倍(雖不及去年宣布的6倍,但仍屬驚人之舉)。這意味著4719平方毫米的空間可供邏輯電路、最多12個HBM內存堆棧及其他小芯片使用。然而,由于這類SiP所需基板較大,臺積電正考慮采用100x100毫米的設計。因此,這類芯片將無法兼容OAM模塊。

此外,臺積電表示,至2027年,他們將擁有一項新的CoWoS技術,該技術將使中介層面積達到光罩尺寸的8倍甚至更高,從而為Chiplet提供6864平方毫米的空間。臺積電設想的一種設計方案包括四個堆疊式集成系統芯片 (SoIC),搭配12個HBM4內存堆棧和額外的I/O芯片。如此龐大的設備無疑將消耗大量電力,且需配備先進的散熱技術。臺積電預計此類解決方案將采用120x120毫米的基板。

值得一提的是,今年早些時候,博通展示了一款定制AI芯片,包含兩個邏輯芯片和12個HBM內存堆棧。盡管我們尚未得知該產品的詳細規格,但從外觀上看,它似乎比AMD的Instinct MI300X和英偉達的B200更為龐大,盡管尚未達到臺積電2027年計劃的水平。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 邏輯電路
    +關注

    關注

    13

    文章

    476

    瀏覽量

    42287
  • 臺積電
    +關注

    關注

    43

    文章

    5383

    瀏覽量

    165088
  • CoWoS
    +關注

    關注

    0

    文章

    103

    瀏覽量

    10351
收藏 人收藏

    評論

    相關推薦

    谷景科普電感的封裝尺寸對使用影響大嗎

    電感作為電子電路中非常重要的一種電子元器件,它的封裝尺寸對電路設計和設備性能有著非常直接的影響。本篇我們就來簡單探討一下電感封裝尺寸對使用的影響。 電感
    的頭像 發表于 05-21 10:47 ?102次閱讀

    AI芯片需求猛增,CoWoS封裝供不應求,HBM技術難度升級

    行業觀察者預測,英偉達即將推出的B系列產品,如GB200, B100, B200等,將對CoWoS封裝產能產生巨大壓力。據IT之家早前報道,臺積電已計劃在2024年提高CoWoS產能至每月近4萬片,較去年增長逾150%。
    的頭像 發表于 05-20 14:39 ?256次閱讀

    臺積電表示A16工藝不需NAEU,新一代CoWoS封裝獲重大突破

    封裝技術的研發道路上,臺積電從未停止過前進的腳步。而除了CoWoS封裝技術的巨大進展,該公司還首次對外公布了其A16制程工藝。
    的頭像 發表于 04-28 16:08 ?540次閱讀

    臺積電研發超大封裝技術,實現120x120mm布局

    據悉,臺灣半導體制造公司臺積電近期公布了其正在研發的新版CoWoS封裝技術,此項技術將助力All-in-One的
    的頭像 發表于 04-28 11:10 ?169次閱讀

    CoWoS封裝擴產加速

    行業芯事行業資訊
    深圳市浮思特科技有限公司
    發布于 :2024年02月02日 11:45:27

    芯片封裝

    以來迅速發展的新型微電子封裝技術,包括焊球陣列封裝(BGA)、芯片尺寸封裝(CSP)、圓片
    發表于 12-11 01:02

    芯片尺寸封裝技術解析

    面積小于或等于LSI芯片面積的120%的產品稱之為CSP。CSP技術的出現確保VLSI在高性能、高可靠性的前提下實現芯片的最小尺寸封裝(接近裸芯片的尺寸),而相對成本卻更低,因此符合電
    發表于 09-06 11:14 ?858次閱讀
    芯片<b class='flag-5'>尺寸</b><b class='flag-5'>封裝</b><b class='flag-5'>技術</b>解析

    主流的封裝技術有哪些?如何區分?

    據傳,業界公認的臺積電獨吞蘋果訂單的關鍵利器就是CoWoS封裝技術。這幾年,先進封裝技術不斷涌現,目前可以列出的估計有幾十種,讓人眼花繚亂。
    發表于 08-10 09:23 ?1662次閱讀
    主流的<b class='flag-5'>封裝</b><b class='flag-5'>技術</b>有哪些?如何區分?

    先進封裝CoWoS:臺積電吃肉,其他家只能喝湯

    AI芯片帶來的強勁需求下先進封裝景氣度正在反轉。有媒體日前消息稱,當前英偉達、博通、AMD均在爭搶臺積電CoWoS產能,公司AI芯片已現爆單,將于竹科銅鑼園區新建先進封裝晶圓廠。
    的頭像 發表于 08-01 10:36 ?1736次閱讀
    先進<b class='flag-5'>封裝</b><b class='flag-5'>CoWoS</b>:臺積電吃肉,其他家只能喝湯

    CoWoS先進封裝是什么?

    隨著chatGPT橫空出世,生成式AI紅遍全球,帶動AI芯片的需求強勁,英偉達(NVIDIA)的H100、A100全部由臺積電代工,并使用臺積電的CoWoS先進封裝技術,除了英偉達外,AMD MI300也導入
    的頭像 發表于 07-31 12:49 ?2713次閱讀

    CoWoS和HBM的供應鏈分析

    CoWos是最流行的 GPU 和 AI 加速器封裝技術。
    的頭像 發表于 07-30 14:25 ?1794次閱讀
    <b class='flag-5'>CoWoS</b>和HBM的供應鏈分析

    宇凡微QFN20封裝介紹,QFN20封裝尺寸

    宇凡微QFN20封裝是一種表面貼裝封裝技術,廣泛應用于電子產品的集成電路中。QFN代表"Quad Flat No-leads",即四面無引腳的扁平封裝。QFN20
    的頭像 發表于 07-17 16:55 ?1615次閱讀

    全面詳解CoWoS封裝技術特點及優勢

    CoWoS 技術概念,簡單來說是先將半導體芯片(像是處理器、記憶體等),一同放在硅中介層上,再透過Chip on Wafer(CoW)的封裝制程連接至底層基板上。
    發表于 07-11 10:06 ?5537次閱讀
    全面詳解<b class='flag-5'>CoWoS</b><b class='flag-5'>封裝</b><b class='flag-5'>技術</b>特點及優勢

    如何區分Info封裝CoWoS封裝呢?

    Info封裝CoWoS封裝是目前2.5D封裝的典型代表,同屬于TSMC開發的2.5D封裝,那么如何區分 Info
    發表于 06-20 11:51 ?4110次閱讀
    如何區分Info<b class='flag-5'>封裝</b>與<b class='flag-5'>CoWoS</b><b class='flag-5'>封裝</b>呢?

    如何區分Info與CoWoS封裝?

    Info封裝CoWoS封裝是目前2.5D封裝的典型代表,同屬于TSMC開發的2.5D封裝,那么如何區分 Info
    發表于 06-20 11:50 ?1700次閱讀
    如何區分Info與<b class='flag-5'>CoWoS</b><b class='flag-5'>封裝</b>?
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>