<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

全網獨家!射頻干擾去噪與單點地PCB布局分析

工程師看海 ? 來源:工程師看海 ? 作者:工程師看海 ? 2024-04-24 08:42 ? 次閱讀

最近有個微弱信號放大采集項目,其實項目本身并不難,但是變態的地方在于應用環境中有強輻射干擾,如果不加處理,會嚴重影響系統性能。

常規的金屬屏蔽已經不能完全解決問題了,長導聯線會有天線效應,吸收強輻射干擾,進而被儀表放大器采集到,在輸出端以噪聲形式出現。

我們先來看下只有屏蔽時的系統情況。

81647b4c-01d3-11ef-b759-92fbcf53809c.png

上圖中,僅有金屬防護時,當外界產生強輻射干擾時,整個系統的輸出噪聲明顯增加,波動近50mV,這對于我們的亞微幅高精度采集系統來說,是致命的,必須加以整改!

根據儀表放大器特性,增加匹配濾波網絡,抑制強磁干擾。

下圖中,增加濾波后,當有電磁干擾時,輸出噪聲明顯被壓制,由上圖的50mV波動,降低到下圖的0.2mV波動,抑制效果明顯,但是依然有明顯的干擾噪聲。

817b6654-01d3-11ef-b759-92fbcf53809c.png

進一步,優化PCB布局走線,分割模擬地與數字地,約束模擬、數字回流路徑,如下圖所示。

81a30c22-01d3-11ef-b759-92fbcf53809c.png

整改PCB后,抑制效果進一步加強,時域上來看,干擾已基本不可見,后續,會對頻域進行分析,進一步壓制干擾。

81b855f0-01d3-11ef-b759-92fbcf53809c.png

上述內容,定性并定量討論了干擾對模擬電路的影響以及處理措施,涉及到的知識點有《儀表放大器專項》以及《信號電路與系統新說》

學習一定要系統,只有立足基礎,才能掌控全局?。?!

想系統性學習優秀原創內容的朋友,歡迎去淘寶下單我的獨家視頻課程。

限時免費掃碼進群,交流更多行業技術

81cf9846-01d3-11ef-b759-92fbcf53809c.png

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 射頻
    +關注

    關注

    101

    文章

    5358

    瀏覽量

    165841
  • PCB布局
    +關注

    關注

    9

    文章

    174

    瀏覽量

    27743
  • 射頻干擾
    +關注

    關注

    3

    文章

    47

    瀏覽量

    23083
收藏 人收藏

    評論

    相關推薦

    射頻電路PCB設計

    性要求每個電路模塊盡量不產生電磁輻射,并且具有一定的抗電磁干擾能力,因此,元器件的布局還直接影響到電路本身的干擾及抗干擾能力,這也直接關系到所設計電路的性能。因此,在進行
    發表于 09-16 22:03

    圖解PCB布線數字地、模擬地、電源地,單點接地抗干擾!

    ,同樣單點接地的位置應該盡量靠近板子電源地的入口(起始位置)。三、將本人畫的pcb系統展示一下(屬于第二種情況):1、地線分區2、0歐電阻單點接地3、板子正面圖總結:本文圖解非常適合于單片機控制系統的
    發表于 01-12 15:25

    ETSI 1 類射頻布局參考設計

    `描述這一針對 CC1125 的參考設計展示了如何在 868 MHz 頻帶中成功進行射頻布局和濾波以符合 ETSI 1 類要求。特性推薦的可實現最佳性能的 PCB 布局
    發表于 04-13 16:27

    2.4GHz頻帶內低功耗射頻設備耦和布局

    描述這種 2.4 GHz“射頻布局參考設計”顯示出卓越的適用于在無需許可證的 2.4 GHz 頻帶內低功耗射頻設備的耦和布局技術。主要特
    發表于 07-31 06:08

    PCB設計布局布線原則和抗干擾措施

    一般原則:  1.布局  首先,要考慮PCB尺寸大校PCB尺寸過大時,印制線條長,阻抗增加,抗噪聲能力下降,成本也增加;過小,則散熱不好,且鄰近線條易受干擾。在確定
    發表于 09-10 16:56

    PCB板EMC分析

    高效能的天線,這讓后期的調試變得更加棘手?! ∽詈笳f說PCB布局問題。第一,要考慮PCB 的尺寸大小。PCB 的尺寸過大時,隨著走線的增長使系統抗
    發表于 09-19 16:18

    868-930MHz的RF布局參考設計可實現最佳性能的PCB布局

    描述這種“射頻布局參考設計”顯示出卓越的適用于在 868 MHz 和 915 MHz 頻帶中低功耗射頻設備的耦和布局技術。主要特色推薦的可
    發表于 11-20 15:00

    420-470 MHz頻帶低功耗射頻設備的耦和布局技術

    描述 這種“射頻布局參考設計”顯示出卓越的適用于在 420-470 MHz 頻帶內低功耗射頻設備的耦和布局技術。主要特色推薦的可實現最佳性
    發表于 11-21 17:03

    射頻電路PCB設計

    產生電磁輻射,并且具有一定的抗電磁干擾能力,因此,元器件的布局還直接影響到電路本身的干擾及抗干擾能力,這也直接關系到所設計電路的性能。因此,在進行
    發表于 11-23 17:01

    射頻電路板抗干擾設計

    產生電磁輻射,并且具有一定的抗電磁干擾能力,因此元器件的布局也影響到電路本身的干擾及抗干擾能力,直接關系到所設計電路的性能。故在進行射頻電路
    發表于 11-23 11:03

    電源地 信號地 模擬地 數字地 射頻分析布局

    20mil,最好單點接地,一直沒有查到合適的解釋?不知群里有沒有做同樣電路的?設計再同一個電路板上!手機RF射頻PCB布局布線經驗總結.doc (44.5 KB )電源地 信號地 模
    發表于 06-27 04:36

    PCB電磁干擾5個重要屬性考慮

    有人說過,世界上只有兩種電子工程師:經歷過電磁干擾的和沒有經歷過電磁干擾的。伴隨著PCB走線速遞的增加,電磁兼容設計是我們電子工程師不得不考慮的問題。面對一個設計,當進行一個產品和設計的EMC
    發表于 09-01 06:30

    適用于868 MHz和915 MHz頻帶射頻布局參考設計

    描述這種“射頻布局參考設計”顯示出卓越的適用于在 868 MHz 和 915 MHz 頻帶中低功耗射頻設備的耦和布局技術。特性 推薦的可實
    發表于 09-20 06:21

    射頻PCB電路板的抗干擾設計

    小地干擾影響其他電子系統。 規劃PCB板首要的任務是對電路進行分析,確認關鍵電路。這就是要辨認哪些電路是干擾源,哪些電路是活絡電路,澄清干擾
    發表于 06-08 14:48

    PCB布局時的電源干擾與抑制

    PCB布局時的電源干擾與抑制:PCB布局時的電源干擾與抑制內容有穩壓電源的原理與電流流向,穩
    發表于 09-30 12:27 ?0次下載
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>