<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCIe系統阻抗控制85還是100的驗證

一博科技 ? 來源:edadoc ? 作者:edadoc ? 2024-04-22 17:15 ? 次閱讀

還記得上次的文章,PCIe阻抗控制,85ohm和100ohm哪個好?PCIE-阻抗-高速PCB,文章里面只講到目前的主要問題,但沒有給出具體怎么解決這個問題,今天我們就通過無源仿真的方式來聊聊上次那個問題的最終解決方案。

目前我們看到PCIe系統主要有以下幾種連接方式,也可以說主要的幾種拓撲結構。

1、沒有連接器,板內芯片到芯片的PCIe總線互聯,如下圖所示:

wKgaomYmKryAdM__AABmctwj6Do926.jpg

2、有一個標準的PCIe連接器,主板通過連接器到PCIe標準子卡(也叫Add-in卡),如下圖所示:

wKgZomYmKryAEdooAAEUKKKP1l8325.jpg

3、在上面2的基礎上,中間通過一個Riser卡互聯,如下圖所示:

wKgaomYmKr2AJTWoAADpxD71XK8911.jpg

4、自定義的連接,遵循PCIe信號協議,兩塊或兩塊以上的板卡通過連接器或者線纜互聯,如下圖所示:

wKgZomYmKr2AKeCjAAFQZSGR4qc009.jpg

通過連接器互聯

wKgaomYmKr2AEQwzAABtQh32Hjg252.jpg

通過線纜互聯

當然還有其他不同的連接方式,我們今天主要以上次案例里面的兩塊板子通過背板連接器的方式來講,和上面第四種方式比較類似。下面我們按照子卡和底板通過標準的背板連接器來連接的方式進行舉例仿真,同時也看能否還原案例中出問題板子的情況,如下圖為之前測試的結果。

wKgZomYmKr6AWEtNAAErEpqpmrU341.jpg

根據上文測試的結果,當前子卡85ohm的阻抗要求,連接器阻抗100ohm的標準,底板阻抗又是92ohm的測試結果,按照如下拓撲進行仿真設置。

wKgaomYmKr6AEOYkAACj6Z1Cs_w665.jpg

仿真結果如下,底板阻抗稍微高了一點,子卡阻抗差不多,相當于有點正負偏差在里面,另外加了連接器的模型,連接器的阻抗確實是有點高,和實際測試也比較接近。

wKgZomYmKr-AYLdDAAEnKokkaW4953.jpg

可以看到此時由于阻抗的偏差比較大,回損已經壓到協議要求的Spec了,基本上沒什么裕量了。

接著我們再來看如果連接器和底板固定,只修改子卡的設計,這樣把子卡的阻抗也按照92ohm來管控,拓撲如下所示:

wKgaomYmKr-AIWOcAACfKqGav7I645.jpg

仿真結果如下所示:

wKgaomYmKsCAZB1oAAEwMU9vEck683.jpg

此時回損改善明顯,還有一定的裕量。

這篇文章由于模型的局限,我們只是簡單驗證了一下無源的性能,從無源回損和阻抗一致性兩個方面來看,確實優化后整個系統有一定的改善,后面客戶改版后反饋確實是沒有再發生之前的問題,說明問題已經得到了改善。

今日答題:從系統的角度來看,大家建議高速差分走線按照95甚至92ohm好,還是直接100ohm好?歡迎大家暢所欲言。

審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 無源
    +關注

    關注

    0

    文章

    72

    瀏覽量

    14921
  • PCIe
    +關注

    關注

    13

    文章

    1102

    瀏覽量

    81203
  • 阻抗控制
    +關注

    關注

    1

    文章

    53

    瀏覽量

    10581
收藏 人收藏

    評論

    相關推薦

    深度論證-高速走線控制100歐姆阻抗一定是最好的選擇嗎?

    有效驗證的連接器。 這款連接器廠家的標稱阻抗是多少呢?92歐姆,不是你們想象中的100歐姆哦。我們拿到其中的一對連接器信號的阻抗來看,的確也差不多。90歐姆出頭的樣子。 那我們
    發表于 05-13 17:12

    深度論證-高速走線控制100歐姆阻抗一定是最好的選擇嗎?

    除了像PCIE,USB這些有明確協議標準的阻抗控制外,對于其他沒明確阻抗說明的高速信號,大家是不是都默認控制
    的頭像 發表于 05-13 17:03 ?222次閱讀
    深度論證-高速走線<b class='flag-5'>控制</b><b class='flag-5'>100</b>歐姆<b class='flag-5'>阻抗</b>一定是最好的選擇嗎?

    PCIe系統阻抗控制85還是100驗證

    還記得上次的文章, PCIe阻抗控制,85ohm和100ohm哪個好? PCIE-
    發表于 04-22 17:21

    盤古100K開發板

    電壓。 底板為核心板擴展豐富的外圍接口, 預留HDMI收發接口用于圖像驗證及處理;預留的光纖接口、10/100/1000M 以太網接口、PCIE 接口,方便各類高速通信系統驗證;預留一
    發表于 04-18 18:19

    【EtherCAT同步周期快至100us】超高實時性PCle EtherCAT控制PCIE464

    控制PCIe
    正運動技術
    發布于 :2024年01月31日 14:31:05

    【正運動】高速高精,超高實時性的PCIe EtherCAT實時運動控制卡 | PCIE464

    調用同一套API函數庫,易與現有的工業控制系統集成,極大地提高了工程師進行二次開發的效率,加速設備的部署和應用。PCIE464產品硬件性能特點 (1)可選6-64軸運動控制,支持EtherCAT總線/脈沖
    發表于 01-24 09:48

    FPC做阻抗控制的目的是什么呢?有哪些因素會影響FPC的阻抗?

    FPC做阻抗控制的目的是什么呢?有哪些因素會影響FPC的阻抗,又如何來控制呢? FPC是一種柔性印刷電路板,廣泛應用于電子設備中。在FPC的設計與制造過程中,
    的頭像 發表于 01-18 11:43 ?757次閱讀

    pcb板阻抗控制是指什么?pcb怎么做阻抗?

    pcb板阻抗控制是指什么?pcb怎么做阻抗? PCB板阻抗控制是指在PCB(印刷電路板)設計和制造過程中,通過優化電氣特性和信號完整性,確保
    的頭像 發表于 01-17 16:38 ?1726次閱讀

    PCIE阻抗控制,到底是選擇85還是100歐姆好?

    要求卻是85ohm的標準,那么這個時候我們的線路阻抗到底是按照85還是100歐姆會比較好呢? 如下是關于線路
    發表于 12-22 15:14

    PCIE阻抗控制,到底是選擇85還是100歐姆好?

    我們經常遇到很多系統通過高速連接器相連,信號按照Pcie3或者Pcie4的協議來走線,往往很多連接器的阻抗通常是100ohm的標準,而
    的頭像 發表于 12-22 15:11 ?578次閱讀
    <b class='flag-5'>PCIE</b>的<b class='flag-5'>阻抗</b><b class='flag-5'>控制</b>,到底是選擇<b class='flag-5'>85</b><b class='flag-5'>還是</b><b class='flag-5'>100</b>歐姆好?

    體驗紫光PCIE之使用WinDriver驅動紫光PCIE

    紫光的logos系列的PGL50H/PGL100H、logos-2全系列都集成gen2×4的PCIE硬核,且官方也提供了例程。 紫光的PCIE用起來還是挺方便的,生成IP的同時生成了對
    發表于 11-17 14:35

    全愛科技Atlas200I A2 AI加速模塊-FPGA PCIE接口驗證平臺

    Atlas200I A2+PCIE X4接口測試FPGA 實物圖片 全愛科技QA200A2 Altas200I A2開發套件做了驗證。 圖 1-2 QA200A2 Atlas200I A2 開發套件實物圖
    發表于 09-05 14:39

    基于FPGA的PCIE I/O控制卡通信方案

    本文介紹一個FPGA 開源項目:PCIE I/O控制卡。上一篇文章《FPGA優質開源項目– PCIE通信》開源了基于FPGA的PCIE通信Vivado工程,用于實現上位機通過
    的頭像 發表于 09-01 16:18 ?1693次閱讀
    基于FPGA的<b class='flag-5'>PCIE</b> I/O<b class='flag-5'>控制</b>卡通信方案

    思爾芯首款支持PCIe Gen5原型驗證EDA工具上市,高性能加速AI設計

    2023年7月4日,業內知名的數字前端EDA供應商思爾芯(S2C),發布了最新一代原型驗證解決方案—— 芯神瞳邏輯系統S8-40 。新產品除了支持PCIe Gen5,還擁有豐富的連接選項,海量
    發表于 07-04 11:01 ?292次閱讀
    思爾芯首款支持<b class='flag-5'>PCIe</b> Gen5原型<b class='flag-5'>驗證</b>EDA工具上市,高性能加速AI設計

    思爾芯首款支持PCIe Gen5原型驗證EDA工具上市

    支持 PCIe Gen5 x 4 與 CXL(EP)的連接,以及 PCIe Gen5 x 8 與 CCIX(RC/EP)的連接。這使得它能夠以高速率 PCIe 進行數據傳輸,滿足 PCIe
    發表于 07-04 10:56 ?338次閱讀
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>