清微智能在本周宣布新型專利“一種IC驗證中實現雙DUT驗證的方法”已于今年3月獲批。該項專利內容由該集團獨立研究,申請日期優先于2024年3月26日。
據了解,這項發明將使IC驗證環境更加精簡及高效,受益方面包括IP驗證速度提升以及驗證流程簡化等。
值得指出的是,盡管現有方法通過配置MONITOR進行驗證,但這些過程耗費大量時間。然而,相較之下,清微新發明僅需運用新增DUT中的CPU讀取數據,便能實現更快速和便捷的驗證方式。
同時,如若待驗證IP發生改變,無需重新建立驗證環境乃至更新 CASE,大大減少了項目間驗證環境的傳承難度。
另外,這種驗證方式簡化了對MONITOR采集方案或UVM驗證環境的關注,有助于防止數據錯誤,提高設計人員協助調試時的便利性。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
cpu
+關注
關注
68文章
10512瀏覽量
207271 -
專利
+關注
關注
3文章
575瀏覽量
39063 -
DUT
+關注
關注
0文章
184瀏覽量
12032
發布評論請先 登錄
相關推薦
UVVM(通用 VHDL 驗證方法)
UVVM(通用 VHDL 驗證方法)
簡介?
UVVM(通用 VHDL 驗證方法)是一種免費的開源方法和庫,用于開發非常結構化的基于 VHD
發表于 01-02 12:59
開始報名!2023 Cadence 中國技術巡回研討會 — 系統驗證及 IC 驗證研討會專場(北京、成都、西安)
解決方案,并與技術專家們面對面直接溝通交流。Cadence 期待您的參與! Cadence 將在 北京 、 成都 、 西安 開展線下研討會,您可以自由選擇您所在城市或就近城市報名參加 系統驗證及 IC
如何實現一個驗證MCU指令
1 簡介
隨著設計的復雜程度不斷增加,要求把更多的資源放到驗證上,不但要求驗證能夠覆蓋所有的功能,還希望能夠給出大量的異常情況來檢查DUT對應異常的處理狀態,這在傳統測試方法下往往是
基于VMM驗證方法學的MCU驗證環境
1 簡介
隨著設計的復雜程度不斷增加,要求把更多的資源放到驗證上,不但要求驗證能夠覆蓋所有的功能,還希望能夠給出大量的異常情況來檢查DUT對應異常的處理狀態,這在傳統測試方法下往往
ic驗證是封裝與測試么?
ic驗證是封裝與測試么?? IC驗證是現代電子制造過程中非常重要的環節之一,它主要涉及到芯片產品的驗證、測試、批量生產以及質量保證等方面。
ic驗證是做什么的 ic驗證用什么語言
IC驗證,即集成電路驗證(Integrated Circuit Verification),是指針對硬件設計中的集成電路(IC)進行的一系列功能驗證
發表于 07-24 15:45
?2989次閱讀
驗證組件配置參數
一些典型 的 驗證組件 配 置參數示例:? 一個agent可以被配置為 active 或者 passive 模式。在active模式下agent驅動DUT,在passive模式下agent被動地檢查
評論