<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

sr鎖存器不定狀態怎么理解

星星科技指導員 ? 來源:網絡整理 ? 作者:網絡整理 ? 2024-03-29 16:40 ? 次閱讀

sr鎖存器不定狀態怎么理解

SR鎖存器,結構簡單,一般由兩個與非門或者兩個或非門組成,原理比較簡單,就是具有保持和鎖存電平的作用,但是也有缺陷不定態存在,很多書上指出只要輸入滿足SR=1,輸出就是不確定狀態,但事實真的如此?

1 SR鎖存器原理

先根據電路粗略講解一下SR鎖存器功能,熟悉的同學可以跳過這部分。

1圖1 與非門構成的SR鎖存器

圖2 或非門構成發SR鎖存器

上面兩圖分別是使用兩個與非門和兩個或非門組成的SR鎖存器,本文以圖2兩個或非門組成的SR鎖存器進行功能分析。

SD=1,RD=0時,或非門G2一端以SD作為輸入,故G2輸出低電平,G2和RD作為G1的輸入,所以G1輸出為高電平,此時SR鎖存器輸出Q端為高電平,Q‘為低電平。Q的次態與Q的現態無關,輸出端Q均為高電平,故SD被稱為置數端。

當SD=0,RD=1時,因為或非門G1的RD端輸入高電平,所以G1輸出端輸出低電平,或非門G2輸入均為低電平,則Q非為高電平,故SR鎖存器Q輸出為低電平,Q’輸出高電平。Q的次態與Q現態無關,輸出端均為低電平,RD被稱為SR鎖存器清零端。

當SD=0,RD=0,Q的現態為0時,則Q‘的次態為高電平,進而推出或非門G1的輸出為低電平,所以Q的次態為0;當Q的現態為1時,則或非門G2的輸出為0,或非門G1將RD和或非門G2輸出作為輸入,所以或非門G1輸出高電平,即Q的次態為高電平,由此可知,Q端的次態和現態保持相同,所以當SD與RD端輸入數據均無效時,SR鎖存器具有保持功能。

SR鎖存器不定態

分析1:SD端與RD端均有效,即SD=1且RD=1時,由于兩個或非門G1,G2均有一個輸入端為高電平,則Q和Q‘均為低電平,此時SR鎖存器的輸出是確定的,并不是所謂的不定態。

分析2:繼分析1,當SD端和RD端輸入均為高電平時,Q與Q’均輸出低電平,此時SD由高電平變為低電平,RD保持高電平。由于或非門G2輸入均為低電平,所以G2輸出高電平,即Q‘為高電平。而或非門G1輸入均為高電平,故G1輸出為低電平,即Q為低電平,此時SR鎖存器的輸出也是確定的。

分析3:繼分析1,當SD端和RD端輸入均為高電平時,Q與Q’均輸出低電平,此時RD由高電平變為低電平,SD保持高電平。則或非門G1輸入均為低電平,G1輸出則為高電平,即Q輸出高電平。

SR鎖存器不定狀態的出現,主要是由于理想狀態與實際工作狀況之間的差異。理論上,SR鎖存器的各種組合都有明確的輸出狀態,但在實際使用中,由于器件本身的差異以及信號噪聲的影響,每個端口從“0邏輯電平電壓”升高到“1邏輯電平電壓”的時間并不相同。

具體來說,當SR同時從00變為11時,由于上述因素的影響,中間會引入“01”或“10”這樣的中間狀態,而具體引入哪種狀態無法確定,這就是“狀態不定”的根本原因。

因此,在實際應用中,需要避免SR同時為高電平的情況,以防止SR鎖存器進入不定狀態。同時,對于電路的設計和布局也需要進行細致的考慮,以減少信號噪聲和器件差異對SR鎖存器工作的影響。

此外,時序問題也可能導致SR鎖存器出現不定狀態。RS鎖存器是異步的,對輸入的變化沒有時鐘信號的依賴,輸入信號的瞬時變化可能導致不確定的輸出。

審核編輯:黃飛

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 鎖存器
    +關注

    關注

    8

    文章

    825

    瀏覽量

    41100
  • 或非門
    +關注

    關注

    0

    文章

    21

    瀏覽量

    15250
  • 高電平
    +關注

    關注

    6

    文章

    109

    瀏覽量

    21008
  • 時序問題
    +關注

    關注

    0

    文章

    3

    瀏覽量

    1930
  • 與非門
    +關注

    關注

    1

    文章

    109

    瀏覽量

    12547
收藏 人收藏

    評論

    相關推薦

    51.1 SR (3)-1#

    元器件
    電路設計快學
    發布于 :2022年08月01日 11:26:47

    51.2 SR (3)#

    元器件
    電路設計快學
    發布于 :2022年08月01日 11:28:13

    [7.3.1]--7.3.1SR工作原理

    SR數字邏輯
    李開鴻
    發布于 :2022年11月13日 01:28:53

    [7.3.2]--7.3.2SR的描述

    SR數字邏輯
    李開鴻
    發布于 :2022年11月13日 01:30:02

    [6.2.1]--5.2.1SR

    SR
    學習電子知識
    發布于 :2022年11月16日 22:04:18

    sr在庫里怎么找?

    畫圖要用到SR,在庫里怎么找呢?知道的指導下,謝謝!
    發表于 11-03 19:10

    的工作原理

    的處理時間,消耗了處理的處理能力,還浪費了處理的功耗。 的使用可以大大的緩解處理在這
    發表于 03-26 20:41

    的作用

    數碼管的動態顯示截取了部分程序,使用了74hc573,但是我覺得去掉程序照樣可以執行
    發表于 03-11 16:59

    凔海筆記之FPGA(六):觸發

    見1_latch \D 邏輯門控D: 由于當R、S為1的時候,
    發表于 05-21 06:50

    寄存、和觸發的區別

    寄存:register:latch觸發:flipflop 一、
    發表于 07-03 11:50

    的缺點和優點

    (latch)---對脈沖電平敏感,在時鐘脈沖的電平作用下改變狀態
    發表于 04-23 03:35

    關于modelsim后仿真出現不定態的問題

    本帖最后由 xvjiamin 于 2021-9-26 20:46 編輯 如圖,在編寫TDC延時鏈的時候,結果通過D觸發。但是出現了紅色的不定態,這是為什么?該怎么解決呢?
    發表于 09-26 20:41

    和觸發

    和觸發1.什么情況要用到?
    發表于 03-10 17:52

    sr是如何消除脈沖抖動的?

    數電分析,電平從高到低再到高的過程,sr是如何消除脈沖抖動的?
    發表于 04-26 11:00

    請問sr是如何消除脈沖抖動的?

    數電分析,電平從高到低再到高的過程,sr是如何消除脈沖抖動的?
    發表于 05-10 15:03
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>