<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

核芯互聯發布支持PCIe Gen 6的時鐘發生器芯片CLG0841/CLG0851

核芯互聯 ? 來源:核芯互聯 ? 2024-03-29 10:46 ? 次閱讀

一、器件簡介

CLG08x1是支持PCIe Gen1–6的3.3V的時鐘發生器芯片。CLG08X1有8個輸出,符合IntelDB800標準,每個差分輸出都有一個專用的OE#引腳,支持PCIeCLKREQ#功能。

CLG0841/0851具有優異的抖動性能,搭配核芯互聯的PCIe Buffer系列,可以為個人電腦、服務器、數據中心、高性能計算、存儲網絡、工業控制等應用領域提供完整的時鐘方案。

二、器件特點

10fs RMS典型抖動(PCIe Gen5/Gen6 CC)

< 50ps周期到周期抖動在差分輸出上

< 50ps輸出到輸出偏差在差分輸出上

±0ppm合成誤差

集成100Ω和85Ω端接電阻

典型功耗330毫瓦(在3.3V時)

設備包含默認配置(不需要SMBus)

SMBus可選擇的特性允許根據客戶需求進行優化:輸入極性和上拉/下拉,輸出斜率和幅度, 每個輸出的輸出阻抗(33Ω、85Ω或100Ω)

25MHz輸入頻率

OE#引腳支持PCIeCLKREQ#功能

引腳可選擇的SRnS 0%、CC 0%和CC/SRIS-0.5%擴頻

SMBus可選擇的CC/SRIS -0.25%擴頻

在CC/SRIS擴頻設置之間切換

PLL在鎖定前無輸出以保證干凈的系統啟動

2個可選擇的SMBus地址

6×6 毫米 QFN-48超小型封裝

三、典型性能

761e821e-ecf7-11ee-a297-92fbcf53809c.jpg

762f414e-ecf7-11ee-a297-92fbcf53809c.png ? ? 7635b830-ecf7-11ee-a297-92fbcf53809c.png ? ? ? 76571c96-ecf7-11ee-a297-92fbcf53809c.png ? ? 7661a814-ecf7-11ee-a297-92fbcf53809c.png ? ? 76660f9e-ecf7-11ee-a297-92fbcf53809c.png ? ?



審核編輯:劉清

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • PCIe
    +關注

    關注

    13

    文章

    1083

    瀏覽量

    80849
  • QFN封裝
    +關注

    關注

    0

    文章

    117

    瀏覽量

    16588
  • 工業控制
    +關注

    關注

    36

    文章

    1275

    瀏覽量

    85457
  • 時鐘發生器芯片

    關注

    1

    文章

    80

    瀏覽量

    16054
  • 核芯互聯
    +關注

    關注

    0

    文章

    18

    瀏覽量

    1644

原文標題:新品發布 | 核芯互聯發布支持PCIe Gen 6的時鐘發生器芯片CLG0841/CLG0851

文章出處:【微信號:gh_0dbe96735e9d,微信公眾號:核芯互聯】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    SiTime推出面向人工智能數據中心的Chorus?系列MEMS時鐘發生器

    據麥姆斯咨詢報道,精確MEMS時鐘領域的市場領導者SiTime Corporation(納斯達克股票代碼:SITM)近日推出了面向人工智能(AI)數據中心應用的Chorus?系列MEMS時鐘發生器。
    的頭像 發表于 04-24 09:09 ?312次閱讀
    SiTime推出面向人工智能數據中心的Chorus?系列MEMS<b class='flag-5'>時鐘發生器</b>

    CDCE6214超低功率時鐘發生器數據表

    電子發燒友網站提供《CDCE6214超低功率時鐘發生器數據表.pdf》資料免費下載
    發表于 02-28 15:38 ?0次下載
    CDCE6214超低功率<b class='flag-5'>時鐘發生器</b>數據表

    毫微微時鐘網絡同步器、抖動衰減器和時鐘發生器RC32112A 數據表

    電子發燒友網站提供《毫微微時鐘網絡同步器、抖動衰減器和時鐘發生器RC32112A 數據表.pdf》資料免費下載
    發表于 01-31 10:09 ?0次下載
    毫微微<b class='flag-5'>時鐘</b>網絡同步器、抖動衰減器和<b class='flag-5'>時鐘發生器</b>RC32112A 數據表

    PCIe3.0時鐘發生器RS2CG5705B數據手冊

    ? ? ? ?RS2CG5705B是一款符合PCI Express 3.0和以太網要求的擴頻時鐘發生器。該電路用于PC或嵌入式系統,以顯著減少電磁干擾(EMI)。RS2CG5705B提供
    發表于 01-25 09:41 ?0次下載

    替代PI6C557-05B,RS2CG5705B支持PCIe3.0之4HCSL輸出的時鐘生成器

    RS2CG5705B是一款符合PCI Express 3.0和以太網要求的擴頻時鐘發生器。該電路用于PC或嵌入式系統,以顯著減少電磁干擾(EMI)。RS2CG5705B提供4對差分(HCSL)或
    發表于 01-24 17:31

    核芯互聯發布高性能時鐘發生器CLG440

    核芯互聯近日發布了一款專為高性能服務器和計算中心應用打造的支持PCIe 6.0的高性能時鐘發生器——CL
    的頭像 發表于 01-16 16:09 ?531次閱讀

    核芯互聯推出支持PCIe Gen 6的時鐘發生器CLG440

    “核芯互聯CLG440是一顆專為高性能服務器、計算中心應用推出的支持PCIe 6.0、符合CK440Q標準的高性能時鐘發生器。
    的頭像 發表于 01-16 15:57 ?366次閱讀
    核芯<b class='flag-5'>互聯</b>推出<b class='flag-5'>支持</b><b class='flag-5'>PCIe</b> <b class='flag-5'>Gen</b> 6的<b class='flag-5'>時鐘發生器</b><b class='flag-5'>CLG</b>440

    FemtoClock2抖動衰減器和時鐘發生器RC325008A數據手冊

    電子發燒友網站提供《FemtoClock2抖動衰減器和時鐘發生器RC325008A數據手冊.pdf》資料免費下載
    發表于 01-14 10:55 ?0次下載
    FemtoClock2抖動衰減器和<b class='flag-5'>時鐘發生器</b>RC325008A數據手冊

    時鐘發生器性能對數據轉換器的影響

    時鐘發生器件的選擇上往往少有考慮。目前市場上有性能屬性大相徑庭的眾多時鐘發生器。然而,如果不慎重考慮時鐘發生器、相位噪聲和抖動性能,數據轉換器、動態范圍和線性度性能可能受到嚴重的影響。...
    發表于 11-28 14:33 ?0次下載
    <b class='flag-5'>時鐘發生器</b>性能對數據轉換器的影響

    時鐘合成器和時鐘發生器的區別

    時鐘合成器和時鐘發生器是兩種用于產生時鐘信號的電子器件,它們在功能和應用上有一些區別。
    的頭像 發表于 11-09 10:26 ?351次閱讀

    時鐘發生器由哪些部分組成?鎖相環pll的特點是什么?

    時鐘發生器由哪些部分組成?鎖相環pll的特點是什么?如何用硬件配置pll? 時鐘發生器是指通過特定的電路設計產生適合各種電子設備使用的時鐘信號的器件。時鐘發生器由多個部分組成,其中最核
    的頭像 發表于 10-13 17:39 ?601次閱讀

    9ZXL1951D PCIe 時鐘發生器評估板用戶指南

    9ZXL1951D PCIe 時鐘發生器評估板用戶指南
    發表于 07-07 19:19 ?0次下載
    9ZXL1951D <b class='flag-5'>PCIe</b> <b class='flag-5'>時鐘發生器</b>評估板用戶指南

    思爾芯首款支持PCIe Gen5原型驗證EDA工具上市,高性能加速AI設計

    2023年7月4日,業內知名的數字前端EDA供應商思爾芯(S2C),發布了最新一代原型驗證解決方案—— 芯神瞳邏輯系統S8-40 。新產品除了支持PCIe Gen5,還擁有豐富的連接選
    發表于 07-04 11:01 ?276次閱讀
    思爾芯首款<b class='flag-5'>支持</b><b class='flag-5'>PCIe</b> <b class='flag-5'>Gen</b>5原型驗證EDA工具上市,高性能加速AI設計

    思爾芯首款支持PCIe Gen5原型驗證EDA工具上市

    支持 PCIe Gen5 x 4 與 CXL(EP)的連接,以及 PCIe Gen5 x 8 與 CCIX(RC/EP)的連接。這使得它能夠
    發表于 07-04 10:56 ?318次閱讀

    核芯互聯推出符合DB2000QL及PCIe Gen5和Gen 6標準的低抖動時鐘緩沖器CLB2000

    高性能的時鐘器件是高帶寬、高速率、高算力、大模型的基礎。核芯互聯近日推出面向下一代數據中心應用的超低抖動全新20路LP-HCSL差分時鐘緩沖器CLB2000,其業界領先的附加抖動性能遠超PCI
    的頭像 發表于 06-08 15:29 ?912次閱讀
    核芯<b class='flag-5'>互聯</b>推出符合DB2000QL及<b class='flag-5'>PCIe</b> <b class='flag-5'>Gen</b>5和<b class='flag-5'>Gen</b> 6標準的低抖動<b class='flag-5'>時鐘</b>緩沖器CLB2000
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>