<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

掌握了這個分析方法,實現傳輸線阻抗5%的加工公差不是夢!

一博科技 ? 來源:edadoc ? 作者:edadoc ? 2024-03-25 18:04 ? 次閱讀

高速先生成員--黃剛

傳輸線阻抗控制對系統性能的重要性不言而喻,每一家的PCB加工板廠都在往能控制更嚴格的阻抗公差這個目標而不斷努力。但是我們也知道,傳輸線阻抗的控制公差其實會受到PCB結構本身的因素影響,就好像下面這張PCB差分線的切片圖一樣,至少有6、7個參數影響傳輸線的阻抗,例如線寬、線間距、上介質厚度、下介質厚度、銅厚、板材的介電常數等。它們共同決定了這對差分線的阻抗,他們的控制公差決定了差分線阻抗的公差!

wKgZomYBTBOASR45AAGfDbSVou8566.jpg

今天,高速先生這篇文章想走個高端路線,我們來研究下上面提到的所有影響傳輸線阻抗的參數里,到底能不能比較定量的給他們排個序,看看到底哪個因素的控制公差對加工出來的傳輸線阻抗的公差影響最大呢。這算不算是一個比較有意思的研究方向?

我們一起來看看高速先生最近做的測試板的案例,我們做的是一個USB的測試夾具,PCB設計如下所示:

wKgZomYBTBSAdwNIAAENSbSYygM604.jpg

為了保證高頻的性能,我們使用1到2的激光孔工藝,然后走線就在L2層了。由于板厚比較薄,也就是L2層的上下層介質厚度也很薄,因此我們L2層的線寬自然就設計得很細了。

疊層和L2層的線寬線距就是下面這個樣子了。上下層厚度也就3mil多的樣子,差分阻抗控制85歐姆情況下,線寬也是3mil多點。順便提一下,板材是中等損耗板材,介電常數DK在3.8左右。

wKgaomYBTBWAC88pAAFh4t_KwM0711.jpg

然而我們也知道,阻抗加工肯定是有偏差哈,板廠一般是保證10%的阻抗偏差,嚴格的話可能就是8%的阻抗偏差。下圖是該項目最終加工完成進行阻抗測試的傳輸線結果。

wKgZomYBTBWAaGlQAAGrRrgP6vU517.jpg

其實能看到,同一塊板上的長線和短線的阻抗都很好的滿足8%的阻抗偏差(其實已經接近5%了),這一組差分線的阻抗其實已經加工得非常的好了!

那回過頭我們再進行下理論的分析。根據板廠給出的疊層,我們通過仿真軟件進行阻抗的仿真,的確能看到阻抗的中值就在85歐姆,以下是線長2inch情況下的傳輸線阻抗仿真結果。

wKgaomYBTBaAA2epAAEgip-T5K4802.jpg

那么要怎么來研究上述的參數對阻抗的影響度呢?我們可以用相關仿真軟件的容差分析控件,俗稱DOE分析來進行研究。這個控件主要就是分析如果每個參數都有一定的偏差時,對整體阻抗結果的偏差度影響是怎么樣的,同時也能得到每個參數對后面結果的影響比例!是不是聽起來就有點意思呢?

我們先用一張傳輸線的結構圖來說明這個案例中的參數情況,如下:

wKgaomYBTBeATqxCAAEQV0suPLQ968.jpg

其中根據板廠給出的疊層,每個參數的中值分別為:線寬W=3.4mil,線間距S=8mil,上介質厚度(加銅厚)H1=4.4mil,下介質厚度H2=3.2mil,銅厚T=1.2mil,板材的介電常數DK=3.8,那我們就開始進行DOE的仿真。原理也很簡單,我們分別把上面的6個變量參數都設置允許10%左右的誤差,我們來看看進行DOE仿真后,每個參數對最后阻抗結果的貢獻比例是多少!

好!我們來看看在這個case下的DOE仿真結果,就是下面的這張圖:

wKgaomYBTBiAZd42AAEe4BQ1Y0o488.jpg

高速先生來解釋一下這張圖來表達的意思哈!首先左邊表格給出的是不同變量的同樣誤差改變下對后面傳輸線阻抗的影響比例。例如線寬W的誤差改變,會占到17.5%左右的比重;介電常數DK也會有15.8%的影響;銅厚T也占到了11.3%左右。另外還有一些參數可能是互相有影響的,因此結果也一并來考慮。例如線寬W和上介質厚度H1加起來的影響為4.3%。

很多朋友之前是不是沒想過從這個角度出發來分析呢?這個分析其實意義還是很重大的,它可以很清晰的給出哪個參數的影響是最大,在加工過程中可能就需要重點去管控這個因素,這樣的話其實就對最終的阻抗公差有更好的把握。另外也需要知道的是,不同的疊層,不同的線寬線距時,每個參數的影響度的DOE分析結果肯定是不一樣的,可能在A項目中線寬的影響最大,但是在B項目中可能就變成了介質厚度的影響最大了。因此需要針對你們實際產品的情況去做具體分析了哈。

最后問一句,這個方法大家get到了嗎?

本期提問

如果用文章中的例子讓你分析下損耗情況,你覺得損耗和哪些參數有關,哪些參數的影響度最大呢?



審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4246

    文章

    22566

    瀏覽量

    387997
  • 阻抗
    +關注

    關注

    17

    文章

    901

    瀏覽量

    45443
  • 傳輸線
    +關注

    關注

    0

    文章

    362

    瀏覽量

    23805
收藏 人收藏

    評論

    相關推薦

    輸入阻抗、輸出阻抗、阻抗匹配到底是個啥?

    在原信號上將會改變原信號的形狀。如果傳輸線的特征阻抗跟負載阻抗不相等(即不匹配)時,在負載端就會產生反射。為什么阻抗不匹配時會產生反射以及特征阻抗
    發表于 06-01 08:08

    阻抗匹配的原理分析?

    由電路結構的不同,阻抗匹配有如下五種形式,首端串聯,末端并聯下拉,末端并聯上拉,末端戴維南(既有上拉又有下拉),阻容串聯下拉。有幾個問題請教。 1、阻抗匹配只是針對傳輸線過程中嗎,對輸出端口和輸入
    發表于 05-09 23:05

    掌握這個分析方法,實現傳輸線阻抗5%的加工公差不是!

    高速先生成員--黃剛 傳輸線阻抗控制對系統性能的重要性不言而喻,每一家的PCB加工板廠都在往能控制更嚴格的阻抗公差
    發表于 03-25 18:05

    關于傳輸線阻抗的那些概念你都知道嗎

    如果傳輸線具有恒定不變的瞬時阻抗,就稱之為傳輸線的特性阻抗   特性阻抗描述了信號沿傳輸線傳播時
    的頭像 發表于 02-02 17:21 ?499次閱讀
    關于<b class='flag-5'>傳輸線</b><b class='flag-5'>阻抗</b>的那些概念你都知道嗎

    傳輸線損耗:模型和方程式

    關鍵要點傳輸線使用導納模型,而不是更熟悉的阻抗模型。對于特定長度下的傳輸線,模型差異很大。通過對長傳輸線和短模型進行比較,進行不斷的計算和
    的頭像 發表于 11-25 08:12 ?610次閱讀
    <b class='flag-5'>傳輸線</b>損耗:模型和方程式

    傳輸線阻抗匹配時串聯端接電阻為什么要靠近發送端?

    傳輸線阻抗匹配時串聯端接電阻為什么要靠近發送端? 傳輸線阻抗匹配時,串聯端接電阻靠近發送端的原因有多個方面。 首先,了解傳輸線的基本原理
    的頭像 發表于 11-22 18:26 ?964次閱讀

    傳輸線的哪些元素會影響其阻抗呢?

    傳輸線的哪些元素會影響其阻抗呢? 1. 傳輸線的導體材料 在傳輸線中,導體是電信號的載體,其電阻和電導率直接影響著傳輸線的電阻和電導。一般來
    的頭像 發表于 11-06 11:01 ?525次閱讀

    淺談阻抗匹配(五)—傳輸線端接的分類

    反射產生的主要原因有:過長的布線、未被匹配終結的傳輸線、過量的電容和電感等本質均為阻抗失配。
    的頭像 發表于 11-03 14:28 ?717次閱讀
    淺談<b class='flag-5'>阻抗</b>匹配(五)—<b class='flag-5'>傳輸線</b>端接的分類

    你能想象嗎,傳輸線能控到多少阻抗還要看隔壁信號的臉色?

    高速先生成員--黃剛 關于傳輸線阻抗計算相關的文章,高速先生都寫過很多篇,定性來說的話就是傳輸線阻抗和自己的線寬銅厚以及材料的介電常數
    發表于 11-02 14:00

    你能想象嗎,傳輸線能控到多少阻抗還要看隔壁信號線的臉色?

    關于傳輸線阻抗計算相關的文章,高速先生都寫過很多篇了,定性來說的話就是傳輸線阻抗和自己的線寬銅厚以及材料的介電常數都成反比,與到參考平面的距離成正比。定量來說的話,就以今天我們要講
    的頭像 發表于 11-02 13:54 ?217次閱讀
    你能想象嗎,<b class='flag-5'>傳輸線</b>能控到多少<b class='flag-5'>阻抗</b>還要看隔壁信號線的臉色?

    什么是傳輸線?什么是信號完整性分析?為什么傳輸線要測試差分信號?

    什么是傳輸線?什么是信號完整性分析?為什么傳輸線要測試差分信號? 什么是傳輸線? 傳輸線是指電路板上的導線,它們的特點是導線兩端的
    的頭像 發表于 10-23 10:34 ?419次閱讀

    什么是傳輸線?為什么傳輸線要測試差分訊號?

    什么是傳輸線,什么是信號完整性分析,為什么傳輸線要測試差分訊號,經常有人問小編這個問題,今天我們就逐項解惑。
    的頭像 發表于 09-25 10:09 ?657次閱讀
    什么是<b class='flag-5'>傳輸線</b>?為什么<b class='flag-5'>傳輸線</b>要測試差分訊號?

    PCB傳輸線參數

    特征阻抗描述了信號沿傳輸線傳播時所受到的瞬態阻抗,它是傳輸線的固有屬性,僅和傳輸線的單位長度上的分布電感L、分布電容C、材料特性和介電常數有
    發表于 09-04 15:30 ?397次閱讀
    PCB<b class='flag-5'>傳輸線</b>參數

    傳輸線的電報方程怎么求 如何推導出傳輸線的電報方程

    本文的第一部分,主要是說,怎樣從傳輸線的等效電路,推導出傳輸線的電報方程,從而給出傳輸線中電壓和電流的表達式。 第二部分,主要是說,如果從電壓和電流的表達式,推導出傳輸線上的反射系數,
    的頭像 發表于 07-31 15:21 ?3583次閱讀
    <b class='flag-5'>傳輸線</b>的電報方程怎么求 如何推導出<b class='flag-5'>傳輸線</b>的電報方程

    信號完整性(SIPI)學習—傳輸線阻抗

    信號完整性分析是基于傳輸線理論的,研究信號完整性必須從認識傳輸線開始,而傳輸線中最基本的概念就是阻抗和反射。
    的頭像 發表于 06-14 15:40 ?5140次閱讀
    信號完整性(SIPI)學習—<b class='flag-5'>傳輸線</b>的<b class='flag-5'>阻抗</b>
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>