<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

嘉楠基于RISC-V的端側AIoT SoC采用了芯原的ISP IP和GPU IP

文傳商訊 ? 來源:文傳商訊 ? 作者:文傳商訊 ? 2024-03-14 10:20 ? 次閱讀

芯原股份(芯原,股票代碼:688521.SH)今日宣布嘉楠科技(嘉楠,納斯達克股票代碼:CAN)全球首款支持RISC-V Vector 1.0標準的商用量產端側AIoT芯片K230集成了芯原的圖像信號處理器(ISP)IP ISP8000、畸變矯正(DeWarp)處理器IP DW200,以及2.5D圖形處理器(GPU)IP GCNanoV。該合作極大地優化了高精度、低延遲的端側AIoT解決方案,可廣泛適用于各類智能產品及場景,如邊緣側大模型多模態接入終端、3D結構光深度感知模組、交互型機器人、開源硬件,以及智能制造、智能家居和智能教育相關硬件設備等。

芯原的ISP8000 IP能夠實時處理三路及以上的高清視頻流,其20比特位深的流水線架構支持先進的圖像處理算法,如三重曝光高動態范圍處理(HDR)和三維降噪(3DNR)等。ISP8000優化的軟件可與RISC-V處理器無縫協作,以高效管理和調度系統資源。在K230芯片上,借助RT-Thread實時操作系統以及RISC-V處理器的性能和功耗優勢,該IP在雙核處理器架構下能夠進行實時調度和高效運行軟件。此外,ISP8000與K230 SDK全面兼容,支持RTOSLinux雙操作系統,實現實時與非實時操作的完美平衡。

芯原的DW200 IP不僅能夠精確矯正廣角或魚眼鏡頭的畸變,還能通過低帶寬直連模式支持多路縮放輸出,豐富了用戶的應用場景,特別適用于需要多種空間輸出格式的AI應用。針對MCU/MPU設備,芯原的低功耗2.5D GPU IP則提供了高性能、高質量的矢量圖形處理能力和優質的圖像輸出。

嘉楠研發副總裁王宏剛表示:“通過集成芯原先進的像素處理IP組合,我們基于RISC-V架構的端側AIoT SoC K230在同類產品中具備了領先的性能和圖像質量。這使得更多的端側設備供應商能夠開發適用于更廣泛市場應用的創新產品。芯原的ISP技術是推動我們的端側AIoT SoC創新的關鍵因素之一?!?/p>

“RISC-V在嵌入式產品中的重要性日益增加。芯原已經與所有主流的RISC-V CPU IP供應商建立了合作伙伴關系,以確保我們從攝像頭輸入到顯示輸出(Glass-to-Glass)的智能像素處理IP組合能夠與RISC-V架構實現無縫且高效的協作?!毙驹瓐绦懈笨偛?、IP事業部總經理戴偉進表示,“通過與嘉楠的緊密協作,端側AIoT SoC K230在保持低功耗和低延遲的同時,實現了卓越的圖像質量。此外,利用ISP8000先進的多上下文管理(MCM)功能,K230能夠支持多傳感器輸入,進一步提升了其市場競爭力?!?br />
審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    447

    文章

    48367

    瀏覽量

    412130
  • soc
    soc
    +關注

    關注

    38

    文章

    3807

    瀏覽量

    216160
  • ISP
    ISP
    +關注

    關注

    6

    文章

    459

    瀏覽量

    51159
  • RISC-V
    +關注

    關注

    42

    文章

    1982

    瀏覽量

    45327
  • AIoT
    +關注

    關注

    8

    文章

    1305

    瀏覽量

    30157
收藏 人收藏

    評論

    相關推薦

    晶心科技與Arteris攜手加速RISC-V SoC采用

    了與領先的晶心RISC-V處理器IP和Arteris芯片互連IP的集成和優化解決方案。Arteris,Inc.是一家領先的系統IP供應商,致力于加速片上系統(
    的頭像 發表于 06-08 08:36 ?70次閱讀
    晶心科技與Arteris攜手加速<b class='flag-5'>RISC-V</b> <b class='flag-5'>SoC</b>的<b class='flag-5'>采用</b>

    晶心科技與Arteris合作加速RISC-VSoC設計創新

    Arteris, Inc.是一家領先的系統 IP 供應商,致力于加速片上系統(SoC)的創建,晶心科技是RISC-V International組織的創始成員和主要成員,也是高性能/低功耗RI
    的頭像 發表于 05-30 10:18 ?161次閱讀

    RISC-V的MCU關于USB高速通信設計的難點

    開發效率。 成本效益 : IP分攤成本 :部分RISC-V MCU廠商通過外購第三方的高速USB PHY IP來實現高速USB通信功能,這會增加IP分攤成本。
    發表于 05-27 16:23

    炬芯科技智能手表SoC采用芯原2.5D GPU IP

    近日,芯原股份與低功耗AIoT芯片設計廠商炬芯科技股份有限公司(炬芯科技)達成合作。炬芯科技在其高集成度的雙模藍牙智能手表SoC ATS3085S和ATS3089系列中,成功采用了芯原提供的低功耗且功能豐富的2.5D圖形處理器(
    的頭像 發表于 05-16 14:58 ?324次閱讀

    炬芯科技的智能手表SoC采用了芯原的2.5D GPU IP

    ? ATS3085S和ATS3089系列中采用了芯原低功耗且功能豐富的2.5D圖形處理器(GPUIP。 炬芯科技的智能手表SoC ATS3085S和ATS3089系列擁有卓越的圖形顯
    的頭像 發表于 05-15 11:39 ?258次閱讀

    嘉楠科技商用量產端側AIoT芯片K230采用芯原ISP IPGPU IP

    芯原股份今日宣布,與嘉楠科技達成重要合作。嘉楠科技全球首發的支持RISC-V Vector 1.0標準的商用量產端側AIoT芯片K230,成功集成了芯原的三大核心IP技術:圖像信號處理器IP
    的頭像 發表于 03-27 10:06 ?305次閱讀

    賽昉基于RISC-V的JH-7110智能視覺處理平臺采用了芯原的顯示處理器IP

    芯原股份(芯原,股票代碼:688521.SH)今日宣布賽昉科技(簡稱“賽昉”)基于RISC-V架構的量產SoC昉·驚鴻-7110(JH-7110)采用了芯原的顯示處理器IP DC820
    的頭像 發表于 03-22 13:47 ?226次閱讀

    嘉楠端側AIoT芯片K230集成芯原ISP IPGPU IP

    量產端側AIoT芯片K230,成功集成了芯原的圖像信號處理器(ISPIP ISP8000、畸變矯正(DeWarp)處理器IP DW200,
    的頭像 發表于 03-14 10:02 ?469次閱讀

    嘉楠基于RISC-V的端側AIoT SoC采用了芯原的ISP IPGPU IP

    芯原股份 (芯原,股票代碼:688521.SH) 今日宣布嘉楠科技 (嘉楠,納斯達克股票代碼:CAN) 全球首款支持RISC-V Vector 1.0標準的商用量產端側AIoT芯片K230集成
    的頭像 發表于 03-14 09:03 ?230次閱讀

    芯原2.5D GPU IP賦能先楫HPM6800系列RISC-V MCU

    近日,國內領先的半導體IP供應商芯原股份宣布,其業界領先的高性能2.5D圖形處理器(GPUIP已成功賦能先楫半導體的新一代HPM6800系列RISC-V MCU(微控制器)。這一創新
    的頭像 發表于 03-07 11:47 ?610次閱讀

    晶心科技與元視芯合作打造全球首次采用RISC-V IP SoC的車規級CMOS圖像傳感器產品

    RISC-V IP供貨商Andes晶心科技(TWSE:6533)與邊緣運算芯片供貨商元視芯智能科技共同宣布,元視芯 MAT系列作為全球首次采用RISC-V
    的頭像 發表于 02-22 10:55 ?469次閱讀

    RISC-V內核突破百億顆 RVV1.0如何解鎖AI市場應用潛能

    的使用門檻。 在12月3日,將舉辦RISC-V開源沙龍和K230開發板日活動,多位來自的研發專家將進行K230芯片全景剖析展示、軟硬
    發表于 12-01 13:17

    256核!賽昉發布全新RISC-V眾核子系統IP平臺

    11月23日,中國RISC-V軟硬件生態領導者賽昉科技正式發布自主研發的片上一致性互聯IP——昉·星鏈-700(StarLink-700),并推出基于StarLink-700和昉·天樞-90
    發表于 11-29 13:37

    賽昉科技RISC-V架構7110

      FET7110-C核心板基于賽昉科技昉·驚鴻7110處理器設計開發,采用開源RISC-V架構,主頻1.5GHz,集成4個RISC-V核,跑分達5.09 CoreMark/MHz,性能優于
    發表于 10-30 08:49

    RISC-V核、平臺和芯片該如何選擇?

    使用。 (2)、建議嵌入式和物聯網系統開發者使用 RISC-V SoC 芯片。比如,選擇GD32VF103 系列 MCU芯片做嵌入式項目開發。GD32VF103有多款開發板和開發工具鏈支持。AIOT
    發表于 06-21 20:34
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>