<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

MIPI PHY包含哪幾類接口?MIPI DPHY協議簡介

路科驗證 ? 來源:ic社畜之家 ? 2024-03-13 13:41 ? 次閱讀

MIPI PHY包含三類接口DPHY、MPHY、CPHY。三者都采用差分信號傳輸,DPHY有clk作為同步時鐘,CPHY和MPHY都沒有同步時鐘;DPHY和MPHY都是雙線差分,CPHY是三線差分。

73ef070e-e0f7-11ee-a297-92fbcf53809c.png

DPHY接口由一對差分時鐘lane和若干對差分數據lane組成;DPHY的內部通過PPI接口連接MIPI控制器。

7444ccca-e0f7-11ee-a297-92fbcf53809c.png

DPHY的數據通道包含LP模式和HS模式。LP模式下,data lane電壓可達1.2V;HS模式下進行高速數據傳輸,差分電壓只有幾百mV。

744f30e8-e0f7-11ee-a297-92fbcf53809c.png

DPHY通過HS模式和LP模式的lane state切換,來實現傳輸狀態的轉換。

74619a30-e0f7-11ee-a297-92fbcf53809c.png

所有協議都是分層的,DPHY的鏈路層協議中,每個packet都以sot(start of transmission)作為起始,eot(end of transmission)作為結束。

74690a18-e0f7-11ee-a297-92fbcf53809c.png

sot以LP-11狀態起始,經過LP-01,LP-00后進入HS狀態,并發送同步碼。

746da9d8-e0f7-11ee-a297-92fbcf53809c.png

7473f6b2-e0f7-11ee-a297-92fbcf53809c.png

除了傳輸狀態transmission,DPHY還定義了escape模式和turnaround模式。DPHY支持數據雙向傳輸,turnaround模式下,數據傳輸方向可以反轉。

748301b6-e0f7-11ee-a297-92fbcf53809c.png

7486e2d6-e0f7-11ee-a297-92fbcf53809c.png


審核編輯:劉清

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 控制器
    +關注

    關注

    112

    文章

    15336

    瀏覽量

    172394
  • 差分信號
    +關注

    關注

    3

    文章

    341

    瀏覽量

    27331
  • MIPI
    +關注

    關注

    10

    文章

    279

    瀏覽量

    47998
  • 信號傳輸
    +關注

    關注

    4

    文章

    355

    瀏覽量

    19917
  • CLK
    CLK
    +關注

    關注

    0

    文章

    123

    瀏覽量

    16937

原文標題:MIPI DPHY協議簡介

文章出處:【微信號:Rocker-IC,微信公眾號:路科驗證】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    基于Xilinx FPGA實現MIPI DPHY接口案例分析

    作者:Hello,Panda 這次分享一個在Xilinx FPGA實現MIPI DPHY接口的案例(包括CIS協議層)。截止目前為止,Xilinx僅在Ultrascale+及其以上版本
    的頭像 發表于 01-28 14:11 ?1.2w次閱讀
    基于Xilinx FPGA實現<b class='flag-5'>MIPI</b> <b class='flag-5'>DPHY</b><b class='flag-5'>接口</b>案例分析

    MIPI協議 C-PHY基本架構與線態變化內容詳解

    MIPI目前公布的協議中,有3類基于攝像頭的接口
    的頭像 發表于 12-28 16:31 ?772次閱讀
    <b class='flag-5'>MIPI</b><b class='flag-5'>協議</b> C-<b class='flag-5'>PHY</b>基本架構與線態變化內容詳解

    基于FPGA的MIPI接口開發方式

    1. 根據D PHY和CSI-2協議2. 4路攝像頭中采集圖像數據;將每2路圖像數據合成一路,得到2路攝像頭數據;將2路攝像頭數據,再根據CSI-2和DPHY協議輸出。3.芯片 LAT
    發表于 08-05 09:12

    基于MIPI協議的FPGA實現視頻傳輸技術

    實現功能:1. 實現D-PHY接收、C-CSI接口、CC-CST發送、D-PHY發送2. 輸入MIPI:4路攝像頭中采集圖像數據;將每2路圖像數據合成一路,得到2路攝像頭數據;3. 輸
    發表于 08-14 13:07

    MIPI D'PHY是什么?MIPI D'PHY的結構是怎樣組成的?

    MIPI D'PHY是什么? MIPI D'PHY的結構是怎樣組成的?
    發表于 05-20 06:18

    MIPI協議中的DSI和CSI是什么?

    ,MIPI協議包含了很多部件接口協議規范。 今天我們所說的MIPI CSI 和
    發表于 01-13 16:55

    如何注冊mipi csi phy media?

    rv1126由哪幾部分構成?如何注冊mipi csi phy media?
    發表于 03-10 06:08

    基于FPGA的MIPI接口匹配方案

    移動產業處理器接口(MIPI)是一種手機模塊間互聯的通用標準,MIPI 協議的物理層定義了 MIPI D-
    發表于 09-28 09:11

    Gowin MIPI DPHY的用戶指南

    網下載,參考設計已配置一例特定參數,可用于仿真,實例化加插用戶設計后的總綜合,總布局布線。高云 MIPI D-PHY IP 應用于串行顯示接口和串行攝像頭接口中,用于接收或發送圖像或視
    發表于 10-08 06:59

    請問RK3568 MIPI RX DPHY接收MIPI協議的是否同時支持CSI與DSI兩種協議?

    請問RK3568 MIPI RX DPHY接收MIPI協議的是否同時支持CSI與DSI兩種協議?
    發表于 02-22 16:59

    MIPI接口協議簡介

    MIPI接口協議簡介,感興趣的小伙伴們可以看看。
    發表于 10-10 14:55 ?155次下載

    mipi是什么接口_mipi接口定義詳解

    MIPI(移動行業處理器接口)是MIPI聯盟發起的為移動應用處理器制定的開放標準。本文主要介紹了mipi開關參數、MIPI
    發表于 12-26 14:17 ?14.9w次閱讀
    <b class='flag-5'>mipi</b>是什么<b class='flag-5'>接口</b>_<b class='flag-5'>mipi</b><b class='flag-5'>接口</b>定義詳解

    MIPI C-PHY差分傳輸接口的靜噪特點及相應對策

    近年來智能手機隨著信息量的增加,向著大屏高像素化發展。顯示屏傳輸影像信號的數據量也在增加。為了有效地傳輸信號,通常使用叫做MIPI D-PHY的差分傳輸接口。但為追求更高的傳輸速度,開始使用M
    的頭像 發表于 02-04 08:01 ?7942次閱讀
    <b class='flag-5'>MIPI</b> C-<b class='flag-5'>PHY</b>差分傳輸<b class='flag-5'>接口</b>的靜噪特點及相應對策

    MIPI CSI-2 RX Subsystem IP介紹和PHY實現淺談

    MIPI CSI-2 RX Subsystem IP實現MIPI CSI-2 v2.0協議以及底層的MIPI D-PHY v2.0
    的頭像 發表于 07-07 14:15 ?1450次閱讀

    MIPI-D/C PHY的PCB布局布線要求

    MIPI(移動行業處理器接口)是專為移動設備(如智能手機、平板電腦、筆記本電腦和混合設備)設計的行業規范的標準定義。其常見的通用的唯一物理(PHY)層,即MIPI D-
    的頭像 發表于 08-22 07:40 ?804次閱讀
    <b class='flag-5'>MIPI</b>-D/C <b class='flag-5'>PHY</b>的PCB布局布線要求
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>