<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCIe控制器(FPGA或ASIC),PCIe-AXI-Controller

67940 ? 來源:axpro ? 作者:axpro ? 2024-02-21 15:15 ? 次閱讀

PCIe-AXI-Controller

PCIe-AXI-Controller兼容PCI Express Base Specification Revision 3.1,實現PCIe PHY Layer,Data Link Layer以及Transaction Layer的所有功能特性,不僅內置DMA控制器,而且具備AXI4用戶接口,提供一個高性能,易于使用,可定制化的PCIe-AXI互連解決方案,同時適用于ASICFPGA。

PCIe接口

PHY Interface for PCI Express(PIPE):PIPE 4.4和PIPE 5.1

可與PIPE兼容的PHY集成

AXI接口:

1個AXI4-Lite Master接口:訪問外部寄存器

1個AXI4-Lite Slave接口:訪問內部Bridge配置寄存器

1個AXI4-MM Master描述符接口:訪問AXI域的SGDMA描述符

4個AXI4-MM Master接口:訪問AXI4 Slave設備,比如內存;C2H和H2C傳輸

4個AXI4-MM Slave接口:被AXI4 Master設備訪問

4個AXI4-Stream Master接口:訪問AXI4 Stream Slave設備,比如FIFO;H2C傳輸

4個AXI4-Stream Slave接口:被AXI4 Stream Master設備訪問,C2H傳輸

PCIe特性:

支持PCIe Gen1(2.5GT/s),PCIe Gen2(5.0GT/s)和PCIe Gen3(8.0GT/s)

支持PCIe x16,x8,x4,x2和x1

支持Endpoint和Rootport模式

支持最大4KB payload size

1個Virtual Channel,最多32個Physical Functions

可配置的接收和發送緩沖區大小

支持SR-IOV功能,VF可達512個

支持32個MSI和INT消息

支持MSI-X

支持ASPM:L0s和L1

DMA特性:

8個獨立的DMA引擎

支持CDMA和SGDMA

最大128個outstanding write和read request

可配置的DMA Source、Destination和Descriptor Type

DMA長度無限制

可交付資料

詳細的用戶手冊

Design File:Post-synthesis EDIF netlist or RTL Source

Timing and layout constraints,Test or Design Example Project

技術支持:郵件,電話,現場,培訓服務

Email:neteasy163z@163.com

PCIe-AXI-Controller結構框圖

wKgZomXVomuAWA5hAADiDHK4KfA998.png

審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • PCIe
    +關注

    關注

    13

    文章

    1101

    瀏覽量

    81154
  • dma
    dma
    +關注

    關注

    3

    文章

    539

    瀏覽量

    99245
  • AXI
    AXI
    +關注

    關注

    1

    文章

    126

    瀏覽量

    16325
  • 控制器
    +關注

    關注

    0

    文章

    20

    瀏覽量

    3274
收藏 人收藏

    評論

    相關推薦

    FPGAPCIE接口應用需要注意哪些問題

    決定了其邏輯單元、內存塊和輸入/輸出端口的數量。這些資源的限制會影響PCIe的配置,如通道數量和速度等級。 不同FPGA的內部架構差異可能導致性能不同。例如,數據傳輸路徑的寬度、時鐘頻率以及串行收發
    發表于 05-27 16:17

    高性能NVMe主機控制器,Xilinx FPGA PCIe 3

    ,Ultrascale,7 Series FPGA?支持PCIe Gen4,PCIe Gen3,PCIe Gen2 SSD?無需CPU和外部存儲
    發表于 04-20 14:41

    高性能NVMe主機控制器,Xilinx FPGA NVMe Host Accelerator IP

    FPGA?支持PCIe Gen4,PCIe Gen3,PCIe Gen2 SSD?無需CPU和外部存儲?自動實現對
    發表于 04-10 22:55

    基于安路PCIe SGDMA高速數據傳輸方案

    安路科技提供基于PCIe 硬核控制器開發的SGDMA IP。SGDMA可作為一個PCIe2AXI4系列接口的橋或者一個高性能DMA使用。
    的頭像 發表于 04-08 14:29 ?268次閱讀
    基于安路<b class='flag-5'>PCIe</b> SGDMA高速數據傳輸方案

    Xilinx FPGA高性能NVMe SSD主機控制器,NVMe Host Controller IP

    FPGA?支持PCIe Gen4,PCIe Gen3,PCIe Gen2 SSD?無需CPU和外部存儲?自動實現對
    發表于 03-27 17:23

    Xilinx FPGA NVMe主機控制器IP,高性能版本介紹應用

    SSD?無需CPU和外部存儲?自動實現對PCIe SSD的PCIe設備枚舉、NVMe控制器識別和NVMe隊列設置?支持對PCIe SSD
    發表于 03-09 13:56

    Xilinx FPGA 1/4/8通道PCIe-DMA控制器IP,高性能應用介紹

    32?每個DMA引擎支持DMA Ring緩沖,Ring緩沖深度和個數可配置?RDMA的超低延時和超低抖動性?H2C DMA支持視頻顯示定時時序輸入控制?AXI4-Lite Master接口允許PCIe通信繞過
    發表于 03-07 13:54

    PCIe-AXI-Cont用戶手冊

    Transaction layer的所有功能特性,不僅內置DMA控制器,而且具備AXI4用戶接口,提供一個高性能,易于使用,可定制化的PCIe-AXI互連解決方案,同時適用于ASIC
    發表于 02-22 09:15 ?1次下載

    Xilinx FPGA NVMe Host Controller IP,NVMe主機控制器

    PCIe SSD的高性能存儲控制器,不但提供對PCIe SSD的配置管理功能,而且提供對PCIe SSD的IO(Page)讀寫以及DMA讀寫功能。NVMe Host
    發表于 02-21 10:16

    使用 PCIE 更新 AMD ZYNQ? 的 QSPI Flash 參考設計

    的內部資源包括 DDR 控制器,QSPI 控制器,OCM,IIC,SPI 等。 本教程提供一個最小的參考設計,使上位機可以通過 PCIE 端口,通過 S_AXI_GP0 端口訪問 ZY
    發表于 11-30 18:49

    體驗紫光PCIE之使用WinDriver驅動紫光PCIE

    后,如果鏈接成功(可通過兩個link_up信號指示燈快速判斷),打開設備管理,可以看到一個PCI內存控制器的其他設備,如果沒有鏈接成功,可重新下載固件或者檢測硬件連接,注意流程是先下載后開機。 (4
    發表于 11-17 14:35

    基于安路PCIe SGDMA 高速數據傳輸方案

    安路科技提供基于PCIe 硬核控制器開發的SG DMA ? IP。SGDMA可作為一個PCIe2AXI4系列接口的橋或者一個高性能DM
    的頭像 發表于 11-16 14:45 ?304次閱讀

    基于FPGAPCIE I/O控制卡通信方案

    本文介紹一個FPGA 開源項目:PCIE I/O控制卡。上一篇文章《FPGA優質開源項目– PCIE通信》開源了基于
    的頭像 發表于 09-01 16:18 ?1658次閱讀
    基于<b class='flag-5'>FPGA</b>的<b class='flag-5'>PCIE</b> I/O<b class='flag-5'>控制</b>卡通信方案

    PCIe AMBA集成指南

    本文檔旨在提供關于將PCIe接口集成到基于AMBA的片上系統(SoC)的指導。 假設PCIe接口通過基于AXIACE協議的互連連接到SoC的其余部分。 讀者應熟悉
    發表于 08-17 07:25

    imx8mm PCIe端點控制器設備不存在是為什么?

    /class/pci_epc 中使用 pcie 端點控制器,并在根復合體端 (x86) 上使用 lspci 和 pcitest 測試接口。 問題是,PCIe端點控制器設備不存在(/sy
    發表于 06-09 08:23
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>