<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

華為顯示面板專利公布,聚焦介質層、平坦化層、像素界定層及電路設計

微云疏影 ? 來源:綜合整理 ? 作者:綜合整理 ? 2024-02-21 09:40 ? 次閱讀

據天眼查數據揭示,華為技術有限公司于2024年2月20日公布了其關于“顯示面板、顯示面板制備方式及顯示設備”的創新專利(專利號CN117580389A)。該專利主要涉及顯示技術領域。

wKgaomXVVFqANxdyAAHIr2Yuvl8870.png

該專利主要內容如下:顯示面板由層間介質層、平坦化層和像素界定層有序堆疊而成;在顯示面板非像素區的第一功能層內置入內切結構和至少一個電極搭接結構,其中電極搭接結構主要包含輔助電極和施加電極兩部分,施加電極通過內切結構與顯示面板的第一陰極層相連;內切結構的作用不僅限于隔離第一功能層,更重要的是通過引入輔助電極和施加電極這兩個元素,借助內切結構實現對顯示面板各層的隔離,確保施加電極能與其搭接的輔助電極順利連接,進而引導輔助電極與陰極層實現緊密的表面接觸,從而提高了顯示面板內部壓差大的區域的電能利用率,有效降低了電壓損耗現象的發生。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 電極
    +關注

    關注

    5

    文章

    750

    瀏覽量

    26941
  • 顯示面板
    +關注

    關注

    4

    文章

    195

    瀏覽量

    25049
  • 華為技術
    +關注

    關注

    0

    文章

    40

    瀏覽量

    7207
收藏 人收藏

    評論

    相關推薦

    DDR電路的疊與阻抗設計!

    采用1oZ,其它內層采用HoZ。 板厚推薦疊如下圖(上)所示(102階HDI板疊設計),阻抗線寬線距如下圖(中、下)所示(102階HDI板單端、差分阻抗設計圖)。 DDR
    發表于 12-25 13:48

    DDR電路的疊與阻抗設計

    采用1oZ,其它內層采用HoZ。 板厚推薦疊如下圖(上)所示(102階HDI板疊設計),阻抗線寬線距如下圖(中、下)所示(102階HDI板單端、差分阻抗設計圖)。 DDR
    發表于 12-25 13:46

    【華秋pcb】為什么6板最好設計2個接地層?

    放到地平面上。 但是!信號抗干擾性能較差,因為它的信號相鄰(S2與S1相鄰,S3與S4相鄰),導致信號之間的干擾與電磁輻射增加,信號完整性容易受到對方的干擾。而且從電路設計角度來看,信號
    發表于 12-08 10:49

    為什么6板最好設計2個接地層?

    放到地平面上。 但是!信號抗干擾性能較差,因為它的信號相鄰(S2與S1相鄰,S3與S4相鄰),導致信號之間的干擾與電磁輻射增加,信號完整性容易受到對方的干擾。而且從電路設計角度來看,信號
    發表于 12-08 10:34

    京東方公布像素電路及其驅動方法、顯示面板、顯示裝置”專利

    根據專利摘要,這是提供一種像素電路和驅動方法、顯示面板、顯示裝置的
    的頭像 發表于 12-07 17:03 ?602次閱讀
    京東方<b class='flag-5'>公布</b>“<b class='flag-5'>像素</b><b class='flag-5'>電路</b>及其驅動方法、<b class='flag-5'>顯示</b><b class='flag-5'>面板</b>、<b class='flag-5'>顯示</b>裝置”<b class='flag-5'>專利</b>

    SAE J1939網絡與應用#J1939 #汽車總線

    汽車總線網絡
    北匯信息POLELINK
    發布于 :2023年11月27日 11:23:33

    天馬微“一種顯示面板顯示裝置”專利公布

    根據專利要點,本申請的實例顯示面板顯示裝置由多個發光裝置和多個像素電路組成,
    的頭像 發表于 11-17 10:10 ?403次閱讀
    天馬微“一種<b class='flag-5'>顯示</b><b class='flag-5'>面板</b>及<b class='flag-5'>顯示</b>裝置”<b class='flag-5'>專利</b><b class='flag-5'>公布</b>

    求助,關于電機屏蔽及通訊干擾問題

    ),且在面板不能按Fn鍵進行復位。 3、如查將屏蔽入柜處的接地懸空,則運行一天變頻器都沒有報故障。但是屏蔽層出現了90V左右的電壓。(可參考圖) 問題: 1、接EMC規則,是不是屏蔽在電機端也
    發表于 11-13 07:50

    在TCP/IP5模型中,應用是如何與傳輸連接的?

    在以TCP/IP5模型中,應用是如何與傳輸連接的 “封裝”又是指什么?顯示全部
    發表于 10-28 06:53

    4藍牙產品PCB設計素材分享

    4藍牙產品PCB設計素材
    發表于 09-20 07:43

    請設計工程師避開這個坑,8板為何變成了假12

    。 工廠在生產時為了控制PP的流膠量,方便生產,不流膠PP的張數,通常不超過3張以上。也就是說,軟硬結合板的介質厚度不要超過10mil及以上。(當然也有冒險精神的企業,打著為客戶降成本的名號,做四張
    發表于 08-22 16:48

    華為芯片封裝新專利公布!

    近日,華為公布了一項名為“一種芯片封裝以及芯片封裝的制備方法”的專利,申請公布號為CN116547791A。
    的頭像 發表于 08-08 16:09 ?1247次閱讀

    詳解KiCad中的

    通常有元件主體的輪廓(公稱或最大尺寸,取決于你的特殊需要)。在這一上有一個極性標記是很常見的。位號和數值字段經常出現在這一。(這可能是高密度電路板上唯一可以顯示這些字段的地方,因為
    發表于 06-21 12:13

    Courtyard如何使用?

    ?“ 使用Allegro的小伙伴應該很清楚Courtyard的用法,但使用Altium Designer的小伙伴可能對Courtyard完全沒有概念。Courtyard到底是什么?在KiCad
    發表于 06-13 13:01

    KiCad中的阻焊及其應用

    ,文本可以更小。 板廠關于阻焊的問題 首先,您應該始終生成兩個阻焊的Gerber,即使您的設計是單面板。無論如何,物理的電路板總是有兩個面,即使背面沒有焊盤或孔。如果沒有兩個阻焊
    發表于 06-12 11:03
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>