<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

適用于數據交換時鐘的超低噪聲時鐘抖動消除器SC6301

國芯思辰(深圳)科技有限公司 ? 2024-02-19 09:41 ? 次閱讀

國芯思辰SC6301是高性能時鐘調節器,支持JEDEC JESD204B。當使用設備和SYSREF時鐘時,PLL2的14個時鐘輸出可配置去驅動7個JESD204B轉換器或其他邏輯設備。SYSREF可以使用直流和交流耦合來提供。不僅限于JESD204B應用,14個輸出均可單獨配置為傳統高性能時鐘系統輸出。

超低噪聲時鐘抖動消除器SC6301具有高性能、低功耗、雙VCO、動態數字延遲、信號丟失保持等特性。因此,SC6301是提供靈活的高性能時鐘樹的理想選擇,國芯思辰可全程提供技術支持和供貨需求。

SC6301功能框圖:

SC6301功能框圖.png

SC6301主要性能:

?支持JEDEC JESD204B

?超低RMS抖動

76fs RMS Jitter(10kHz到20MHz)

-162dBc/Hz@245.76MHz

?PLL2可提供多達14路差分時鐘;最多7個SYSREF時鐘;時鐘最大輸出頻率3.1GHz;支持LVPECL,LVDS,HSDS,LCPECL等輸出接口

?PLL1提供一個VCXO/Crystal緩沖輸出;支持LVPECL,LVDS,2路LVCMOS等輸出接口

?輸出支持1到32整數分頻,占空比50%

?高精度數字延遲,可自適應性

?23ps步進模擬延遲

?模式:雙PLL, 單PLL, 時鐘分布

?工作溫度:-40℃到85℃

?工作電壓:3.15V到3.45V,提供QFN-64封裝

SC6301應用場景:

無線基礎設施,數據交換時鐘,網絡,SONET/SDH, DSLAM

注:如涉及作品版權問題,請聯系刪除。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 時鐘
    +關注

    關注

    10

    文章

    1490

    瀏覽量

    130438
  • 調節器
    +關注

    關注

    5

    文章

    776

    瀏覽量

    45963
  • 國芯思辰
    +關注

    關注

    0

    文章

    774

    瀏覽量

    1128
收藏 人收藏

    評論

    相關推薦

    FSWP相位噪聲分析儀測試時鐘抖動測量方案

    隨著數據傳輸速率的不斷提升,時鐘信號的抖動分析變得越來越重要。在Gb/s范圍,任何一個小的抖動都會對系統性能造成顯著影響。
    的頭像 發表于 05-15 16:09 ?240次閱讀

    高性價比的時鐘解決方案——SC6301,兼容LMK04828

    高性價比的時鐘解決方案——SC6301,兼容LMK04828
    的頭像 發表于 04-12 10:06 ?172次閱讀
    高性價比的<b class='flag-5'>時鐘</b>解決方案——<b class='flag-5'>SC6301</b>,兼容LMK04828

    支持204B,輸出頻率高達3.1G,支持14路差分時鐘輸出,超低抖動,首顆正向國產替代時鐘調節器SC6301

    是空白,芯熾SC6301就是專為滿足這一需求而設計的時鐘調節器,它以其卓越的性能和靈活的功能,成為了多個領域的國產化替代高性價比方案。芯熾科技SC6301目前已量產并成功在國內多個科研單位及通信領域應用,芯片內部的大致功能框圖如
    的頭像 發表于 04-02 13:46 ?216次閱讀
    支持204B,輸出頻率高達3.1G,支持14路差分<b class='flag-5'>時鐘</b>輸出,<b class='flag-5'>超低</b><b class='flag-5'>抖動</b>,首顆正向國產替代<b class='flag-5'>時鐘</b>調節器<b class='flag-5'>SC6301</b>

    超低噪聲 1A LDO

    ldo低噪聲
    jf_30741036
    發布于 :2024年03月19日 14:34:30

    時鐘抖動對ADC性能有什么影響

    電子發燒友網站提供《時鐘抖動對ADC性能有什么影響.pdf》資料免費下載
    發表于 11-28 10:24 ?1次下載
    <b class='flag-5'>時鐘</b><b class='flag-5'>抖動</b>對ADC性能有什么影響

    IC設計必須關注的時鐘抖動

    時鐘抖動是相對于理想時鐘沿實際時鐘存在不隨時間積累的、時而超前、時而滯后的偏移稱為時鐘抖動,簡稱
    的頭像 發表于 11-08 15:08 ?1177次閱讀
    IC設計必須關注的<b class='flag-5'>時鐘</b><b class='flag-5'>抖動</b>

    相位噪聲抖動的轉換(上)

    相位噪聲抖動是對時鐘頻譜純度的兩種表述形式,一個是頻域一個是時域,從原理上來說,它們是等效的。
    的頭像 發表于 10-30 16:02 ?1199次閱讀
    相位<b class='flag-5'>噪聲</b>到<b class='flag-5'>抖動</b>的轉換(上)

    設計12GHz、超低相位噪聲(0.09 ps rms抖動)鎖相環

    至15V 這款高性能PLL可用于生成混頻器本振(LO)頻率或ADC/DAC時鐘,適用于微波點對點系統、測試和測量設備或汽車雷達中的應用。 本應用筆記
    的頭像 發表于 10-28 14:45 ?8680次閱讀

    適用于STM32F0xx微控制器的時鐘配置工具

    電子發燒友網站提供《適用于STM32F0xx微控制器的時鐘配置工具.pdf》資料免費下載
    發表于 09-21 10:45 ?3次下載
    <b class='flag-5'>適用于</b>STM32F0xx微控制器的<b class='flag-5'>時鐘</b>配置工具

    適用于SSIT器件的Versal Fmax限制

    適用于 SSIT 的 Versal Fmax 取決于時鐘拓撲結構擴展范圍
    的頭像 發表于 07-10 15:56 ?300次閱讀
    <b class='flag-5'>適用于</b>SSIT器件的Versal Fmax限制

    時鐘偏差和時鐘抖動的相關概念

    本文主要介紹了時鐘偏差和時鐘抖動。
    的頭像 發表于 07-04 14:38 ?1197次閱讀
    <b class='flag-5'>時鐘</b>偏差和<b class='flag-5'>時鐘</b><b class='flag-5'>抖動</b>的相關概念

    ADC噪聲時鐘輸入和相位噪聲,第 1 部分

    這是為數不多的跨越圍欄是有利的情況之一。目前市面上的許多時鐘產品都指定器件的相位噪聲,而不指定抖動。讓我們來看看如何從相位噪聲變為抖動。然后
    的頭像 發表于 06-30 16:58 ?697次閱讀
    ADC<b class='flag-5'>噪聲</b>:<b class='flag-5'>時鐘</b>輸入和相位<b class='flag-5'>噪聲</b>,第 1 部分

    超低噪聲時鐘調節器介紹

    ? 全芯時代,國產好芯不定期推薦。今日為大家介紹一款國產超低噪聲時鐘調節器,pin to pin替代TI的LMK04828 一、概述 該芯片是高性能時鐘調節器,支持JEDEC JESD204B
    的頭像 發表于 06-25 10:15 ?410次閱讀

    SC6301低功耗超低噪聲時鐘抖動消除

    SC6301是高性能時鐘調節器,支持JEDEC JESD204B。當使用設備和SYSREF時鐘時,PLL2的14個時鐘輸出可配置去驅動7個JESD204B轉換器或其他邏輯設備。
    的頭像 發表于 06-21 15:11 ?582次閱讀
    <b class='flag-5'>SC6301</b>低功耗<b class='flag-5'>超低噪聲</b><b class='flag-5'>時鐘</b><b class='flag-5'>抖動</b><b class='flag-5'>消除</b>器

    SC6301低功耗超低噪聲時鐘抖動消除器簡介

    SC6301是高性能時鐘調節器,支持JEDEC JESD204B。當使用設備和SYSREF時鐘時,PLL2的14個時鐘輸出可配置去驅動7個JESD204B轉換器或其他邏輯設備。SYSR
    的頭像 發表于 06-21 15:10 ?722次閱讀
    <b class='flag-5'>SC6301</b>低功耗<b class='flag-5'>超低噪聲</b><b class='flag-5'>時鐘</b><b class='flag-5'>抖動</b><b class='flag-5'>消除</b>器簡介
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>