<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

摩爾定律的未來:CMOS技術的挑戰與機遇

半導體產業縱橫 ? 來源:半導體產業縱橫 ? 2024-01-24 11:26 ? 次閱讀

受到威脅的不是摩爾定律本身,而是它所代表的促進經濟增長、科學進步和可持續創新的能力。

CMOS 技術通過平衡性能、能源效率和經濟性,徹底改變了電子行業。片上系統 (SoC) 范例允許采用通用方法來驅動日益復雜的系統,在單個芯片上集成越來越多的晶體管。正如已故的戈登摩爾在半個多世紀前所預測的那樣,這也實現了大批量和低成本的生產,提高了電子產品的可承受性。 摩爾表示,半導體芯片上的晶體管數量每兩年就會增加一倍,這一趨勢將推動日益強大和高效的電子設備的發展。簡而言之,你可以通過把事情變得更小來讓事情變得更好。 對小型化和通用設計的極大關注是 CMOS 在過去幾十年中取得巨大成功的核心,但如今已接近其物理極限。

CMOS 縮放遇到多個障礙

雖然 SoC 方法提供了最大的能源效率,但它促使系統架構師在 CMOS 平臺內積累大量復雜的功能。2000年代誕生的多核架構的優化導致了多種計算引擎的興起,從最初的CPUGPU的分割,到不同功率優化的處理器,再到不同類型的加速器。多年來,SoC 內的內存子系統也發生了廣泛的多樣化,導致了復雜的層次結構和各種訪問機制。 這種持續優化背后的驅動力是需要根據其必須執行的任務類型或工作負載來優化計算系統,每個任務或工作負載都高度特定于目標應用程序。值得注意的是,這種演變甚至可以在單一技術平臺內實現,而且就目前情況而言,有幾個重要的障礙阻礙了其進一步發展:

我們正在見證由微凸塊節距縮放和混合鍵合驅動的芯片間電氣互連的巨大進步,這允許對 SoC 功能進行細粒度劃分?;诠韫庾訉W的光學互連和 3D 互連的進步實現了聯合封裝,以更短的長度提供高帶寬、低功耗的光學連接。這就引出了一個問題:SoC 方法是否仍然保持其原有的能效優勢。分成多個芯片可以在成本和性能優化方面帶來巨大的好處。

應用的多樣性需要先進的技術來突破計算性能的界限,這使得 CMOS 達到了其作為通用平臺所能提供的極限。設計人員現在需要解決單一平臺的限制,這有時會導致效率大幅降低。

整個 CMOS 平臺的整體縮放解決方案變得越來越難以實現。例如,2 納米納米片技術將使傳統的厚氧化物 IO 電路從 SoC 中移出。SRAM 的擴展程度不如邏輯,并且 SoC 中的功率需要通過背面互連網絡進行分配,因為正面互連電阻會變得令人望而卻步。

由于晶體管 RC 寄生效應的增長快于驅動強度的增長,CMOS 的節點到節點性能改進也顯著降低。由于設計規則和工藝集成的復雜性,先進 CMOS 的設計和晶圓成本顯著增加,因此出現了這種情況。

從通用到“驚喜彩票”

在技術和產品需求不斷變化的有趣背景下,創造性的組合催生了創新的解決方案。例如,Apple M1 Ultra 本質上是通過硅橋將兩個芯片縫合在一起,從而創建具有前所未有的性能和功能的混合 SoC。AMD 通過在原始處理器 SoC 頂部 3D 堆疊 SRAM 芯片來增加內存容量。在人工智能領域,超級橫向擴展處理系統(例如全晶圓 Cerebras 的 WSE-2 和 Nvidia 的大型 GPU 芯片 H100 組合 HBM DRAM)正在突破深度學習計算的界限。

上面的例子說明了技術開發是如何根據給定應用程序空間的具體需求而被推向極端的。與此同時,增強現實和虛擬現實、6G 無線和自動駕駛汽車等新興應用將需要極大的性能改進和功耗降低。工作負載和操作條件將進一步增加 CMOS 所支持的實現的多樣性,從而迫使人們做出更多次妥協。 換句話說,我們正在目睹 CMOS 未能發揮其作為通用技術的強大作用。相反,我們最終會遇到這樣的情況:應用程序的成功將取決于可用的 CMOS 滿足其特定邊界條件的程度。Sara Hooker 創造了“硬件彩票”,表明硬件決定了哪些研究想法會成功或失敗。

協同優化系統和技術

當你唯一的工具是錘子時,你很容易把所有問題都當作釘子來對待。解決這個難題的唯一方法是擴展工具箱。換句話說,我們需要更加通用的技術平臺,因為移動芯片組的能源、成本、溫度、功率密度、內存容量、速度等限制與 HPC 或 VR 系統的限制非常不同。 這就是為什么我們設想一種由系統技術協同優化 (STCO) 驅動的全新范例:CMOS 2.0。STCO 涉及系統設計人員與技術團隊密切合作,以確定最合適的選項,而不是依賴現成的擴展選項。技術團隊在開發下一代產品時還需要了解特定的系統規范。應用程序、工作負載和系統限制的多樣性將需要更廣泛的技術選擇。 它需要重新思考技術平臺,以便滿足各種系統和應用程序的需求。CMOS 2.0 通過啟用定制芯片來實現這一目標,這些芯片是根據多個 3D 堆疊層中的各種功能的智能分區而構建的。

CMOS2.0 具有與經典 CMOS 平臺相同的“外觀和感覺” 與我們今天看到的異構系統不同,在異構系統中,混合鍵合解決了內存限制,有源中介層解決了帶寬限制,背面配電網絡解決了功耗問題,而 CMOS 2.0 通過在 SoC 內部引入異構性,采取了更具革命性的方法。它將具有與經典 CMOS 平臺相同的“外觀和感覺”,同時為系統優化提供更多功能。密集邏輯層將代表大部分成本,并且仍然需要擴展。然而,其他縮放限制現在已被物理刪除到其他層。

兩全其美

CMOS 2.0 將利用現有的和新的先進 2.5D 和 3D 互連技術,例如密集間距銅混合鍵合、電介質鍵合、小芯片集成、晶圓背面處理以及涉及異質層轉移的順序 3D 集成。它將允許 SoC 的高互連粒度以及封裝內系統提供的高科技異構性,從根本上解除傳統 CMOS 的限制。 CMOS 2.0 將允許使用低電容、低驅動晶體管來驅動短程互連,同時利用單獨層中的高驅動晶體管來驅動長程互連。新的嵌入式存儲器可以作為高速緩存層次結構中的單獨層引入。它還可以實現極端的 BEOL 節距圖案以進行縮放,而不受電源壓降的限制。

引入非硅器件(如 2D 材料)、新型嵌入式存儲器(如 MRAM 或沉積氧化物半導體)將變得更加容易,因為它們無需滿足通用 CMOS 規范。對于設計人員來說,CMOS 2.0 平臺感覺就像傳統的 CMOS,但具有顯著擴展且更通用的工具箱。 雖然尺寸縮放不再是推動計算縮放的唯一答案,但 CMOS 2.0 不會消除增加密度的需要。然而,擴展問題必須以更全面的方式解決,因為答案會根據應用程序的不同而不同。高密度邏輯將優化每瓦性能,而高驅動邏輯則保持關鍵路徑中的帶寬和性能。擴展性較差的設備,例如密集邏輯厚氧化物 IO、電源開關、模擬或 MIMCAP,現在可以使用更具成本效益的技術節點集成在單獨的層中。移除所有必要但不可擴展的 SoC 部件也為一系列新型設備打開了大門。

革命已經開始

背面配電網絡是我們進入新 CMOS 2.0 時代的第一個跡象。所有主要代工廠都宣布他們將轉向在晶圓背面配備配電系統的集成芯片,這對于實現高性能和節能電子設備變得越來越重要。晶圓背面處理的使用為集成電源開關等設備、從正面遷移全局時鐘路由或添加新的系統功能提供了機會。 可以說,這種范式轉變提供了更復雜的技術現實。

EDA 工具的發展速度有多快?分區的成本和復雜性是否會變得令人望而卻步?CMOS 2.0 平臺的熱性能是否可控?只有時間會給出答案。引用德國哲學家和革命家弗里德里?!ざ鞲袼沟脑挘骸皼]有人確切知道他正在創造的革命?!?與此同時,這也正是這些時代如此迷人的原因。探索這些未知領域需要整個半導體生態系統的密切合作和共同創新。受到威脅的不是摩爾定律本身,而是它所代表的促進經濟增長、科學進步和可持續創新的能力。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • CMOS
    +關注

    關注

    58

    文章

    5279

    瀏覽量

    233651
  • 摩爾定律
    +關注

    關注

    4

    文章

    624

    瀏覽量

    78581
  • soc
    soc
    +關注

    關注

    38

    文章

    3798

    瀏覽量

    216069
  • 晶體管
    +關注

    關注

    77

    文章

    9141

    瀏覽量

    135794
  • 半導體芯片
    +關注

    關注

    60

    文章

    898

    瀏覽量

    70025

原文標題:CMOS 2.0 革命

文章出處:【微信號:ICViews,微信公眾號:半導體產業縱橫】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    擊碎摩爾定律!英偉達和AMD將一年一款新品,均提及HBM和先進封裝

    電子發燒友網報道(文/吳子鵬)摩爾定律是由英特爾創始人之一戈登·摩爾提出的經驗規律,描述了集成電路上的晶體管數量和性能隨時間的增長趨勢。根據摩爾定律,集成電路上可容納的晶體管數目約每隔18個月便會
    的頭像 發表于 06-04 00:06 ?2919次閱讀
    擊碎<b class='flag-5'>摩爾定律</b>!英偉達和AMD將一年一款新品,均提及HBM和先進封裝

    封裝技術會成為摩爾定律未來嗎?

    你可聽說過摩爾定律?在半導體這一領域,摩爾定律幾乎成了預測未來的神話。這條定律,最早是由英特爾聯合創始人戈登·摩爾于1965年提出,簡單地說
    的頭像 發表于 04-19 13:55 ?126次閱讀
    封裝<b class='flag-5'>技術</b>會成為<b class='flag-5'>摩爾定律</b>的<b class='flag-5'>未來</b>嗎?

    功能密度定律是否能替代摩爾定律?摩爾定律和功能密度定律比較

    眾所周知,隨著IC工藝的特征尺寸向5nm、3nm邁進,摩爾定律已經要走到盡頭了,那么,有什么定律能接替摩爾定律呢?
    的頭像 發表于 02-21 09:46 ?289次閱讀
    功能密度<b class='flag-5'>定律</b>是否能替代<b class='flag-5'>摩爾定律</b>?<b class='flag-5'>摩爾定律</b>和功能密度<b class='flag-5'>定律</b>比較

    中國團隊公開“Big Chip”架構能終結摩爾定律?

    摩爾定律的終結——真正的摩爾定律,即晶體管隨著工藝的每次縮小而變得更便宜、更快——正在讓芯片制造商瘋狂。
    的頭像 發表于 01-09 10:16 ?439次閱讀
    中國團隊公開“Big Chip”架構能終結<b class='flag-5'>摩爾定律</b>?

    英特爾CEO基辛格:摩爾定律仍具生命力,且仍在推動創新

    摩爾定律概念最早由英特爾聯合創始人戈登·摩爾在1970年提出,明確指出芯片晶體管數量每兩年翻一番。得益于新節點密度提升及大規模生產芯片的能力。
    的頭像 發表于 12-25 14:54 ?328次閱讀

    摩爾定律時代,Chiplet落地進展和重點企業布局

    如何超越摩爾定律,時代的定義也從摩爾定律時代過渡到了后摩爾定律時代。 后摩爾定律時代,先進封裝和Chiplet技術被寄予厚望。近日,由博聞創
    的頭像 發表于 12-21 00:30 ?1094次閱讀

    應對傳統摩爾定律微縮挑戰需要芯片布線和集成的新方法

    應對傳統摩爾定律微縮挑戰需要芯片布線和集成的新方法
    的頭像 發表于 12-05 15:32 ?362次閱讀
    應對傳統<b class='flag-5'>摩爾定律</b>微縮<b class='flag-5'>挑戰</b>需要芯片布線和集成的新方法

    摩爾定律不會死去!這項技術將成為摩爾定律的拐點

    因此,可以看出,為了延續摩爾定律,專家絞盡腦汁想盡各種辦法,包括改變半導體材料、改變整體結構、引入新的工藝。但不可否認的是,摩爾定律在近幾年逐漸放緩。10nm、7nm、5nm……芯片制程節點越來越先進,芯片物理瓶頸也越來越難克服。
    的頭像 發表于 11-03 16:09 ?356次閱讀
    <b class='flag-5'>摩爾定律</b>不會死去!這項<b class='flag-5'>技術</b>將成為<b class='flag-5'>摩爾定律</b>的拐點

    超越摩爾定律,下一代芯片如何創新?

    摩爾定律是指集成電路上可容納的晶體管數目,約每隔18-24個月便會增加一倍,而成本卻減半。這個定律描述了信息產業的發展速度和方向,但是隨著芯片的制造工藝接近物理極限,摩爾定律也面臨著瓶頸。為了超越
    的頭像 發表于 11-03 08:28 ?529次閱讀
    超越<b class='flag-5'>摩爾定律</b>,下一代芯片如何創新?

    摩爾定律的終結真的要來了嗎

    仍然正確的預測,也就是大家所熟知的“摩爾定律”,但同時也提醒人們,這一定律的延續正日益困難,且成本不斷攀升。
    的頭像 發表于 10-19 10:49 ?386次閱讀
    <b class='flag-5'>摩爾定律</b>的終結真的要來了嗎

    半導體行業產生深遠影響的定律摩爾定律!

    有人猜測芯片密度可能會超過摩爾定律的預測。佐治亞理工學院的微系統封裝研究指出,2004年每平方厘米約有50個組件,到2020年,組件密度將攀升至每平方厘米約100萬個組件。
    的頭像 發表于 10-08 15:54 ?770次閱讀

    摩爾定律為什么會消亡?摩爾定律是如何消亡的?

    雖然摩爾定律的消亡是一個日益嚴重的問題,但每年都會有關鍵參與者的創新。
    的頭像 發表于 08-14 11:03 ?1510次閱讀
    <b class='flag-5'>摩爾定律</b>為什么會消亡?<b class='flag-5'>摩爾定律</b>是如何消亡的?

    什么是摩爾定律?

    摩爾定律是近半個世紀以來,指導半導體行業發展的基石。它不僅是技術進步的預言,更是科技領域中持續創新的見證。要完全理解摩爾定律的影響和意義,首先必須了解它的起源、內容及其對整個信息技術
    的頭像 發表于 08-05 09:36 ?3798次閱讀
    什么是<b class='flag-5'>摩爾定律</b>?

    【芯聞時譯】擴展摩爾定律

    來源:半導體芯科技編譯 CEA-Leti和英特爾宣布了一項聯合研究項目,旨在開發二維過渡金屬硫化合物(2D TMD)在300mm晶圓上的層轉移技術,目標是將摩爾定律擴展到2030年以后。 2D
    的頭像 發表于 07-18 17:25 ?307次閱讀

    摩爾定律時代新賽道—硅光子芯片技術

    縱觀芯片發展的歷史,總是離不開一個人們耳熟能詳的概念 ——“摩爾定律”。
    的頭像 發表于 06-15 10:23 ?888次閱讀
    后<b class='flag-5'>摩爾定律</b>時代新賽道—硅光子芯片<b class='flag-5'>技術</b>
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>