<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

影響高速差分信號輻射發射因素之阻抗設計分析

MEANWELL1982 ? 來源:南山掃地僧 ? 2024-01-22 11:37 ? 次閱讀

影響高速差分信號輻射發射因素之阻抗設計

1、阻抗對高速差分信號輻射發射影響的深入分析

3e47dc54-b8c3-11ee-8b88-92fbcf53809c.png

阻抗對高速差分信號輻射發射的影響分析:

信號從SOURCE端傳輸到SINK端,兩者之間是通過高速線纜互聯,信號傳輸過程源端阻抗、線纜阻抗、SINK端阻抗之間完全匹配,信號無損耗的由源端傳輸到SINK端。而實際上由于源端阻抗、Cable線阻抗、SINK端阻抗不可能完全做到阻抗匹配,主要原因是連接器處阻抗突變、Cable線材阻抗的控制、PCB布線阻抗的控制、器件本身的阻抗設計。

在高速差分信號規范中明確給出了通用阻抗的設計要求即100±15%,以此來保證信號傳輸的質量。從EMC的角度來說,阻抗突變與不匹配就會產生反射,導致信號出現過沖、振鈴,駐波,導致信號基頻和高次諧波的輻射發射問題。

阻抗與高速差分信號輻射發射問題的關系:

特征阻抗滿足100±15Ω標準要求,不意味著高速差分信號的輻射發射測試就能夠順利通過;相比于特性阻抗,瞬時阻抗對高速差分信號的輻射發射測試結果影響更大。在滿足100±15Ω阻抗標準限值的情況下, 瞬時阻抗更加平坦(阻抗變化范圍越小越好)則意味著信號感受到的瞬時阻抗變化越小,向外空間輻射發射的能量也相應的最小。

阻抗匹配是高速差分信號輻射發射通過的最基本的條件,即必要條件,是非充分條件。阻抗失配對高速差分信號輻射發射測試結果肯定有影響。拋開源端阻抗、線纜阻抗不談,我們重點談一談SINK端阻抗。

影響阻抗的實際因素:

前面我們談到影響阻抗的因素是:線寬線距、銅厚、介質與介質厚度、與參考平面的間距、元件的焊盤引腳寬度與厚度等。在阻抗設計過程中需要對以上因素進行嚴格控制,并對生產制造工藝進行控制,方可以做出阻抗精確的PCB布線。

2、阻抗設計管控原則

影響阻抗的因素眾多,如何管控阻抗設計,成為EMC工程師的必修課之一。前面我們談到元件的焊盤或者引腳寬度與厚度是影響阻抗的因素之一,從而說明在高速差分信號鏈路中應盡量使用最少的元件,嚴格控制阻抗突變點,阻抗測試曲線趨于平坦。

另外互接接口的連接器引腳處、BGA芯片的引腳焊盤、ESD保護器件的焊盤處由于器件標準化設計的原因,可以通過PCB設計進行相應的阻抗優化設計。

差分信號的線寬線距、銅厚、介質與介質厚度在PCB設計過程中需要進行嚴格的管控,同時在PCB生產制造工藝中也需要進行測量管控。多層板設計中,跨分隔不僅影響信號的回流路徑完整性,也影響信號阻抗,參考地平面的完整性PCB設計時應給予重點管控。

由于芯片設計問題、高速差分信號端子設計問題,通常其連接處阻抗都會偏低,這時就需要增加電阻做串聯匹配,若連接處出現阻抗偏大,就需要調整焊盤寬度、引腳布線寬度來調節阻抗。

對于高速差分信號設備之間互連,大部分采用線纜連接的方式,線纜本身的阻抗設計控制,也是影響阻抗匹配的最重要因素之一。由于實際上線纜生產制作廠商的參次不齊,線纜成為制約輻射測試通過的因素。高速差分信號之間采用FFC線材互連,FFC線材的阻抗控制在業界相對成熟,主要注意折線處對阻抗突變的影響。

3、PCB阻抗設計案例:

修改器件PCB封裝優化阻抗:

3e604302-b8c3-11ee-8b88-92fbcf53809c.png

PCB Layout修改前差分信號阻抗設計

3e67a2e6-b8c3-11ee-8b88-92fbcf53809c.png

PCB Layout修改后差分信號阻抗設計

設計案例解析說明:

器件焊盤引腳是阻抗突變最嚴重的地方,在實際PCB設計過程中,可以通過修改器件引腳焊盤大小,來達到優化阻抗設計的目的。對于多層板因為參考層間距的問題,器件下方參考層需要做凈空處理,保證阻抗設計達到標準要求。

控制線寬變化優化阻抗設計:

3e75c4b6-b8c3-11ee-8b88-92fbcf53809c.png

PCB Layout修改前差分信號阻抗設計

3e7f759c-b8c3-11ee-8b88-92fbcf53809c.png

PCB Layout修改后差分信號阻抗設計

設計案例解析說明:

PCB布線線寬的改變,阻抗隨之改變,阻抗變化的劇烈程度與線寬變化成正比。解決因線寬突變造成的阻抗突變,最好的方法就是線寬保持不變;而實際PCB設計過程中是無法達到的,退而求其次可以采用漸變線的方式解決。

介質厚度對阻抗的影響案例:

3e9196be-b8c3-11ee-8b88-92fbcf53809c.png

撕掉高速差分信號線上貼紙前阻抗

3e9e1092-b8c3-11ee-8b88-92fbcf53809c.png

撕掉高速差分信號線上貼紙后阻抗

設計案例解析說明:

介質材質及厚度也是影響阻抗非常重要的因素之一,由于高速差分信號布線處平坦、器件較少,PCB設計師習慣將板卡信息貼紙、板卡型號絲印放置在高速差分信號布線上,殊不知這樣會導致高速差分信號阻抗的不連續,產生信號反射及高速差分信號輻射發射問題。

審核編輯:黃飛

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4244

    文章

    22558

    瀏覽量

    387539
  • emc
    emc
    +關注

    關注

    165

    文章

    3678

    瀏覽量

    181435
  • 差分信號
    +關注

    關注

    3

    文章

    341

    瀏覽量

    27329
  • 輻射發射
    +關注

    關注

    0

    文章

    33

    瀏覽量

    11678
  • 阻抗設計
    +關注

    關注

    0

    文章

    16

    瀏覽量

    6735

原文標題:阻抗對輻射發射問題的影響分析

文章出處:【微信號:南山掃地僧,微信公眾號:南山掃地僧】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    PCB設計高速分信號的布線技巧

    在pcb上靠近平行走高速分信號線對的時候,在阻抗匹配的情況下,由于兩線的相互耦合,會帶來很多好處。但是有觀點認為這樣會增大信號的衰減,影響
    發表于 03-03 12:37

    高速分信號的經典布線技巧

    影響各自的特性阻抗, 變的較小, 根據分壓原理(voltage divider)這會使信號源送到線上的電壓小一點。 至于, 因耦合而使信號衰減的理論分析我并沒有看過, 所以我無法評論。
    發表于 08-15 20:35

    分信號布線

    分信號布線時信號完整性問題;影響SI的因素;解決問題的設計辦法;
    發表于 09-07 11:25

    分信號PCB布局布線時的幾個常見誤區

    誤區一:認為分信號不需要地平面作為回流路徑,或者認為分走線彼此為對方提供回流途徑。造成這種誤區的原因是被表面現象迷惑,或者對高速信號傳輸
    發表于 09-22 09:06

    分信號的三大常見誤區

    誤區一: 認為分信號不需要地平面作為回流路徑,或者認為分走線彼此為對方提供回流途徑。造成這種誤區的原因是被表面現象迷惑,或者對高速信號
    發表于 09-29 11:27

    詳解差分信號及PCB分信號設計中幾個常見的誤區

    分信號(DifferenTIal Signal)在高速電路設計中的應用越來越廣泛,電路中最關鍵的信號往往都要采用分結構設計,那么是什么
    發表于 07-20 16:48

    分信號的優勢和影響

    作者:Michael Peffers德州儀器在本文中,我們將探討分信號的優勢以及這些優勢如何對您的高速設計產生積極影響。TTL、CMOS 以及其更低電壓的同類 LVTTL 與 LVCMOS 等單端
    發表于 09-17 16:34

    常見分信號PCB布局的三大誤區

    誤區一  認為分信號不需要地平面作為回流路徑,或者認為分走線彼此為對方提供回流途徑。造成這種誤區的原因是被表面現象迷惑,或者對高速信號
    發表于 09-18 15:55

    電路設計中的分信號

    分信(VDS)號而言,對其影響最大的因素是它們的對地阻抗是否一致,也就是對地平衡度,它們之間相對的阻抗影響并不特別重要,之間分布電容大了
    發表于 05-29 07:19

    分信號基礎知識

    分信(VDS)號而言,對其影響最大的因素是它們的對地阻抗是否一致,也就是對地平衡度,它們之間相對的阻抗影響并不特別重要,之間分布電容大了
    發表于 05-31 08:23

    什么是分信號?為什么要用分信號?

    什么是分信號?為什么要用分信號?分放大電路的基本結構和作用分放大電路的應用電路
    發表于 03-11 08:21

    分信號的優勢

    在本文中,我們將探討分信號的優勢以及這些優勢如何對您的高速設計產生積極影響。TTL、CMOS 以及其更低電壓的同類 LVTTL 與 LVCMOS 等單端信號都是數字電路設計中的常用技
    發表于 11-22 06:07

    PCB高速分信號線四層怎么弄?

    夾雜在分信號之間的非查份(單獨一條)走線方式有什么要求嗎?這就是要畫的連接線PCB高速分信號線四層怎么弄,還要求
    發表于 04-07 17:46

    高速分信號阻抗匹配詳解

    高速數據傳輸系統中,差分信號作為一種常見的信號傳輸方式,具有抗噪聲能力強、傳輸距離遠等優點。然而,差分信號的傳輸質量受到諸多因素的影響,其
    的頭像 發表于 05-16 16:32 ?152次閱讀

    高速分信號走線要點分析

    一根線為正極性信號線(P線),另一根線為負極性信號線(N線),這兩根線平行布線且保持恒定的距離。本文將深入探討高速分信號走線的要點,包括信號
    的頭像 發表于 05-16 16:33 ?162次閱讀
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>