<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCB寄生電容的影響 PCB寄生電容計算 PCB寄生電容怎么消除

Torex產品資訊 ? 來源:頭條號張工談DFM ? 2024-01-18 15:36 ? 次閱讀

今天是關于PCB寄生電容、PCB寄生電容的影響,PCB寄生電容計算,PCB寄生電容怎么消除。

一、什么是 PCB 寄生電容?

寄生電容有一個通用的定義:寄生電容是存在于由絕緣體隔開的兩個導電結構之間的虛擬電容(通常不需要的),是PCB布局中的一種效應,其中傳播的信號表現得好像就是電容,但其實并不是真正的電容。

寄生電容通常出現在被電介質隔開的任何一對導體之間。

1f1380c8-b5d4-11ee-8b88-92fbcf53809c.png

PCB寄生電容

在PCB中,寄生電容基本上可以出現在任何地方,可以參考下方的布局,有標記出電容突出的區域,這里只是頂層產生的電容,但其它層都有可能存在電容。

1f2fbdec-b5d4-11ee-8b88-92fbcf53809c.png

PCB 寄生電容

二、 PCB 寄生電容的影響

傳輸線中的頻帶限制行為,在非常高的頻率下產生低通濾波器行為

不同電位地之間的噪聲耦合,導致共模噪聲

噪聲或信號耦合到組件中,尤其是繞線電感

高頻電容串擾(表現為 FEXT 和 NEXT)

由于電源層和接地層之間的間距而導致的PDN 阻抗修改

EMI 耦合到散熱器中,產生共模電流

下圖顯示了 PCB 布局中寄生電容如何產生的簡單示例。在 PCB 布局中,我們有一個由絕緣體隔開的導體排列,形成一個具有等效電容的復雜結構。

下圖結構可以建模為電容器的排列,但請注意該結構中的一些寄生電感和電阻。正是這種等效電容和電感決定了 PCB 布局中的阻抗。

1f484dd0-b5d4-11ee-8b88-92fbcf53809c.png

兩條微帶走線之間以及兩條走線與附近接地層之間的寄生電容示例

三、 PCB 寄生電容怎么計算?

下圖為電容的充電放電循壞圖。

1f58c278-b5d4-11ee-8b88-92fbcf53809c.jpg

電容的充電放電循壞

寄生電容是導體的固有特性,是每單位電勢變化的存儲量,寄生電容計算公式為:

C=q/v

C:電容,單位:法拉(F)

V:電壓,單位:伏特(V)

Q:電荷,單位:庫倫(C)

1)對于不隨時間變化的恒定電信號,dv/dt = 0,也就是電位沒有變化:

i = 0

2)如果電路回路中有電容,dv/dt會收斂到一個固定值,電位會發生變化,產生電流

i ≠ 0

四、走線電容的計算

平行板電容的電容為:C= (kA/11.3d)pF

C :電容

A :極板面積

k :板材料的相對介電常數

d :極板之間的距離

走線電容的計算圖如下所示:

1f7099f2-b5d4-11ee-8b88-92fbcf53809c.png

走線電容的計算圖

五、PCB 寄生電容怎么消除?

PCB布局永遠不會完全消除寄生電容,但你可以減少PCB布局中的寄生電容或者采取一些措施來限制寄生電容對信號和電源完整性的影響。

這里列舉10條可以減少PCB布局中的寄生電容的措施:

01 避免平行布線

采用平行布線時,金屬之間的面積最大,寄生電容也會最大。

02 移除電源層

電源層通常被認為是交流接地,與接地層完全相同,所以移除電源層與移除導體附近的接地層一樣重要。

03 使用法拉第屏蔽或保護環

將法拉第屏蔽放置在兩條跡線之間以最大程度地減少寄生電容效應。

04 關鍵走線盡可能窄和短

為了最大限度地減少寄生電容,使關鍵走線盡可能窄,以使 PCB 工藝可以處理,與附近的走線保持良好的距離。

05 避免過度使用過孔

過孔的過度使用會增加寄生電容,最好盡可能用貼片來代替過孔。

06 避免元件分離

元件之間、電源層和接地層,輸出和輸入等的正確接線,對減少不需要的寄生電容非常重要。

07 信號層應夾在兩個接地層之間或一個接地層或電源層之間

例如:在4層板中,可以將電源層放在底層,并在電源層和接地層之間布線一些敏感走線,這可以防止來自一層中的信號的 EMI 在另一層中的信號中引起噪聲。

08 確定合適的層厚

較薄的層會減小環路面積和寄生電感,但會增加寄生電容。

09 信號完整性

阻抗降低,通常是由于布局中靠近接地銅線

由于互連和驅動器/接收器組件之間的阻抗不匹配導致更高的回波損耗

高通濾波行為導致更高的插入損耗

簡單的解決方案是增加互連與不是所需參考平面的任何導體之間的距離。

在設計期間,應仔細設計PCB上的走線寬度,考慮附近的導體,尤其是附近的覆銅,創建共面走線布置。

覆銅問題是上述信號完整性問題的常見問題。

PCB Layout應該花時間計算覆銅與其走線之間的所需的最小間隙,以確保阻抗控制。

下圖顯示了具有 50 歐姆 CPW微帶線和帶狀線的 Isola 370HR 層壓板的示例計算。

1f78cda2-b5d4-11ee-8b88-92fbcf53809c.jpg

兩條微帶走線之間以及兩條走線與附近接地層之間的寄生電容

10 電源完整性

寄生電容在電源完整性方面既可取又不可取,可以通過將電路板中的 PDN 結構與涉及多個接地系統進行比較。

在具有多個接地點(例如 PCB 電源接地層、系統接地區域和機箱接地)的系統中,寄生電容不受歡迎的一種常見情況。

在這些系統中,尤其是在大電流電源中,寄生電容可能存在于 PCB 接地層和機箱接地之間,從而允許共模電流通過系統并產生強烈輻射。

1f8c779e-b5d4-11ee-8b88-92fbcf53809c.jpg

當 PCB 接地層和機箱接地的電位略有不同時,設備機箱的寄生電容如何為共模電流創建路徑。

六、減少PCB 寄生電容的示例

01 開關穩壓器中的高 dV/dt 節點

下面的穩壓器示例部分說明了強 dV/dt 節點的位置,以及為什么這種布局將有更大的耦合到其反饋回路而不是系統的任何附近部分。

這個節點對附近的接地區域有一些寄生電容,如果附近還有其它一些元件或電路,這些電路的寄生電容會導致這些電路中出現開關噪聲。附近的接地有一些幫助,但真正防止噪聲耦合的是從 SW_OUT 連接回穩壓器芯片的電容,這個大電容為高 dV/dt 開關噪聲返回開關級高端提供了一條低阻抗路徑,從而有效地將開關級輸出與 GND 去耦。

1f9f6aac-b5d4-11ee-8b88-92fbcf53809c.png

dV/dt 節點可能負責 PCB 布局周圍的噪聲耦合

dV/dt 節點可能負責 PCB 布局周圍的噪聲耦合,有意放置的電容器可以防止這種情況發生。

另一個有助于減少 SW_OUT 和附近走線或電路之間寄生電容的策略是利用下一層的 GND 平面。

與 PCB 布局中與其它節點的耦合相比,使 GND 平面更靠近高 dV/dt 節點將通過創建更強的電場與 GND 耦合來降低互電容。

02 兩條走線之間的互電容

電容串擾是走線之間的兩種耦合(另一種是電感)之一,其中一條走線上的信號會在另一條走線上產生噪聲。在逐漸更高的頻率下,這主要由互電容決定,這里提供兩種選擇來減少寄生電容:

使地線更靠近走線,同時使走線更窄(固定阻抗目標)

增加走線之間的間距

1fb73538-b5d4-11ee-8b88-92fbcf53809c.jpg

仿真結果顯示了兩條50歐姆走線之間的寄生電容如何受與GND平面的距離(表示為 H)的影響







審核編輯:劉清

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4248

    文章

    22569

    瀏覽量

    388128
  • emi
    emi
    +關注

    關注

    53

    文章

    3474

    瀏覽量

    125869
  • 寄生電容
    +關注

    關注

    1

    文章

    284

    瀏覽量

    18997
  • GND
    GND
    +關注

    關注

    2

    文章

    523

    瀏覽量

    38202
  • 電容充放電
    +關注

    關注

    0

    文章

    93

    瀏覽量

    5765

原文標題:搞定PCB寄生電容其實并不難,這10種方法超實用!

文章出處:【微信號:gh_454737165c13,微信公眾號:Torex產品資訊】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    PCB布線設計時寄生電容計算方法

    PCB布線設計時寄生電容計算方法 在PCB上布兩條靠近的走線,很容易產生寄生電容。由于這種寄生電容
    發表于 09-30 15:13 ?2.7w次閱讀
    <b class='flag-5'>PCB</b>布線設計時<b class='flag-5'>寄生電容</b>的<b class='flag-5'>計算</b>方法

    MOSFET寄生電容參數如何影響開關速度

    我們應該都清楚,MOSFET 的柵極和漏源之間都是介質層,因此柵源和柵漏之間必然存在一個寄生電容CGS和CGD,溝道未形成時,漏源之間也有一個寄生電容CDS,所以考慮寄生電容時,MOSFET
    的頭像 發表于 01-08 14:19 ?1.6w次閱讀
    MOSFET<b class='flag-5'>寄生電容</b>參數如何影響開關速度

    mos管寄生電容是什么

      寄生電容是指電感,電阻,芯片引腳等在高頻情況下表現出來的電容特性。實際上,一個電阻等效于一個電容,一個電感,一個電阻的串聯,低頻情況下表現不明顯,而高頻情況下,等效值會增大。在計算
    發表于 01-11 15:23

    寄生電容的影響是什么?

    寄生電容的影響是什么?焊接對無源器件性能的影響是什么?
    發表于 06-08 06:05

    寄生電容,寄生電容是什么意思

    寄生電容,寄生電容是什么意思 寄生的含義  寄身的含義就是本來沒有在那個地方設計電容,但由于布線構之間總是有互容,互
    發表于 03-23 09:33 ?2648次閱讀

    寄生電容產生的原因_寄生電容產生的危害

    本文首先介紹了寄生電容的概念,其次介紹了寄生電容產生的原因,最后介紹了寄生電容產生的危害。
    發表于 04-30 15:39 ?2.9w次閱讀

    磁芯對電感寄生電容有哪些影響

    減小電感寄生電容的方法 如果磁芯是導體,首先: 用介電常數低的材料增加繞組導體與磁芯之間的距離
    發表于 07-18 08:00 ?1次下載

    什么是寄生電感_PCB寄生電容和電感計算

    寄生電感一半是在PCB過孔設計所要考慮的。在高速數字電路的設計中,過孔的寄生電感帶來的危害往往大于寄生電容的影響。它的寄生串聯電感會削弱旁路
    發表于 10-11 10:36 ?1.9w次閱讀

    什么是寄生電容_寄生電容的危害

    寄生的含義就是本來沒有在那個地方設計電容,但由于布線之間總是有互容,互容就好像是寄生在布線之間的一樣,所以叫寄生電容,又稱雜散電容。
    的頭像 發表于 09-17 11:56 ?2.9w次閱讀

    什么是寄生電容,什么是寄生電感

    本來沒有在那個地方設計電容,但由于布線之間總是有互容,互容就好像是寄生在布線之間的一樣,所以叫寄生電容 寄生電容: 本質上還是電容,滿足i=
    的頭像 發表于 07-27 14:23 ?1.6w次閱讀
    什么是<b class='flag-5'>寄生電容</b>,什么是<b class='flag-5'>寄生</b>電感

    技術資訊 | 在高速設計中如何消除寄生電容?

    巨大的麻煩或導致嚴重的健康問題。當然,作為一個PCB設計人員,您可能知道另一種寄生蟲—寄生電容。雖然您不必擔心電路中的生物寄生,但了解如何消除
    的頭像 發表于 05-31 11:09 ?2549次閱讀
    技術資訊 | 在高速設計中如何<b class='flag-5'>消除</b><b class='flag-5'>寄生電容</b>?

    PCB寄生電容的影響、計算公式和消除措施

    寄生電容有一個通用的定義:寄生電容是存在于由絕緣體隔開的兩個導電結構之間的虛擬電容(通常不需要的),是 PCB 布局中的一種效應,其中傳播的信號表現得好像就是
    的頭像 發表于 07-24 16:01 ?7752次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>寄生電容</b>的影響、<b class='flag-5'>計算</b>公式和<b class='flag-5'>消除</b>措施

    pcb連線寄生電容一般多少

    pcb連線寄生電容一般多少 隨著電子產品制造技術的成熟和發展,隨之而來的是布線技術的迅速發展。不同的 PCB 布線技術對于電路性能的影響不同,而其中最常見的問題之一就是 PCB 連線
    的頭像 發表于 08-27 16:19 ?1942次閱讀

    寄生電容對MOS管快速關斷的影響

    寄生電容對MOS管快速關斷的影響 MOS(Metal Oxide Semiconductor)管是一種晶體管,它以其高性能和可靠性而廣泛應用于許多電子設備,如功率放大器和開關電源。盡管MOS管具有
    的頭像 發表于 09-17 10:46 ?1734次閱讀

    詳解MOS管的寄生電感和寄生電容

    寄生電容寄生電感是指在電路中存在的非意圖的電容和電感元件。 它們通常是由于電路布局、線路長度、器件之間的物理距離等因素引起的。
    的頭像 發表于 02-21 09:45 ?1095次閱讀
    詳解MOS管的<b class='flag-5'>寄生</b>電感和<b class='flag-5'>寄生電容</b>
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>