<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

高速PCB信號走線的九大規則分別是什么?

liuhezhineng ? 來源:PCB電子電路技術 ? 2024-01-10 16:03 ? 次閱讀

在高速的PCB設計中,時鐘等關鍵的高速信號線,走線需要進行屏蔽處理,如果沒有屏蔽或只屏蔽了部分,都會造成 EMI 的泄漏。建議屏蔽線,每 1000mil,打孔接地。

b6e11688-af8d-11ee-8b88-92fbcf53809c.png

規則二

高速信號的走線閉環規則

由于 PCB 板的密度越來越高,許多 PCB LAYOUT工程師在走線的過程中,較容易出現一種失誤,即時鐘信號等高速信號網絡,在多層的 PCB 走線的時候產生了閉環的結果,這樣的閉環結果將產生環形天線,增加 EMI 的輻射強度。

規則三

高速信號的走線開環規則

b6f42a16-af8d-11ee-8b88-92fbcf53809c.png

規則二提到高速信號的閉環會造成 EMI 輻射,然而開環同樣會造成 EMI 輻射。時鐘信號等高速信號網絡,在多層的 PCB 走線的時候一旦產生了開環的結果,將產生線形天線,增加 EMI 的輻射強度。

規則四

高速信號的特性阻抗連續規則

b70d6a30-af8d-11ee-8b88-92fbcf53809c.png

高速信號,在層與層之間切換的時候必須保證特性阻抗的連續,否則會增加 EMI 的輻射。也就是說,同層的布線的寬度必須連續,不同層的走線阻抗必須連續。

規則五

高速 PCB 設計的布線方向規則

相鄰兩層間的走線必須遵循垂直走線的原則,否則會造成線間的串擾,增加 EMI 輻射。簡而言之,相鄰的布線層遵循橫平豎垂的布線方向,垂直的布線可以抑制線間的串擾。

規則六

高速 PCB 設計中的拓撲結構規則

在高速 PCB 設計中,線路板特性阻抗的控制和多負載情況下的拓撲結構的設計,直接決定著產品的成功還是失敗。圖示為菊花鏈式拓撲結構,一般用于幾 Mhz 的情況下為益。高速 PCB 設計中建議使用后端的星形對稱結構。

規則七

走線長度的諧振規則

檢查信號線的長度和信號的頻率是否構成諧振,即當布線長度為信號波長 1/4 的時候的整數倍時,此布線將產生諧振,而諧振就會輻射電磁波,產生干擾。

規則八

回流路徑規則

所有的高速信號必須有良好的回流路徑。盡可能地保證時鐘等高速信號的回流路徑小。否則會增加輻射,并且輻射的大小和信號路徑和回流路徑所包圍的面積成正比。

規則九

器件的退耦電容擺放規則

退耦電容的擺放的位置非常的重要。擺放不合理根本起不到退耦的效果。其原則是:靠近電源的管腳,并且電容的電源走線和地線所包圍的面積小。





審核編輯:劉清

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • emi
    emi
    +關注

    關注

    53

    文章

    3473

    瀏覽量

    125854
  • PCB設計
    +關注

    關注

    394

    文章

    4590

    瀏覽量

    83618
  • PCB信號
    +關注

    關注

    0

    文章

    5

    瀏覽量

    6090
  • PCB走線
    +關注

    關注

    2

    文章

    131

    瀏覽量

    13836

原文標題:高速PCB信號走線的九大規則

文章出處:【微信號:PCB電子電路技術,微信公眾號:PCB電子電路技術】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    高速PCB信號常見的規則(二)

    PCB設計高速PCB布線規范
    小凡
    發布于 :2022年09月13日 16:39:22

    高速PCB信號常見的規則(三)

    PCB設計高速PCB布線規范
    小凡
    發布于 :2022年09月13日 16:40:39

    高速PCB信號常見的規則(一)

    PCB設計高速PCB布線規范
    小凡
    發布于 :2022年09月13日 16:41:56

    #硬聲創作季 高速PCB信號常見的規則(二)

    PCB設計高速設計高速PCB
    Mr_haohao
    發布于 :2022年09月13日 22:07:22

    #硬聲創作季 高速PCB信號常見的規則(三)

    PCB設計高速設計高速PCB
    Mr_haohao
    發布于 :2022年09月13日 22:08:06

    #硬聲創作季 高速PCB信號常見的規則(一)

    PCB設計高速設計高速PCB
    Mr_haohao
    發布于 :2022年09月13日 22:08:41

    高速PCB設計解決EMI問題的規則

      規則一:高速信號屏蔽規則高速
    發表于 01-19 22:50

    解決高速PCB設計EMI(電磁干擾)的規則

    隨著信號上升沿時間的減小及信號頻率的提高,電子產品的EMI問題越來越受到電子工程師的關注,幾乎60%的EMI問題都可以通過高速PCB來解決。以下是
    發表于 11-02 12:11

    硬件工程師談高速PCB信號規則

    高速信號線  規則二:高速信號閉環
    發表于 09-20 10:38

    9大硬件工程師談高速PCB信號規則

    規則一:高速信號屏蔽規則高速
    發表于 11-28 11:14

    高速PCB設計EMI的規則概述

    隨著信號上升沿時間的減小及信號頻率的提高,電子產品的EMI問題越來越受到電子工程師的關注,幾乎60%的EMI問題都可以通過高速PCB來解決。以下是
    發表于 07-25 06:56

    高速PCB信號規則概述

    高速PCB信號規則.pdf(220.78
    發表于 09-16 07:26

    仿真小技巧~高速信號如何選擇層?

    過多損失掉,因此在布線前期就需要規劃選擇一個合適的層。這里我們通過仿真軟件來對比表層與內層
    發表于 03-09 10:57

    高速PCB布線技巧、EMI問題、設計規則

    設計,一些心得和大家交流、交流。規則一、高速信號屏蔽規則如上圖所示:在
    發表于 03-31 06:00

    高速PCB布線技巧、EMI問題、設計規則

    通過高速PCB來控制解決。做了4年的EMI設計,一些心得和大家交流、交流。規則一、高速信號
    發表于 04-18 15:22
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>