PCB一般板廠用SI9000來計算阻抗,但FPC我用SI9000模擬了幾次都不準,剛好*** FPC可以免費打樣了,后面就直接打樣,用TDR方式測出阻抗,再打切片測量銅厚,基材厚度,線寬線距,反推再修正的方式,整了3次才把阻抗線寬及線距整出來,結果如下:
注:CVL表示只貼了阻焊膜,EMI表示是貼了屏蔽膜的,另外屏蔽膜是接了地的,如果不接地會有影響
以上數據是基于FPC板厚0.11mm,基材PI厚度25um,銅厚12um(成品銅厚15-18um)的,不同基材會有所不同,數據僅供參考,需要打樣驗證!
審核編輯 黃宇
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
阻抗
+關注
關注
17文章
899瀏覽量
45427 -
FPC
+關注
關注
67文章
925瀏覽量
62629 -
PCB
+關注
關注
1文章
1612瀏覽量
13204
發布評論請先 登錄
相關推薦
掌握了這個分析方法,實現傳輸線阻抗5%的加工公差不是夢!
,然后走線就在L2層了。由于板厚比較薄,也就是L2層的上下層介質厚度也很薄,因此我們L2層的線寬自然就設計得很細了。
疊層和L2層的線寬線距
發表于 03-25 18:05
FPC做阻抗控制的目的是什么呢?有哪些因素會影響FPC的阻抗?
FPC做阻抗控制的目的是什么呢?有哪些因素會影響FPC的阻抗,又如何來控制呢? FPC是一種柔性印刷電路板,廣泛應用于電子設備中。在
DDR電路的疊層與阻抗設計!
厚度建議全部采用1oZ,厚度為1.6mm。
板厚推薦疊層如下圖(上)所示(8層通孔1.6mm厚度推薦疊層),阻抗線寬線距如下圖(下)所示(8層通孔1.6mm厚度各
發表于 12-25 13:48
DDR電路的疊層與阻抗設計
厚度建議全部采用1oZ,厚度為1.6mm。
板厚推薦疊層如下圖(上)所示(8層通孔1.6mm厚度推薦疊層),阻抗線寬線距如下圖(下)所示(8層通孔1.6mm厚度各
發表于 12-25 13:46
你能想象嗎,傳輸線能控到多少阻抗還要看隔壁信號線的臉色?
高速先生成員--黃剛
關于傳輸線的阻抗計算相關的文章,高速先生都寫過很多篇了,定性來說的話就是傳輸線的阻抗和自己的線寬銅厚以及材料的介電常數
發表于 11-02 14:00
軟硬結合板的阻抗計算,你會嗎?
是4.2,如果是特殊板材要填寫板材的介電常數。
W1: 設計的阻抗線寬。
W2: 線面寬度在線底寬度W1-0.5mil。
S1: 設計的差分阻抗線距
發表于 09-15 14:12
【華秋干貨鋪】軟硬結合板的阻抗計算,你會嗎?
是4.2,如果是特殊板材要填寫板材的介電常數。
W1: 設計的阻抗線寬。
W2: 線面寬度在線底寬度W1-0.5mil。
S1: 設計的差分阻抗線距
發表于 09-15 14:11
阻抗計算│軟硬結合板篇
: 介電常數,一般板材常規是4.2,如果是特殊板材要填寫板材的介電常數。
W1: 設計的阻抗線寬。
W2: 線面寬度在線底寬度W1-0.5mil。
S1: 設計的差分阻抗線
發表于 09-13 11:03
?阻抗計算,真的沒有那么難!
作用,調整負載功率和抑制信號反射。 影響阻抗的因素 相對于阻抗變化的關系(其中一個參數變化,假設其余條件不變),影響阻抗因素如下: 阻抗線寬
評論