<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

DDR4信號完整性測試要求

Mijia329 ? 來源:電子匯 ? 2024-01-08 09:18 ? 次閱讀

DDR5已經開始商用,但是有的產品還才開始使用DDR4。本文分享一些DDR4的測試內容。DDR4 和前代的 DDR3 相比, 它的速度大幅提升,最高可以達到 3200Mb/s,這樣高速的信號,對信號完整性的要求就更加嚴格,JESD79‐4 規范也對 DDR4 信號的測量提出了一些要求。

DDR4的特性

DDR4 相比 DDR3,有很多新的變化,首先它的帶寬提高了近一倍,最高達到 3200Mb/s,而且運行在更低的電壓下,VDD 電壓是 1.2V,這樣可以在帶寬提高的同時,不會提高系統的功耗。采用了新的顆粒架構,可以在單條內存上做到 16 個內存顆粒,內存封裝和 DIMM 類型不變,但是內存的 Pin 腳數量有所變化,

DDR4 的 Pin 腳數達到 288Pin,Pin 腳間距更加小,更詳細的對比,見下圖

32e70190-ad3e-11ee-8b88-92fbcf53809c.jpg

Fig.1 DDR4 和 DDR3 對比圖

DDR4信號完整性測試要求

在 DDR4 規范 JESD79‐4 中,對物理層信號測試要求有:DQ 眼圖模板測試、抖動分析、電氣特性測試,時序測試。相比 DDR3,DDR4 對眼圖測試和抖動測試提出了新的要求 抖動測試

在 DDR3 的測試中,對 Clock 的抖動的測試要求是:Period Jitter、Cycle‐Cycle Jitter、 Duty Cycle Jitter。DDR3 的 Spec 中做了這樣的推算:如果你的內存滿足了規范要求的所有電氣特性和時序特性,就可以一直正常的運行?,F實狀況下,這是沒有考慮其他因素的理想情況,像隨機抖動等也會影響產品的工作,而 DDR3 都沒有對這些進行測試。

3306e97e-ad3e-11ee-8b88-92fbcf53809c.jpg

Fig.2 DDR3 Clock 抖動測試

在 DDR4 的規范中,采用了更實際的方法來考慮這些因素,測試要求包含了隨機抖動 Rj 和確定性抖動 Dj,在規范中,總體抖動 Tj 被定義為在一定誤碼率下的確定性抖動 Dj 和隨機性抖動 Rj 的和,對抖動做了分解。Fig.5 是測試結果。

332213a2-ad3e-11ee-8b88-92fbcf53809c.jpg

Fig.4 DDR4 Clock Jitter 要求

33385ff4-ad3e-11ee-8b88-92fbcf53809c.jpg

Fig.5 Lecroy Qualiphy‐DDR4 Jitter 測試結果

眼圖模板測試

在 DDR3 測試中,眼圖只是作為一個 Debug 的手段,不是強制要求測試,而且沒有模板。但是在 DDR4 中,要求進行 DQ 輸入接收端眼圖模板測試,Fig.6 是眼圖模板的定義,在 DDR4‐2133 及以下頻率,TdIVW_total 和 TdIVW_dj 相等 VdIVW_total 和 VdIVW_dV 相等,從本質上,現在還沒有在模板中定義隨機成分。

33540d8a-ad3e-11ee-8b88-92fbcf53809c.png

Fig.6 DDR4 眼圖模板定義

33884fdc-ad3e-11ee-8b88-92fbcf53809c.jpg

Fig.7 DDR4 DQ 眼圖

DDR4 測試探測挑戰

DDR4 的速率提升一倍,同時信號電壓降低也接近一倍,這對測試探測技術提出了更高的要求。DDR4 規范中的所有測試都是定義在 BGA 或者 DIMM 的管腳處, 但是,在很多時候,我們很難直接探測到 BGA 管腳處,這樣測出來的結果誤差會非常大,解決方案是使用 Interposer 夾具或者虛擬探測技術,探測到理想點的波形。

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • DDR3
    +關注

    關注

    2

    文章

    270

    瀏覽量

    41846
  • 內存
    +關注

    關注

    8

    文章

    2776

    瀏覽量

    72845
  • 信號完整性
    +關注

    關注

    66

    文章

    1345

    瀏覽量

    94942
  • DDR4
    +關注

    關注

    12

    文章

    295

    瀏覽量

    40343

原文標題:DDR4 測試

文章出處:【微信號:電子匯,微信公眾號:電子匯】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    針對DDR2-800和DDR3的PCB信號完整性設計

    針對DDR2-800和DDR3的PCB信號完整性設計
    發表于 12-29 19:12

    信號完整性與電源完整性的仿真分析與設計

    LVDS,目前芯片接口物理標準的演變反映了集成電路工藝的不斷進步,同時也反映了高速信號傳輸要求的不斷提高。從版圖完整性的分析過程可知,只有結合了互聯結構兩端負載特性的仿真結果才具有實際意義,而負載特性
    發表于 01-07 11:33

    信號完整性精華版資料集,經典案例+pcb設計指南,速來下載~

    所謂“萬丈高樓平地起”,想從事信號完整性工作就必須對整個信號完整性的理論基礎有一個很明晰的了解。至少要熟讀幾本信號
    發表于 09-03 17:54

    DDR4復位偏差要求是什么?

    (UG583)“UltraScale架構PCB設計用戶指南”的V1.10表示(通常)DDR4接口信號reset_n不需要滿足適用于地址/命令/控制組中其他信號的偏移約束。但是,在專門引用DDR
    發表于 08-27 17:10

    怎么進行兼顧電源影響的DDR4信號完整性仿真

    如何進行兼顧電源影響的DDR4信號完整性仿真
    發表于 01-08 07:53

    信號完整性是什么

    本文主要介紹信號完整性是什么,信號完整性包括哪些內容,什么時候需要注意信號完整性問題?
    發表于 01-25 06:51

    信號完整性與電源完整性的相關資料分享

    其實電源完整性可做的事情有很多,今天就來了解了解吧。信號完整性與電源完整性分析信號完整性(SI)
    發表于 11-15 07:37

    信號完整性為什么寫電源完整性?

    先說一下,信號完整性為什么寫電源完整性? SI 只是針對高速信號的部分,這樣的理解沒有問題。如果提高認知,將SI 以大類來看,SI&PI&EMI 三者的關系:所以,基礎知識系列里還是
    發表于 11-15 06:32

    詳解信號完整性與電源完整性

    信號完整性與電源完整性分析信號完整性(SI)和電源完整性(PI)是兩種不同但領域相關的分析,涉及
    發表于 11-15 06:31

    何為信號完整性?信號完整性包含哪些

    何為信號完整性信號完整性(Signal Integrity,簡稱SI)是指在信號線上的信號質量
    發表于 12-30 08:15

    針對DDR2-800和DDR3的PCB信號完整性設計

    針對DDR2-800和DDR3的PCB信號完整性設計
    發表于 02-23 11:37 ?0次下載

    針對DDR2-800和DDR3的PCB信號完整性設計

    針對DDR2-800和DDR3的PCB信號完整性設計,要認證看
    發表于 12-16 21:23 ?0次下載

    DDR4電路板設計與信號完整性驗證挑戰

    DDR4電路板設計與信號完整性驗證挑戰
    發表于 09-29 17:50 ?13次下載

    信號完整性測試概述

    功能單元測試測試中非常重要的一項是信號完整性測試,特別是對于高速信號,
    的頭像 發表于 02-23 09:20 ?1724次閱讀

    基于PDN共振峰的最壞情況數據模式分析電源完整性對FPGA DDR4存儲器接口中的信號完整性的影響

    電子發燒友網站提供《基于PDN共振峰的最壞情況數據模式分析電源完整性對FPGA DDR4存儲器接口中的信號完整性的影響.pdf》資料免費下載
    發表于 09-13 09:56 ?0次下載
    基于PDN共振峰的最壞情況數據模式分析電源<b class='flag-5'>完整性</b>對FPGA <b class='flag-5'>DDR4</b>存儲器接口中的<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>的影響
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>