<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Verisium如何提高調試效率和驗證吞吐量呢?

Cadence楷登 ? 來源:Cadence blog ? 2024-01-05 13:54 ? 次閱讀

半導體對各行各業都有著潛移默化的影響,其重要性不言而喻?,F如今半導體已徹底改變了我們的業務形態,無論是汽車行業,還是物聯網、通信和高性能計算等等。然而隨著對高性能和即時滿足需求的增加,SoC 的復雜性也相應提高。隨著數以百計的 IP 被集成到 SoC 中,漏洞變得越來越常見,修復也變得愈加困難。SoC 級的驗證過程所需的時間不斷增加,從而造成了流片計劃的延遲。伴隨著幾何尺寸的減少及門數的增加,要在有限的預算和規定時間內檢測漏洞變得越來越困難。

SoC 設計工程師往往需要花費超過 70% 的時間用于驗證,而檢測單個漏洞平均需要 16-20 個工程時。讓我們試想一下,一個設計中如果有 1000 個漏洞,那將造成多大的影響!

是時候采取行動,簡化 SoC 設計流程,節省寶貴的資源以確保項目及時完成了。只要通過實現自動化部署、新的工具和基于人工智能的方法就可以顯著提高生產力和驗證吞吐量。利用基于人工智能的方法,SoC 設計和驗證工程師可以更快地檢測錯誤,縮短驗證時間,并在多個引擎和運行中優化性能。帶有人工智能的 EDA 工具更是可以幫助芯片制造公司更快、更高效地實現目標。SoC 設計和驗證中的人工智能不再是天方夜譚而是必需品,我們將通過它極大地提高產品質量,同時幫助減少開發時間和成本。

Cadence 正在通過使用 Verisium(人工智能驅動的驗證平臺)徹底改變芯片驗證。該平臺能利用大數據提高整體驗證吞吐量,特別是在調試方面。Verisium 建立在 Cadence Joint Enterprise Data and AI(JedAI)Platform 上,可以匯總包括波形覆蓋、源代碼、日志文件等在內的驗證數據。

eae247a6-ab80-11ee-8b88-92fbcf53809c.jpg

Verisium platform 在日志文件、RTL 和測試平臺迭代、版本控制和波形上使用人工智能來加速和輔助調試,從而將手工工作量減少多達 32 倍。Verisium Debug platform 還提供了一種名為 VWDB 的新的波形格式,速度較以往的格式有極大幅度的提升。提高整體驗證吞吐量的關鍵是清楚所有數據的位置,進而對其進行利用、控制并管理。Verisium 可加快對設計錯誤根本原因的分析,提高覆蓋范圍,并優化復雜 SoC 的驗證計算服務器資源。

eafb599e-ab80-11ee-8b88-92fbcf53809c.jpg

Cadence 專注于持續創新,利用 Verisium AI-Driven Verification Platform(人工智能驅動的驗證平臺 Verisium)提供了一系列包括引擎、驗證 IP 和 Verisium 在內的工具。通過借助 Auto Triage、Semantic Diff、Pin Down 和 Wave Miner 等應用程序,Verisium 可以加速并協助調試,減少工程師在故障分類和調試上的時間。因此使用 Verisium 平臺的 SoC 調試可將生產力和整體驗證吞吐量提高 10 倍。

Verisium 如何提高

調試效率和驗證吞吐量?

Verisium Debug 工具是一款高級的調試工具,旨在幫助設計工程師、集成商和驗證工程師探索、分析和調試復雜的設計和測試平臺,而無需考慮它們的規模、語言或來源。該工具提供了幾種主要模式,如探索模式(仿真前)、后處理模式(仿真后)和交互模式(仿真中)。在這些模式中,用戶可以執行如下各種任務:

●控制仿真器執行步驟并執行交互性調試

●記錄仿真結果后執行后處理調試

●對 Palladium 仿真結果執行調試并支持按需信號擴展

●調查仿真進入特定狀態的可能原因

●過濾測試環境的全部報文

●在 UPF 環境下調試功耗內容

Verisium Debug 工具的優勢

使用 Verisium 對復雜設計和測試平臺調試比傳統工具更快、更高效。Verisium Debug 工具的部分主要優勢包括:

1

可擴展性

2

可操縱性

3

SmartLog 有助于定位產生報文的層次目標,并向波形發送信息

4

驅動追蹤——很多 Verisium Debug 窗口中的直接訪問箭頭圖標允許您調用驅動追蹤

5

連接性分析顯示原始被追蹤信號和該信號驅動信號之間線路連接,并允許對追蹤路徑進行導航

6

根本原因分析(RCA)有助于診斷故障的根本原因

Verisium Manager 是一個真正卓越的工具,它為驗證規劃、故障分類、覆蓋收斂和回歸管理提供了一系列可靠的功能。它的特點在于具有能聯合企業數據和人工智能(JedAI)數據以及分析平臺的強大能力。這種集成方式將對驗證過程進行無以倫比的優化,使其成為尋求簡化操作和最大限度提升生產力的芯片制造商的寶貴工具。憑借其集成的回歸管理功能,Verisium Manager 允許跨多個站點的覆蓋收斂,為不同規模的企業提供全面、可靠、有效且高效的解決方案。其強大的 API 集、企業級的可擴展性和性能,使其能夠無縫連接驗證流程中的所有引擎,包括模擬、形式化、仿真和原型平臺,為您提供全面的驗證解決方案,并可以通過定制和優化實現最大的驗證吞吐量。

但真正使 Verisium Manager 如此與眾不同的原因在于它能夠應用 AI 和機器學習顯著提高調試和回歸吞吐量的生產力。通過直接與智能 Verisium Apps 集成,該工具可以幫助您在驗證過程中取得突破性成果,讓您在競爭中保持領先地位并實現業務目標。簡而言之,如果您希望驗證流程提升到一個新的水平,那么 Verisium Manager 就是您需要的終極驗證管理工具。

Verisium 應用

Verisium Platform 和相關應用程序在提高調試效率和提高驗證周期上發揮核心作用。這些應用包括:

VerisiumAutoTriage

對存在相同錯誤而導致失敗的測試進行自動分組。

Verisium SemanticDiff

通過識別故障原因來減少調試時間,并實現效率的顯著提高。

Verisium WaveMiner

幫助驗證工程師在正確與錯誤測試中更方便地比較并找到錯誤點。波形格式完美適合現代驗證需求,并將仿真波形生成速度提高了 2 倍。

Verisum PinDown

在編輯工具上固定某個標簽,并分析仿真日志和代碼簽入之間的關系。







審核編輯:劉清

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 半導體
    +關注

    關注

    329

    文章

    25047

    瀏覽量

    204048
  • EDA工具
    +關注

    關注

    4

    文章

    260

    瀏覽量

    31317
  • soc
    soc
    +關注

    關注

    38

    文章

    3787

    瀏覽量

    215995
  • 人工智能
    +關注

    關注

    1780

    文章

    44535

    瀏覽量

    231288
  • UPF
    UPF
    +關注

    關注

    0

    文章

    48

    瀏覽量

    13366

原文標題:利用人工智能優化調試效率和驗證吞吐量

文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    如何提高CYBT-243053-02吞吐量?

    25KB/s,這對于我們的用例來說非常低。 使用自定義固件代替 EZ-Serial 是否有助于提高吞吐量? 歡迎提出任何建議。我已經就此向英飛凌開了一張罰單,但他們回來時沒有提供更多信息。 因此,為了提高
    發表于 02-27 06:56

    網卡吞吐量測試解決方案

    隨著互聯網的迅速發展,計算機日益成為人們生活中不可或缺的部分。伴隨著網絡業務的豐富,用戶對計算機網卡的要求也越來也高。如何對計算機網卡吞吐量進行合理的測試,已越來越成為眾多計算機網卡生產廠家日益關注
    發表于 12-23 11:07

    無線測試之吞吐量測試

    無線網絡測試之無線吞吐量測試方法、步驟
    發表于 06-25 08:40

    iperf固定吞吐量測試如何設置

    我有兩個CYW43907演示,并下載控制臺項目。我想使用IpFF命令來測試固定的UDP吞吐量。示例:IPEF-C 192.1680.1-P 5001 -I 2 -T 30 -U-B 60M,但客戶端
    發表于 11-06 14:09

    淺析敏捷高吞吐量衛星通訊載荷

    對帶寬日益增加的需求大大提高了對數據網絡敏捷系統的要求。衛星通訊也在經歷著變革性的發展。由新的超寬帶(UWB)數據轉換器支持的創新架構,極大地提高了其經濟效益和數據吞吐量。
    發表于 07-23 08:47

    如何計算延遲和吞吐量?

    如何計算延遲和吞吐量?在ISE時序報告中,我們發現一個名為“最大組合路徑延遲”的參數是否與最大時鐘頻率有關?
    發表于 03-19 08:55

    提高BLE吞吐量的可行辦法

    提高BLE吞吐量的可行辦法如何實現更快的BLE吞吐量
    發表于 01-18 06:26

    如何利用NI LabVIEW技術提高測試系統的吞吐量?

    怎么可以創建出高性能的測試系統?如何利用NI LabVIEW技術提高測試系統的吞吐量?如何利用NI LabVIEW技術實現并行化處理和并行化測試?
    發表于 04-15 07:00

    SX1301的吞吐量是否等于8個SX1276/8?

    SX1301的吞吐量是否等于8個SX1276/8?如何有效地提高網絡吞吐量?
    發表于 04-19 09:50

    如何提高VLD的吞吐量和執行效率?

    本文討論一種新型的VLD解碼結構,它通過并行偵測多路碼字,將Buffer中的多個可變長碼一次讀出,這將極大地提高VLD的吞吐量和執行效率。然后采用FPGA對這種并行VLD算法的結構進行驗證
    發表于 04-28 06:08

    如何通過觸發模型提高吞吐量?

    如何通過觸發模型提高吞吐量?
    發表于 05-11 07:00

    全志R128 BLE最高吞吐量測試正確配置測試

    相對較低;而write_without_response和notify操作則不需要對方確認,效率較高。因此,為了提高吞吐量,應優先使用write_without_response和notify操作
    發表于 10-26 16:46

    如何提高無線傳感器網絡的吞吐量

    吞吐量是無線傳感器網絡(Wireless Sensor Network,WSN)的一項重要性能指標,它直接反映了無線傳感器網絡工作運行的效率,如何提高吞吐量一直都是無線傳感器網絡研究的
    發表于 10-04 17:17 ?2265次閱讀
    如何<b class='flag-5'>提高</b>無線傳感器網絡的<b class='flag-5'>吞吐量</b>

    Cadence Verisium驗證平臺以AI助力瑞薩電子提高糾錯效率

    平臺,實現更高效的錯誤根本原因分析?;谌碌?Verisium 平臺,瑞薩顯著提高了糾錯效率,縮短其面向汽車應用 R-Car 設計的上市時間。
    的頭像 發表于 03-15 09:07 ?608次閱讀

    如何顯著提高ATE電源吞吐量?

    作為一名測試工程師,你的工作并不容易。降低成本和提高系統吞吐量的壓力一直存在。本文中,我們將討論影響系統吞吐量的關鍵因素以及如何降低ATE測試成本。
    的頭像 發表于 11-08 14:59 ?431次閱讀
    如何顯著<b class='flag-5'>提高</b>ATE電源<b class='flag-5'>吞吐量</b>?
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>