<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

MPS | DCDC 高端 NMOS 的自舉秘訣

jf_94163784 ? 來源:jf_94163784 ? 作者:jf_94163784 ? 2024-01-05 05:28 ? 次閱讀

NMOS管的主回路電流方向為D極到S極,導通條件為VGS有一定的壓差,即VG-VS>VTH;PMOS管的主回路電流方向為S極到G極,導通條件為VSG有一定的壓差,即VS-VG>VTH。故一般把NMOS作為下管,S極接地,只要給G極一定電壓即可控制其導通關斷;把PMOS作為上管,S極接VIN,G極給個低電壓即可導通。當然NMOS管也可作為上管,但需要增加自舉驅動電路。

對于一些拓撲,比如Buck、Boost、Buck-Boost這些用NMOS作為上管的拓撲,就沒辦法直接用剛才說的只給G極一個電平來驅動。假如此時D極接VIN,S極的電壓不定,NMOS管截止時為低電平,導通時接近高電平VIN,需要板子上給G極一個更高的電壓,但此時板子已無比VIN更高的電平了,那么就可以采用自舉驅動電路。

wKgaomWXIu-AVVrCAADcpk2cFTk448.png

如圖為用于驅動上MOS管的電容自舉驅動電路。該自舉電容通過二極管接到VCC端,下接上MOS管的S極。當驅動電路驅動下MOS管導通時,VCC通過二極管、RBOOT、下MOS管,對CBOOT充電。充電時間為下MOS管的導通時間,我們定為Toff(上MOS管);當下管關斷后,驅動電路導通上MOS管,CBOOT的下端電壓變為VIN,由于電容兩端電壓不能突變,所以CBOOT上的電壓自然就被舉了起來。這樣驅動電壓才能高過輸入電壓,就能保持上管持續導通,此時VBOOT的電壓通過RBOOT和內部電路放電,放電時間為Ton(上MOS管)。找元器件現貨上唯樣商城

wKgZomWXIvCAGMhvAAIakhMKo5M375.png

自舉電容充電過程如圖:

下MOS管導通時開始充電,充電電壓對時間的關系如公式一所示:

Vcboot_max = V0 + VCC x [1–exp (-Toff/RC)];

充電電流對時間的關系如公式二所示:

I = CdU/dT = C x △Vcboot/Toff。

wKgaomWXIvCAf7gAAAFgPBJe5n4788.png

接下來看一下其放電過程:上MOS管導通時開始放電,放電電壓對時間的關系如公式三所示:

Vcboot_min = exp [ -Ton/ (Rtotal x C) ] x Vcboot_max

放電電流對時間的關系如公式四所示:

I = CdU/dT = C x △Vcboot/Ton

至此我們已經掌握自舉驅動電路的“竅門”。

應該如何正確地選擇合適的電容、電阻

電容的選型主要基于其耐壓值和容量大小。耐壓值要大于等于VCC減去二極管和下MOS管的導通電壓。驅動電路上有其他功耗器件由該電容供電,所以要求電容上的電壓下跌最好不要超過原先值的10%,這樣才能保證驅動電壓。

由以上限制和公式三可推出需要Ton <= (Rtotal x C)x ln0.9。由該式可知Ton的最大值與自舉電容和自舉電阻的大小有關。如果容值太小,其兩端的電壓降會過大,會出現占空比無法展開的情況。但是容值也不能太大,太大的電容會導致最小Toff變大,電容充不滿電也會導致占空比無法展開,并且會導致二極管在充電的時候沖擊電流過大。

了解完電容后,自舉電阻該怎么選型呢?

自舉電阻的電壓等于充電電流乘以其阻值,所以其耐壓值要大于最大充電電流乘以其阻值;同樣自舉電阻的阻值會影響自舉電容充電時間,也會影響占空比, R越大,所需充電時間越長。同時自舉電阻阻值的增加會降低上MOS管的驅動電壓,增加Cgs的充電時間,從而降低上MOS管導通時的電壓電流的變化率和SW波尖峰。

wKgZomWXIvCAKR5AAAJhpRHlAjs469.png

圖注:自舉電阻為0Ω時,SW的測試波形

將電阻增大到45Ω時,可以明顯看出自舉電阻越大,SW波上升斜率越小,同時SW的尖峰越小,驗證了前面的結論。

wKgaomWXIvGAaEAkAAIn7bO3K-w349.png

圖注:電阻增大到45Ω時,SW的測試波形

審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • NMOS
    +關注

    關注

    3

    文章

    273

    瀏覽量

    33794
  • DCDC
    +關注

    關注

    28

    文章

    664

    瀏覽量

    70250
  • MPS
    MPS
    +關注

    關注

    26

    文章

    235

    瀏覽量

    63441
收藏 人收藏

    評論

    相關推薦

    DCDC芯片自舉電容原理詳解

    我們經常見到部分型號DCDC芯片電路有這種自舉電容,而有些DCDC芯片卻沒有這個電容,如下面兩款DCDC。很多人不知道這個自舉電容有什么作用
    發表于 04-08 11:35 ?4880次閱讀
    <b class='flag-5'>DCDC</b>芯片<b class='flag-5'>自舉</b>電容原理詳解

    大家能Get到DCDC高端NMOS自舉秘訣嗎?

    NMOS管的主回路電流方向為D極到S極,導通條件為VGS有一定的壓差,即VG-VS>VTH;PMOS管的主回路電流方向為S極到G極,導通條件為VSG有一定的壓差,即VS-VG>VTH。
    發表于 10-02 09:35 ?573次閱讀
    大家能Get到<b class='flag-5'>DCDC</b><b class='flag-5'>高端</b><b class='flag-5'>NMOS</b>的<b class='flag-5'>自舉</b><b class='flag-5'>秘訣</b>嗎?

    MPS28258-DCDC-DATASHEET

    MPS28258-DCDC-DATASHEET
    發表于 04-10 22:55

    請問如何用NMOS管設計高端輸出電路?

    很大安全隱患。所以想用現有的NMOS管做成高端輸出電路,但同樣由于空間原因沒法做自舉電路,想請教各位老師,用光耦隔離是不可以?電路圖是我的設想,請各位老師指導。光耦是EL817,電阻阻值是默認阻值
    發表于 02-19 09:12

    關于NMOS高端輸出的設計問題

    很大安全隱患。所以想用現有的NMOS管做成高端輸出電路,但同樣由于空間原因沒法做自舉電路,想請教各位老師,用光耦隔離是不可以?電路圖是我的設想,請各位老師指導。光耦是EL817,電阻阻值是默認阻值
    發表于 02-28 10:47

    自舉電容的作用及原理

    DCDC高端MOS管的驅動端,這個電容就叫作自舉電容。自舉電容的作用原理? 如下是DCDC BUCK芯片的框圖,上面的N...
    發表于 11-16 08:01

    DC-DC上管為什么用NMOS的多

    固定的VCC,用G極來控制管子的導通截止。用作下管時,因為S極電源不確定,無法確定G極電壓來控制管子的導通截止。今天的問題并不是這個,而是說DC-DC上管為什么用NMOS的多,而不是PMOS。上管用NMOS,還要用到自舉電容,麻
    發表于 11-17 08:05

    自舉電容有什么用

    在BUCK電路中,經常會看到一個電容連接在芯片的SW和boot管腳之間,這個電容稱之為自舉電容,關于這個電容,有以下幾個問題。自舉電容有什么用?以MPS的buck芯片MP1484為例。規格書中芯片
    發表于 11-17 08:11

    MPS | DCDC 高端 NMOS自舉秘訣

    MPS | DCDC 高端 NMOS自舉秘訣 NM
    發表于 05-22 12:54

    nmos高端驅動自舉電路

    48V,由于C2兩端電壓14V,所以Q3的導通使電容抬升了VDD的電壓,即電容C2的正極電壓位62V左右,經過三極管Q4、二極管D1到達Q3的柵極,電容C2起到了自舉抬升電壓的作用,使Q3持續導通。
    發表于 11-06 10:20 ?6.1w次閱讀
    <b class='flag-5'>nmos</b><b class='flag-5'>高端</b>驅動<b class='flag-5'>自舉</b>電路

    設置MPS DCDC電源設計實用工具免費下載

    本文檔的主要內容詳細介紹的是設置MPS DCDC電源設計實用工具免費下載
    發表于 02-02 08:00 ?12次下載
    設置<b class='flag-5'>MPS</b> <b class='flag-5'>DCDC</b>電源設計實用工具免費下載

    DC/DC電路自舉電容作用

    DCDC高端MOS管的驅動端,這個電容就叫作自舉電容。自舉電容的作用原理? 如下是DCDC BUCK芯片的框圖,上面的N...
    發表于 11-09 16:35 ?34次下載
    DC/DC電路<b class='flag-5'>自舉</b>電容作用

    為什么DC-DC上管用NMOS?

    用作上管,S極接固定的VCC,用G極來控制管子的導通截止。用作下管時,因為S極電源不確定,無法確定G極電壓來控制管子的導通截止。今天的問題并不是這個,而是說DC-DC上管為什么用NMOS的多,而不是PMOS。上管用NMOS,還要用到自舉
    發表于 11-09 21:06 ?7次下載
    為什么DC-DC上管用<b class='flag-5'>NMOS</b>?

    DCDC芯片中的自舉電容是什么

    ,3.3V 給系統供電。 因此,在選型過程中經常遇到的 DCDC 芯片有同步整流和異步整流兩種。 我們常常在這樣的 DCDC 電路中看到一個自舉電容,在芯片的引腳上往往標注BS 或者 BST,如下圖中拓爾微的 TMI3494,它
    的頭像 發表于 11-20 16:13 ?352次閱讀
    <b class='flag-5'>DCDC</b>芯片中的<b class='flag-5'>自舉</b>電容是什么

    異步DCDC中的自舉電容

    異步 DCDC 中的自舉電容 下面,我們通過一幅圖來看一下,對于異步 DCDC 芯片,它的自舉電容的充電回路是怎么樣的,因為異步 DCDC
    的頭像 發表于 11-20 16:43 ?315次閱讀
    異步<b class='flag-5'>DCDC</b>中的<b class='flag-5'>自舉</b>電容
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>