<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

淺談一下PCB的阻抗控制

jf_65251303 ? 來源:jf_65251303 ? 作者:jf_65251303 ? 2023-12-20 16:03 ? 次閱讀

隨著PCB電路板設計日趨復雜,5G產品的民用化,智能產品高速設計的普遍化,如何保證各種信號(特別是高速信號)完整性,也就是保證信號傳輸的質量,成為難題。此時,控制信號線的特征阻抗匹配成為關鍵,不嚴格的阻抗控制,將引發相當大的信號反射和信號失真,導致設計失敗。常見的信號,如PCI總線、USB、以太網、DDR內存、LVDS信號等,均需要進行阻抗控制。阻抗控制最終需要通過PCB設計實現,對PCB板工藝也提出更高要求,下單時需要與PCB廠溝通,因為每一家工廠使用的材料,制程能力均不同。

多層板的結構:

為了很好地對PCB進行阻抗控制,首先要了解PCB的結構:

通常我們所說的多層板是由芯板和半固化片互相層疊壓合而成的,芯板是一種硬質的、有特定厚度的、兩面覆銅的板材,是構成印制板的基礎材料。而半固化片構成所謂的粘接層,起到粘合芯板的作用,雖然也有一定的初始厚度,但是在壓制過程中其厚度會發生一些變化。

通常多層板最外面的兩個介質層都是粘接層,在這兩層的外面使用單獨的銅箔層作為外層銅箔。外層銅箔和內層銅箔的原始厚度規格,一般有0.33oZ 、0.5oZ、1oZ、2oZ四種,但經過一系列表面處理后,外層銅箔的最終厚度一般會增加將近1oZ左右。內層銅箔即為芯板兩面的覆銅,其最終厚度與原始厚度相差很小,但由于生產流程的原因,一般會減少幾個um。

多層板的最外層是阻焊層,就是我們常說的“綠油”,當然它也可以是藍色或者其它顏色。阻焊層的厚度有一定的公差,在表面無銅箔的區域比有銅箔的區域要稍厚一些,但因為缺少了銅箔的厚度,所以銅箔還是顯得更突出,當我們用手指觸摸印制板表面時就能感覺到。

當制作某一特定厚度的印制板時,一方面要求合理地選擇各種材料的參數,另一方面,半固化片最終成型厚度也會比初始厚度小一些。下面是一個典型的6層板疊層結構:

1.jpg

PCB的參數:

不同的印制板廠,PCB的參數會有細微的差異,通過與深圳健翔升電路的技術支持的溝通,得到該廠的一些參數數據:

表層銅箔:

可以使用的表層銅箔材料厚度有三種:12um、18um和35um。加工完成后的最終厚度大約是44um、50um和67um。

芯板:我們常用的板材是S1000H,標準的FR-4,兩面覆銅,可選用的規格可與廠家聯系確定。

半固化片:

規格(原始厚度)有7628(0.185mm),2116(0.105mm),1080(0.075mm),3313(0.095mm ),實際壓制完成后的厚度通常會比原始值小10-15um左右。同一個粘接層最多可以使用3個半固化片,而且3個半固化片的厚度不能都相同,最少可以只用一個半固化片,但有的廠家要求必須至少使用兩個。如果半固化片的厚度不夠,可以把芯板兩面的銅箔蝕刻掉,再在兩面用半固化片粘連,這樣可以實現較厚的粘接層。

阻焊層:

銅箔上面的阻焊層厚度C2≈8-10um,表面無銅箔區域的阻焊層厚度C1根據表面銅厚的不同而不同,當表面銅厚為45um時C1≈13-15um,當表面銅厚為70um時C1≈17-18um。

導線橫截面:

以前我一直以為導線的橫截面是一個矩形,但實際上卻是一個梯形。以TOP層為例,當銅箔厚度為1OZ時,梯形的上底邊比下底邊短1MIL。比如線寬5MIL,那么其上底邊約4MIL,下底邊5MIL。上下底邊的差異和銅厚有關,下表是不同情況下梯形上下底的關系。

2.jpg

介電常數:半固化片的介電常數與厚度有關,下表為不同型號的半固化片厚度和介電常數參數:

1703059244876.jpg

板材的介電常數與其所用的樹脂材料有關,FR4板材其介電常數為4.2—4.7,并且隨著頻率的增加會減小。

介質損耗因數:電介質材料在交變電場作用下,由于發熱而消耗的能量稱之謂介質損耗,通常以介質損耗因數tanδ表示。S1000H的典型值為0.015。

能確保加工的最小線寬和線距:2.5mil/2.5mil。

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 電路板
    +關注

    關注

    140

    文章

    4685

    瀏覽量

    93652
  • 阻抗控制
    +關注

    關注

    1

    文章

    53

    瀏覽量

    10586
  • PCB
    PCB
    +關注

    關注

    1

    文章

    1615

    瀏覽量

    13204
收藏 人收藏

    評論

    相關推薦

    淺談PCB疊層設計原則及阻抗設計

    由于最小線寬和最小線距是取決于PCB類型以及成本要求,受此限制,選擇的PCB疊層結構必須能實現板上的所有阻抗需求,包括內層和外層、單端和差分線等。
    發表于 07-18 09:22 ?1066次閱讀
    <b class='flag-5'>淺談</b><b class='flag-5'>PCB</b>疊層設計原則及<b class='flag-5'>阻抗</b>設計

    淺談高速PCB設計

    的標準,以此來降低高速PCB設計的難度,其中關于阻抗的問題,人們規定單端線統控制成50歐姆(當然也有75歐姆等其他的情況),差分線控制成1
    發表于 05-30 06:59

    淺談一下錫膏的熔點為什么不樣?

    淺談一下錫膏的熔點為什么不樣?有人知道嗎?
    發表于 02-14 15:46

    淺談一下有鉛錫膏焊接出現短路怎么辦?

    淺談一下有鉛錫膏焊接出現短路怎么辦?
    發表于 02-17 16:05

    PCB跡線的阻抗控制簡介

    PCB跡線的阻抗控制簡介 PCB上的阻抗控制電信和計算機設備操作的速度和切換速率正在不斷增長。
    發表于 09-28 14:42 ?1300次閱讀

    PCB阻抗控制技術

    阻抗控制最終需要通過PCB設計實現,對PCB板工藝也提出更高要求,經過與PCB廠的溝通,并結合EDA軟件的使用,我對這個問題有了一些粗淺的認
    發表于 05-06 11:28 ?4302次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>阻抗</b><b class='flag-5'>控制</b>技術

    基于PCB設計的阻抗控制實現

    PCB設計實現,對PCB板工藝也提出更高要求,經過與PCB廠的溝通,并結合EDA軟件的使用,按照信號完整性要求去控制走線的阻抗。
    發表于 10-14 09:28 ?1498次閱讀

    PCB設計中通過疊層計算阻抗控制時需要注意的四個問題

    計算方法非常成熟,不同軟件的計算方法也沒有差別。阻抗計算和過程之間的一些權衡相對麻煩。主要目的是實現我們的阻抗控制目的,同時也確保處理方便,并最大限度地降低處理成本。 下面我們總結一下
    的頭像 發表于 07-29 14:02 ?2565次閱讀
    <b class='flag-5'>PCB</b>設計中通過疊層計算<b class='flag-5'>阻抗</b><b class='flag-5'>控制</b>時需要注意的四個問題

    PCB阻抗如何來控制

    隨著 PCB 信號切換速度不斷增長,當今的 PCB 設計廠商需要理解和控制 PCB 跡線的阻抗。
    發表于 08-30 08:45 ?3109次閱讀

    什么是阻抗控制如何對PCB進行阻抗控制

    阻抗控制最終需要通過PCB設計實現,對PCB板工藝也提出更高要求,經過與PCB廠的溝通,并結合EDA軟件的使用,按照信號完整性要求去
    發表于 09-06 11:52 ?1.3w次閱讀
    什么是<b class='flag-5'>阻抗</b><b class='flag-5'>控制</b>如何對<b class='flag-5'>PCB</b>進行<b class='flag-5'>阻抗</b><b class='flag-5'>控制</b>

    如何控制PCB走線的阻抗

    PCB設計實現,對PCB板工藝也提出更高要求,經過與PCB廠的溝通,并結合EDA軟件的使用,按照信號完整性要求去控制走線的阻抗。
    發表于 10-04 17:17 ?1w次閱讀
    如何<b class='flag-5'>控制</b><b class='flag-5'>PCB</b>走線的<b class='flag-5'>阻抗</b>

    分析詳解PCB板工藝的阻抗控制

    沒有阻抗控制的話,將引發相當大的信號反射和信號失真,導致設計失敗。常見的信號,如PCI總線、PCI-E總線、USB、以太網、DDR內VDS信號等,均需要進行阻抗控制。
    發表于 07-14 10:25 ?6次下載
    分析詳解<b class='flag-5'>PCB</b>板工藝的<b class='flag-5'>阻抗</b><b class='flag-5'>控制</b>

    淺談PCB設計的DDR線寬和阻抗

    點擊上面藍色字體,關注我們! PCB設計時DDR線寬和阻抗是如何確定下來的呢? 讓我們通一個具體的項目來學習一下。
    的頭像 發表于 12-07 12:23 ?9135次閱讀

    什么是阻抗控制pcb?

    阻抗控制pcb
    的頭像 發表于 09-18 10:40 ?707次閱讀

    pcb阻抗控制是指什么?pcb怎么做阻抗?

    pcb阻抗控制是指什么?pcb怎么做阻抗? PCB阻抗
    的頭像 發表于 01-17 16:38 ?1845次閱讀
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>