<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

calibre query和yeild server在layout design上的應用

冬至子 ? 來源:EETOP ? 作者:489315174 ? 2023-12-01 15:37 ? 次閱讀

最近一直在研究兩件事,目前都有了一些成果。

第一件事:不同版圖EDA工具間數據的轉換問題,除了基于OA的database的pcell 還是存在一些各家工具自己封閉的內容,這部分內容如何能夠不同tool上做對應。

因為目前主流foundry都會提高兩套PDK,所以這部分foundry提供ipdk的一般問題都不大。這里不展開說。

第二件事:如果使用驗證工具來完善版圖上的設計流程。

這里舉個例子:如果版圖沒有完全使用SDL 這樣的設計Flow來做,后期導致net 和device 沒法和電路上一一對應。這個問題有沒有辦法解決。Virtuoso 配合pvs 可以重塑SDL對應關系 Custom compiler 配合ICV同樣可以實現SDL的關系。CC中對于的command是:

lx::establishCorrespondenceFromLVS -path -layout -schematic

如果使用第三方工具做的PV 是否也能夠實現這樣的功能??催^我文章的應該看到過前面提到的calibre的perc,perc確實可以實現從lvs pass的svdb 或dfmdb結果中提取出device信息,net信息。但是我感覺還不夠方便。
今天介紹的calibre的 queryServer 和YieldServer 能夠更快的提取出這些信息。DRC LVS可能大家比較熟悉對query和yield 比較陌生,這兩個server在某些場景下也是非常好用,也很方便。

image.png

image.png

對應的命令是calibre -qs 和calibre -ys

從calibre svdb結果到Custom compiler重建SDL也是基于query和Yield 來實現的

下面列舉個case演示qs 和ys 的部分功能,

這個case是使用YieldServer 的腳本來實現Hierarchy的報告

calibre -qs -svdb svdb -exec qs.tcl

1.jpg

1.jpg

2.jpg

打印出的效果:

1.jpg

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • EDA工具
    +關注

    關注

    4

    文章

    260

    瀏覽量

    31320
  • DRC
    DRC
    +關注

    關注

    2

    文章

    145

    瀏覽量

    35814
  • SDL
    SDL
    +關注

    關注

    0

    文章

    18

    瀏覽量

    7292
  • LVS
    LVS
    +關注

    關注

    0

    文章

    35

    瀏覽量

    9869
收藏 人收藏

    評論

    相關推薦

    AN1258 - OP AMP PRECISION DESIGN: PCB LAYOUT - MICROCHIP

    運放的PCB的布局布線AN1258 - OP AMP PRECISION DESIGN: PCB LAYOUT - MICROCHIP強烈建議看多遍。
    發表于 01-23 11:15

    RDA銳迪科(上海)微電子招聘Layout設計工程師

    目前RDA銳迪科(上海)微電子有招聘layout相關的崗位,有意向在上海工作的同學可以關注版圖設計工程師 & Layout Design Engineer工作描述:基于CMOS等半導體設計工
    發表于 03-14 23:33

    Antenna Design and RF Layout Guidelines

    Antenna Design and RF Layout Guidelines
    發表于 09-28 12:26

    Antenna Design and RF Layout Guidelines

    本帖最后由 lee_st 于 2017-10-31 09:01 編輯 Antenna Design and RF Layout Guidelines
    發表于 10-21 20:22

    Mentor工具簡介Calibre物理驗證系列

    CI提供一系列可以從Calibre Query Server中調用的命令自動生成這些數據?!?Calibre Interactive  Calib
    發表于 08-28 11:58

    怎樣去改用calibre過DRC時的錯誤?

    請問,TSMC18um 工藝中,我使用了電感,用calibre過DRC時會出現下面這個問題_M5T.E.3{Min.extension INDDMY beyondM5
    發表于 06-25 06:16

    Laker & Calibre Bandgap 實例教程

    ;Calibre_Layout.pdfcalibre/drc : drc rule文件以及運行目錄calibre/lvs : lvs rule文件以及運行目錄calibre/gds
    發表于 07-10 14:36 ?97次下載

    Design and Layout of a Video G

    Design and Layout of a Video Graphics System for Reduced EMI
    發表于 10-02 09:19 ?28次下載
    <b class='flag-5'>Design</b> and <b class='flag-5'>Layout</b> of a Video G

    什么是Query

    什么是Query  英文縮寫: Query 中文譯名: 查詢 分  類: IP與多媒體 解  釋: 為了在數據庫中尋找某一特定
    發表于 02-23 09:32 ?714次閱讀

    Soft-Design-Showcases.NB3000_Live_Webcam_Server

    Soft-Design-Showcases. NB3000 Live Webcam Server
    發表于 02-17 18:02 ?0次下載

    pcb設計之Query語句的應用

    本篇文章綜合介紹了Query語句的構建和使用方法,并且采用兩個具體案例展示不同的Query表達式配置過程。內容包括常規手動輸入查詢語句,采用Query Builder 和 Query
    發表于 06-19 10:17 ?2463次閱讀

    Query是什么意思

    query是請求查詢的意思。
    的頭像 發表于 07-25 16:08 ?1.9w次閱讀

    EDA云實證Vol.13:暴力堆機器之王——Calibre

    Siemens的Calibre是業內權威的版圖驗證軟件,被各大Foundry廠廣泛認可。用戶可以直接在Virtuoso界面集成Calibre接口,調用版圖驗證結果數據,使用起來極為方便。 今天,我們
    的頭像 發表于 07-17 16:20 ?358次閱讀
    EDA云實證Vol.13:暴力堆機器之王——<b class='flag-5'>Calibre</b>

    到底誰能提升Calibre的效率?

    Siemens的Calibre是業內權威的版圖驗證軟件,被各大Foundry廠廣泛認可。用戶可以直接在Virtuoso界面集成Calibre接口,調用版圖驗證結果數據,使用起來極為方便。
    的頭像 發表于 07-25 10:30 ?827次閱讀
    到底誰能提升<b class='flag-5'>Calibre</b>的效率?

    calibre后仿真參數提取

    Calibre是一種先進的電子設計自動化(EDA)工具,用于電子電路的設計和仿真。它為工程師提供了一個強大的平臺,可以進行多個級別的仿真,包括電路級仿真、行為級仿真和系統級仿真。在使用Calibre
    的頭像 發表于 01-04 17:24 ?552次閱讀
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>