<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

高效差分對布線指南:提高 PCB 布線速度

jf_pJlTbmA9 ? 來源:Cadence楷登PCB及封裝資源中 ? 作者:Cadence楷登PCB及封裝 ? 2023-11-29 16:00 ? 次閱讀

本文要點

  • PCB 差分對的基礎知識。

  • 差分對布線指南,實現更好的布線設計。

  • 高效利用 PCB 設計工具。

“眾人拾柴火焰高” ——資源整合通常會帶來更好的結果。畢竟 “三個臭皮匠,頂個諸葛亮”,在電子領域也是如此:較之單一的走線,差分對布線更受青睞。

不過,差分對布線可能沒那么容易,因為它們必須遵循特定的規則,這樣才能確保信號的性能。這些規則決定了一些細節,如差分對的走線寬度和間距,以及許多其他方面,如導線如何在電路板上一起布線。如果使用了大量的差分對,即使設計師已經為每個信號布設了兩條單獨的走線,也會對電路板其他部分的布線產生很大的影響。本文將詳細介紹差分對的布線和一些需要注意的潛在問題。

1. PCB 差分對的基礎知識

在開始了解差分對布線的潛在困難和解決方案之前,先回顧一下基礎知識。有過 PCB layout 經驗的人一定熟悉單端信號。單端信號是指在一條走線上傳輸信號,然后使用一個共同的參考平面作為信號的返回路徑。當我們在電路板上布線時,接地平面是信號的返回路徑,這就是單端信號。大多數 PCB 網絡都是這樣布線的。

然而,這種布線方式有一個問題:隨著傳輸線速度提高,單端信號可能會受到一些問題的影響,包括串擾噪音和電磁干擾 (EMI)。此時,差分信號就派上了用場。

差分信號使用兩個互補的信號來傳輸一個數據信號,但第二個信號與第一個信號的相位相反。信號接收器使用反相和同相信號之間的差異來破譯信息。使用差分對布線傳輸信號有一些重要的好處,首先是能減少噪音和 EMI:

  • 傳入的干擾將被均等地添加到反相和同相的信號中。由于接收器是對兩個信號之間的差異作出反應,無論是否受到影響,影響都是最小的。與影響單端信號的干擾相比,這樣的性能要好得多。

  • 差分對的電磁場大小相等,但極性相反,因此來自兩條走線的干擾通??梢韵嗷サ窒?。

印刷電路板上的差分對布線

與單端信號相比,差分對還有一個優勢,那就是它們可以在較低的電壓下工作。單條走線必須在較高的電壓下工作,以確保其信噪比 (SNR) 足以抵御任何傳入的噪聲。差分對對噪聲的抗干擾能力更強,因此需要的電壓更低,這提供了一些額外的好處:

  • 所需的電壓更低意味著功耗也更低。

  • 信號的電壓轉換將更小,有助于確保電路板的電源完整性。

  • 在較低的信號電壓下可以使用較高的工作頻率。

  • 電壓越低,輻射的 EMI 就越少。

如上所述,在電路板上使用差分信號有諸多好處,但也要付出一些代價。

2. PCB layout 中與差分對相關的問題

如上文所述,使用差分對布線有諸多好處,但也有一些缺點。第一個也是最明顯的問題是,必須為每個信號布設兩條走線。這不僅使電路板上的布線量增加了一倍,而且由于差分對有額外的規則,還會占用更多的空間。我們來看看設計師在進行差分對布線時不得不面對的一些難題。

差分對中兩條走線的長度必須相等

差分對的一大優勢是,通過兩個極性相反的均等信號來代表信號,可以消除噪聲和 EMI。但如果線路的長度不相等,這種平衡就會遭到破壞,并可能反過來產生共模噪聲和嚴重的 EMI 問題。如果線路的長度不一致,信號的上升和下降時間越長,問題就會越嚴重。

差分對走線的寬度和間距必須始終保持一致

走線靠得越近,差分對之間的耦合性就越好。然而,當走線的間距發生變化時,差分阻抗也會發生變化,從而導致阻抗不匹配以及額外的潛在噪聲和 EMI。

為了避免這種情況,差分對必須一起布線,并且寬度要相同,當在電路板上的障礙物(如過孔或較小的器件)周圍進行布線時,這可能是個難題。

2.png

示例:不在障礙物周圍進行差分對布線

為了讓差分對布線發揮最佳性能,要遵循一些基本規則,接下來將一一討論。

3. 差分對布線指南

為了在電路板上獲得最佳的信號性能和完整性,以下是 PCB 設計師需要注意的一些差分對布線規則:

差分對需要一起布線

對于布線團隊來說,差分對的兩條走線需要清楚地標記為差分對,以便在信號的整個長度上一起布線。

  • 如果可能的話,盡量避免使用過孔。如果必須要使用,應該對稱擺放一對過孔。盡量使過孔靠得很近,它們相對于布線焊盤的位置應該是均等的。

  • 最好使用內層布線,以盡量減少串擾,但這意味著使用過孔過渡到各層。

  • 確保差分對與其他走線彼此分離。通常,間隔距離應為正常走線寬度間距的三倍。

  • 如果可能的話,考慮在相鄰的信號層上進行側面差分對布線。這將帶來更高的布線密度和更好的串擾控制。

兩條走線之間的布線保持對稱

成功的差分對布線應該使兩條線路之間形成鏡像。要做到這一點,在布線時要考慮:

  • 規劃布線方式,避免障礙物,如過孔或無源器件,以保持差分對的對稱性(如上圖所示)。

  • 規劃焊盤入口和出口的布線,使走線之間盡可能形成鏡像。

  • 在走線的整個長度上使用相同的走線寬度。

  • 差分對走線之間的間距保持一致。

差分對走線的長度保持一致

如前所述,差分對走線的長度必須是相同的。為此,可以在較短的那條線路上添加蛇形走線,使兩者長度相等。雖然這將稍微改變線路的對稱性,但長度相等更加重要。如果長度不均等是由于焊盤位置不對稱,可試著在線路的這個區域添加蛇形走線。

雖然在進行差分對布線時需要關注很多問題,但 PCB 設計 CAD 工具通常有很多功能,可以幫助我們配置差分對布線的方式。

3.png

Cadence Allegro PCB Designer 約束管理器中的差分對布線規則

使用PCB CAD 工具進行差分對布線

曾幾何時,PCB layout 設計師只能手動進行差分對布線。他們需要花費大量精力來確保線路保持對稱,而在布線之后再修改走線堪稱一場噩夢?,F在,Cadence Allegro PCB Designer這樣的工具提供了自動的差分對布線功能,在布線時可以輕松確保差分對之間保持適當的寬度和間距。此外,還可以添加規則和約束,以管理差分對的各個方面。

在上圖中可以看到,Cadence 的 PCB layout 工具中使用 Constraint Manager 來管理包括差分對在內的不同設計規則。其中包括走線的寬度和間距,允許走線蜿蜒的長度,以及布線圖,包括焊盤的入口和出口。借助這一工具,我們可以為差分對輸入所有相關的規則,確保它們符合具體的電路需求。

文章來源:Cadence楷登PCB及封裝資源中心

  • 審核編輯 黃宇
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • PCB布線
    +關注

    關注

    19

    文章

    461

    瀏覽量

    41822
收藏 人收藏

    評論

    相關推薦

    為何分對布線要靠近且平行?

    為何分對布線要靠近且平行?
    發表于 09-06 08:42

    高速PCB布線指南

    高速PCB布線指南
    發表于 08-20 15:59

    分對布線時交叉的方法 打孔靠譜嗎

    分對布線時交叉的方法打孔靠譜嗎?這兩種畫法哪個比較好呢?還是另有其他更好的方法呢?謝謝。。。
    發表于 06-16 17:20

    不能布線

    新人,第一次用allegro,在pcb editor里布線,設置了分對規則,返回布線的時候,選中
    發表于 04-15 17:38

    cadence pcb布線時,分對布線經常不能如愿

    現在學習cadence,PCB布線時,感覺命令不聽使喚,總是繞的亂不七八糟,但是取消分對采單個模式又擔心達不到效果,求有經驗的前輩說說看
    發表于 12-28 22:38

    AD中如何批量修改已經布線分對的線寬和間距?

    請問,pcb中已經布完分對后,發現有部分分對需要調整線寬和線間距,現在只知道修改RULES,然后重新走一遍
    發表于 08-03 14:50

    高速PCB布線分對走線

    的EMI,如果不對分信號進行恰當的平衡或濾波,或者存在任何共模信號,就可能會產生EMI問題;其次是和單端信號相比,傳輸分信號需要雙倍的信號線?! ∪鐖D2所示為分對走線在
    發表于 11-27 10:56

    高速PCB布線實踐指南

    高速PCB布線實踐指南,好東西,喜歡的朋友可以下載來學習。
    發表于 01-18 15:41 ?0次下載

    4層板布線指南

    AD09 布線指南 與 off-sheet-connect與port區別,PCB的布局、布線、抗干擾等等。與大家分享。
    發表于 11-02 15:44 ?0次下載

    PCB布線水平怎樣提高

    PCB布線在整個pcb設計中是十分重要的,如何能夠做到快速高效布線,并且讓你的PCB
    發表于 08-26 16:35 ?1410次閱讀

    PCB布線設計應該如何提高

    PCB 布線設計中,對于布通率的的提高有一套完整的方法,在此,我們為大家提供提高 PCB 設計布通率以及設計效率的有效技巧,不僅能為客戶節省
    發表于 12-21 14:49 ?11次下載

    如何提高自己的PCB布線技巧?

    如何提高自己的PCB布線技巧?一個很重要的方法是看你能不能提出問題并解答問題。
    發表于 03-23 14:56 ?2113次閱讀

    PCB布線設計如何提高布通率

    接下來為大家介紹PCB布線設計如何提高布通率。
    發表于 05-01 16:40 ?7236次閱讀

    技術資訊 I 高效分對布線指南提高 PCB 布線速度

    本文要點PCB分對的基礎知識。差分對布線指南,實現更好的布線設計。
    的頭像 發表于 12-05 11:06 ?997次閱讀
    技術資訊 I <b class='flag-5'>高效</b>差<b class='flag-5'>分對</b><b class='flag-5'>布線</b><b class='flag-5'>指南</b>:<b class='flag-5'>提高</b> <b class='flag-5'>PCB</b> <b class='flag-5'>布線速度</b>

    C200/C210 PCB布線指南

    C200/C210 PCB布線指南
    的頭像 發表于 11-30 18:16 ?439次閱讀
    C200/C210 <b class='flag-5'>PCB</b><b class='flag-5'>布線</b><b class='flag-5'>指南</b>
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>