<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

晶圓級封裝的基本流程

閃德半導體 ? 來源:閃德半導體 ? 2023-11-08 09:20 ? 次閱讀

介紹了晶圓級封裝的基本流程。本篇文章將側重介紹不同晶圓級封裝方法所涉及的各項工藝。晶圓級封裝可分為扇入型晶圓級芯片封裝(Fan-In WLCSP)、扇出型晶圓級芯片封裝(Fan-Out WLCSP)、重新分配層(RDL)封裝、倒片(Flip Chip)封裝、及硅通孔(TSV)封裝。此外,本文還將介紹應用于這些晶圓級封裝的各項工藝,包括光刻(Photolithography)工藝、濺射(Sputtering)工藝、電鍍(Electroplating)工藝和濕法(Wet)工藝。

扇入型晶圓級芯片封裝工藝

在扇入型晶圓級芯片封裝中,合格晶圓首先將進入封裝生產線。通過濺射工藝在晶圓表面制備一層金屬膜,并在金屬膜上涂覆一層較厚的光刻膠,光刻膠厚度需超過用于封裝的金屬引線。通過光刻工藝在光刻膠上繪制電路圖案,再利用銅電鍍工藝在曝光區域形成金屬引線。隨后去除光刻膠,并利用化學刻蝕(Chemical Etching)工藝去除多余的薄金屬膜,然后在晶圓表面制備絕緣層(Dielectric Layer),并利用光刻工藝去除錫球(Solder Ball)放置區域的絕緣層。因此,絕緣層也被稱為“阻焊層”(Solder Resist),它是晶圓級芯片封裝中的鈍化層(Passivation Layer),即最后的保護層,用于區分錫球放置區域。如沒有鈍化層,采用回流焊(Reflow Soldering)等工藝時,附著在金屬層上的錫球會持續融化,無法保持球狀。利用光刻工藝在絕緣層上繪制電路圖案后,再通過植球工藝使錫球附著于絕緣層。植球安裝完成后,封裝流程也隨之結束。對封裝完成的整片晶圓進行切割后,即可獲得多個獨立的扇入型晶圓級芯片封裝體。

錫球植球工藝

f83a483a-7d4b-11ee-939d-92fbcf53809c.png

▲圖1:晶圓級回流焊設備平面圖(? HANOL出版社)

在植球過程中,需要將錫球附著到晶圓級芯片封裝體上。傳統封裝工藝與晶圓級封裝工藝的關鍵區別在于,前者將錫球放置在基板上,而后者將錫球放置在晶圓頂部。因此,除了用于涂敷助焊劑和植球的模板需在尺寸上與晶圓保持一致之外,助焊劑涂敷、植球工藝、回流焊工藝都遵循相同步驟。

此外,回流焊設備采用基于發熱板的回流焊方式,如圖1所示,而不是涉及運送器的對流熱風回流焊方式(Convection Reflow)。晶圓級回流焊設備在不同的加工階段會對晶圓施加不同溫度,以便保持回流焊操作所需溫度條件,確保封裝工藝流程能夠順利進行。

倒片封裝凸點工藝

倒片封裝體中凸點(Bump)是基于晶圓級工藝而完成的,而后續工序則與傳統封裝工藝相同。

f91afa24-7d4b-11ee-939d-92fbcf53809c.png

▲圖2:倒片封裝工藝概覽

f98506f8-7d4b-11ee-939d-92fbcf53809c.png

▲圖3:倒片封裝凸點制作工序

由于要確保凸點擁有足夠的高度,因此需選用能在晶圓上厚涂的光刻膠。銅柱凸塊(CPB)1需要先后經歷銅電鍍和焊料電鍍兩道工序后形成,所使用的焊料通常為不含鉛的錫銀合金。電鍍完成后,光刻膠隨即被去除,并采用金屬刻蝕工藝去除濺射而成的凸點下金屬層(UBM)2,隨后通過晶圓級回流焊設備將這些凸點制成球形。這里采用的焊接凸點回流焊工藝可以最大限度減少各凸點的高度差,降低焊接凸點表面的粗糙度,同時去除焊料中自帶的氧化物,進而保障在倒片鍵合過程中增加鍵合強度。

1銅柱凸塊(CPB):用于倒片鍵合的凸點結構,旨在減少凸點間距。銅作為材料,被用于制作銅柱來承上方凸點。

2凸點下金屬層(UBM):在倒片凸點下方形成的金屬層。

重新分配層封裝工藝

fa1df0f2-7d4b-11ee-939d-92fbcf53809c.png

▲圖4:重新分配層封裝工藝概覽

fa89d7cc-7d4b-11ee-939d-92fbcf53809c.png

▲圖5:重新分配層形成工序

利用重新分配層封裝工藝,在晶圓原本焊盤上形成新焊盤,以承載額外的金屬引線,此種工藝主要用于芯片堆疊。因此,如圖4所示,重新分配層工序之后的封裝工序遵循傳統封裝工序。在芯片堆疊過程中,每個單獨芯片都需重復進行芯片貼裝和引線鍵合這兩道工序。

在重新分配層工藝中,首先通過濺射工藝創建一層金屬薄膜,之后在金屬薄膜上涂覆厚層光刻膠。隨后利用光刻工藝繪制電路圖案,在電路圖案的曝光區域電鍍金層,以形成金屬引線。由于重新分配工藝本身就是重建焊盤的工藝,因此確保引線鍵合強度是十分重要的。這也正是被廣泛用于引線鍵合的材料—金,被用于電鍍的原因。

扇出型晶圓級芯片封裝工藝

在扇出型晶圓級芯片封裝工藝中,首先需要在等同于晶圓形狀的載片上貼附一層薄膜。切割晶圓后,再按照一定間距將優質芯片貼在薄膜上,接下來對芯片間隔區域進行模塑,以形成新形狀。晶圓模塑完成后,載片和薄膜將被移除。隨后在新形成的晶圓上,利用晶圓設備創建金屬導線,并附著錫球以便封裝。最后,將晶圓切割成多個獨立封裝體。

晶圓模塑

制作扇出型晶圓級芯片封裝體時,晶圓模塑是一項重要工序。對于扇出型晶圓級芯片封裝件而言,晶圓塑膜需先在芯片上貼附同樣形狀的晶圓載片,而后將其放置到模塑框架中。將液狀、粉狀或顆粒狀的環氧樹脂模塑料(EMC)3加入到模塑框架內,對其進行加壓和加熱處理來塑膜成型。晶圓模塑不僅是扇出型晶圓級芯片封裝工藝的重要工序,對于利用硅通孔(TSV)工藝制作已知合格堆疊芯片(KGSD)4也是無可或缺的工序。本篇文章的后續內容,將對此展開更詳細的探討。

3環氧樹脂模塑料(EMC):一種基于環氧樹脂或熱固性聚合物的散熱材料。這種材料可用于密封半導體芯片,以避免芯片受到外部環境因素影響,如高溫、潮濕、震動等。

4已知合格堆疊芯片(KGSD):經過測試確認質量良好的由堆疊芯片組成的產品,最好的例子就是 HBM。

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    447

    文章

    48016

    瀏覽量

    410417
  • 半導體
    +關注

    關注

    328

    文章

    24786

    瀏覽量

    203737
  • 散熱
    +關注

    關注

    3

    文章

    433

    瀏覽量

    31476
  • 封裝工藝
    +關注

    關注

    3

    文章

    50

    瀏覽量

    7894
  • 晶圓級封裝
    +關注

    關注

    5

    文章

    30

    瀏覽量

    11455

原文標題:半導體后端工藝:探索不同晶圓級封裝的工藝流程(上)

文章出處:【微信號:閃德半導體,微信公眾號:閃德半導體】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    (COB)板上芯片封裝焊接方法及封裝流程

    (COB)板上芯片封裝焊接方法及封裝流程   板上芯片(Chip On Board, COB)工藝過程首先是在基底表面用導熱環氧樹脂(一般用摻銀
    發表于 11-19 09:10 ?2394次閱讀

    LED板上芯片(COB)封裝流程小結

    LED 板上芯片(Chip On Board,COB)封裝流程是,首先在基底表面用導熱環氧樹脂(一般用摻銀顆粒的環氧樹脂)覆蓋硅片安放點,然后將硅片間接安放正在基底表面,熱處理至硅片牢固地固
    發表于 11-20 16:05 ?3789次閱讀

    半導體封裝流程

    詳細介紹半導體封裝的前道工藝和后道工藝流程。
    發表于 05-26 11:46 ?0次下載

    關于iOS自定義ActionSheet封裝流程詳解

    : 一勞永逸,iOS引導蒙版封裝流程 一勞永逸,iOS網頁視圖控制器封裝流程 一勞永逸,iOS多選彈窗封裝
    發表于 09-25 16:51 ?0次下載
    關于iOS自定義ActionSheet<b class='flag-5'>封裝</b><b class='flag-5'>流程</b>詳解

    什么是COB封裝?有哪些焊接方法?封裝流程是怎樣的?

    板上芯片(Chip On Board, COB)工藝過程首先是在基底表面用導熱環氧樹脂(一般用摻銀顆粒的環氧樹脂)覆蓋硅片安放點,然后將硅片直接安放在基底表面,熱處理至硅片牢固地固定在基底為止,隨后再用絲焊的方法在硅片和基底之間直接建立電氣連接。
    發表于 08-23 14:45 ?8232次閱讀

    COB主要的焊接方法及封裝流程

    板上芯片封裝(COB),半導體芯片交接貼裝在印刷線路板上,芯片與基板的電氣連接用引線縫合方法實現。
    的頭像 發表于 12-27 15:11 ?7541次閱讀

    cob封裝流程

    擴晶。采用擴張機將廠商提供的整張LED晶片薄膜均勻擴張,使附著在薄膜表面緊密排列的LED晶粒拉開,便于刺晶。
    的頭像 發表于 05-06 18:16 ?5668次閱讀

    大功率led封裝流程

    ( 大功率)LED 具有壽命長、低污染、低功耗、節能和抗沖擊等優點。跟傳統的照明器具相比較,( 大功率)LED 不僅單色性好、光學效率高、光效強,而且可以滿足不同的需要高顯色指數。盡管如此,大功率LED 的封裝工藝卻有嚴格的要求。
    的頭像 發表于 07-31 14:25 ?6732次閱讀
    大功率led<b class='flag-5'>封裝</b><b class='flag-5'>流程</b>

    半導體集成電路封裝流程|劃片工藝詳解

    的為 775um。在晶圓上按照窗口刻蝕出一個個電路芯片,整齊劃一地在晶圓上呈現出小方格陣列,每一個小方格代表著一個能實現某種特定功能的電路芯片。本文__【科準測控】__小編就來介紹一下半導體集成電路封裝流程的劃片方式、劃片工藝步驟、準備工作以及晶圓切割、芯片拾取等! 在半
    的頭像 發表于 02-02 09:03 ?2714次閱讀

    芯片封裝基本流程及失效分析處理方法簡析

    芯片封裝的目的在于對芯片進行保護與支撐作用、形成良好的散熱與隔絕層、保證芯片的可靠性,使其在應用過程中高效穩定地發揮功效。
    的頭像 發表于 04-23 09:21 ?1188次閱讀
    芯片<b class='flag-5'>封裝</b>基本<b class='flag-5'>流程</b>及失效分析處理方法簡析

    芯片封裝基本流程及失效分析處理方法

    芯片封裝的目的在于對芯片進行保護與支撐作用、形成良好的散熱與隔絕層、保證芯片的可靠性,使其在應用過程中高效穩定地發揮功效。
    的頭像 發表于 04-24 16:18 ?1217次閱讀
    芯片<b class='flag-5'>封裝</b>基本<b class='flag-5'>流程</b>及失效分析處理方法

    完整的半導體封裝流程簡介

     IC的發熱量相當驚人,一般的CPU為2.3W,高速度、高功能的IC則可高達20.30W,藉由封裝的熱傳設計,可將IC的發熱排出,使IC在可工作溫度下( 通常小于85C )正常運作c
    發表于 05-08 09:53 ?520次閱讀
    完整的半導體<b class='flag-5'>封裝</b><b class='flag-5'>流程</b>簡介

    LED板上芯片封裝流程及無塵干燥試驗

    。其封拆流程如下: 第Y一步 擴晶:采用擴馳機將廠商提供的零馳LED晶片薄膜均勻擴馳,使附滅正在薄膜表面緊密陳列的LED晶粒拉開,便于刺晶。 第E二步 背膠:將擴好晶的擴晶環放正在未刮好銀漿層的背膠機面上,背上銀漿。點銀漿。適
    的頭像 發表于 07-25 14:45 ?330次閱讀

    芯片封裝流程中的粘片有何作用?

    芯片封裝流程中的粘片,主要是通過對芯片載體表面進行涂布膠水或者焊接材料,將芯片固定在載板上的一種工藝。粘片可以確保芯片與載板之間的電氣和機械連接,并保持芯片的位置穩定。
    的頭像 發表于 09-20 09:50 ?827次閱讀
    芯片<b class='flag-5'>封裝</b><b class='flag-5'>流程</b>中的粘片有何作用?

    WLCSP封裝流程介紹

    半導體封裝方法,大致可以分為兩種:傳統封裝和晶圓級(Wafer-Level)封裝。傳統封裝首先將晶圓切割成芯片,然后對芯片進行封裝;而晶圓級
    發表于 11-19 12:30 ?1436次閱讀
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>