<acronym id="s8ci2"><small id="s8ci2"></small></acronym>
<rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
<acronym id="s8ci2"></acronym>
<acronym id="s8ci2"><center id="s8ci2"></center></acronym>
0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

傳輸線在阻抗匹配時串聯端接電阻為什么要靠近發送端

凡億PCB ? 來源:凡億PCB ? 作者:凡億PCB ? 2023-11-07 07:40 ? 次閱讀

在進行阻抗匹配的時候我們可以在電阻源端放置一個串聯端接電阻,但是有時候受到空間的限制可能會把電阻擺的稍微遠一點,那么這個時候大家可能會有疑問,電阻離發送端遠一點或者電阻放置在接收端,那么電阻還能消除傳輸線的反射嗎?下面我們一起來驗證一下!

1. 不加串聯端接電阻時接收端波形(傳輸線為2000mil):

wKgZomVJen6ATu3oAAE0WtUlMdI518.png

在不加電阻時可以發現信號有非常嚴重的反射,從而導致波形失真。

2. 加了串聯端接電阻時接收端波形(傳輸線為2000mil,電阻為33歐姆,靠近源端放置):

wKgZomVJen6ABsVrAAEiz4_0OjY951.png

把電阻加上去之后的接收端波形和沒加之前相比信號的反射下降了很多,沒有很明顯的過沖以及下沖。

3. 將電阻遠離源端進行放置時接收端波形(傳輸線為2000mil,電阻為33歐姆,信號從源端出來之后走了100mil的線然后再串接電阻):

wKgZomVJen6AblXFAAEtttTvNAc727.png

4. 將電阻遠離源端進行放置時接收端波形(傳輸線為2000mil,電阻為33歐姆,信號從源端出來之后走了300mil的線然后再串接電阻):

wKgZomVJen6AGMYiAAFMG-doAI4309.png

5. 將電阻遠離源端進行放置時接收端波形(傳輸線為2000mil,電阻為33歐姆,信號從源端出來之后走了500mil的線然后再串接電阻):

wKgZomVJen6AF63sAAEYfgoNBmM626.png

6. 將電阻遠離源端進行放置時接收端波形(傳輸線為2000mil,電阻為33歐姆,信號從源端出來之后走了1000mil的線然后再串接電阻):

wKgZomVJen6AVkN1AAErlTr71Pg392.png

7. 將電阻靠近接收端波形(傳輸線為2000mil,電阻為33歐姆,信號從源端出來之后走了1000mil的線然后再串接電阻):

wKgZomVJen6AKI42AAE8CATdlAc869.png

我們看以上圖示可以得出,串聯端接電阻離發送端越遠效果越差,在500mil時候信號開始有比較明顯的波動,當把電阻放置在傳輸線中間時信號開始有非常明顯的反射,電阻如果放置在接收端則信號沒有起到阻抗匹配的作用,信號有非常明顯的反射。

所以串聯端接電阻我們在進行PCB的布局時一定要將他放置發送端的位置才能對信號的反射起到較明顯的改善作用。


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 電阻
    +關注

    關注

    85

    文章

    5111

    瀏覽量

    170056
  • pcb
    pcb
    +關注

    關注

    4253

    文章

    22575

    瀏覽量

    388520
  • 阻抗
    +關注

    關注

    17

    文章

    902

    瀏覽量

    45455
  • 傳輸線
    +關注

    關注

    0

    文章

    362

    瀏覽量

    23822

原文標題:傳輸線在阻抗匹配時串聯端接電阻為什么要靠近發送端

文章出處:【微信號:FANYPCB,微信公眾號:凡億PCB】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    傳輸線阻抗匹配

    傳輸線阻抗匹配傳輸線理論?無損耗傳輸線(Loss-less Transmission Line)?低損耗傳輸線(Low-loss Transmission Line)?有終負載的傳輸線q傳輸的特徵
    發表于 08-05 11:36

    布線時的阻抗匹配問題

    技術及其優缺點。并行端接并行端接理論出發點是信號源阻抗很小的情況下,通過增加并聯電阻使負載
    發表于 02-05 11:25

    端接介紹及其種類

    端接;2、使源阻抗傳輸線阻抗匹配,即源端接。根據以上策略大致將
    發表于 06-13 14:38

    阻抗匹配

    說:阻抗電阻與電抗向量上的和。對于一個具體器件,阻抗不是不變的,而是隨著頻率變化而變化。電阻
    發表于 06-01 09:08

    什么是阻抗匹配?帶你了解阻抗匹配

    信號源阻抗低于傳輸線特征阻抗的條件下,信號的源
    發表于 07-12 17:33

    高速PCB的終端端接

    問題。減小反射的方法為;根據傳輸線的特性阻抗在其驅動串聯電阻使源阻抗
    發表于 11-27 15:22

    Hyperlynx學習之傳輸線端接和串擾抑制

    接收并聯端接一個與傳輸線阻抗匹配電阻,因接收
    發表于 05-23 08:47

    阻抗匹配的四種處理方式

    一、串聯端接方式 靠近輸出的位置串聯一個電阻,要達到匹配效果,
    發表于 05-30 06:15

    IC輸出接電阻分析

    稱為傳輸線的輸入或輸出處于阻抗匹配狀態,簡稱為阻抗匹配。對于常規的信號,負載阻抗一般以50歐
    發表于 05-30 06:30

    高速PCB的終端端接方式淺析

    反射的方法為;根據傳輸線的特性阻抗在其驅動串聯電阻使源阻抗
    發表于 06-03 07:58

    如何處理高速電路阻抗匹配?看完本文就懂了

    的吸收能力。(3) 戴維寧端接戴維寧端接就是采用上拉電阻和下拉電阻來共同組成端接電路,使得戴維寧等效阻抗
    發表于 02-26 08:00

    高速電路中電阻端接的作用

    。(3)戴維寧端接戴維寧端接就是采用上拉電阻和下拉電阻來共同組成端接電路,使得戴維寧等效阻抗等于
    發表于 03-16 11:29

    PCB設計仿真之探討源串聯端接

    通過靠近芯片發送串聯電阻,使得該串聯電阻與芯片的內
    發表于 11-22 14:14

    阻抗匹配的四種處理方式

    傳輸路徑上阻抗不連續時,會有反射發生,阻抗匹配的作用就是通過端接元器件,時傳輸路線上的阻抗連續
    發表于 02-11 15:35 ?16次下載
    <b class='flag-5'>阻抗匹配</b>的四種處理方式

    傳輸線阻抗匹配串聯端接電阻為什么要靠近發送端?

    傳輸線阻抗匹配串聯端接電阻為什么要靠近發送端? 傳輸線
    的頭像 發表于 11-22 18:26 ?974次閱讀
    亚洲欧美日韩精品久久_久久精品AⅤ无码中文_日本中文字幕有码在线播放_亚洲视频高清不卡在线观看
    <acronym id="s8ci2"><small id="s8ci2"></small></acronym>
    <rt id="s8ci2"></rt><rt id="s8ci2"><optgroup id="s8ci2"></optgroup></rt>
    <acronym id="s8ci2"></acronym>
    <acronym id="s8ci2"><center id="s8ci2"></center></acronym>